i1
Изобретение относится к телевидению, в частности к устройствам ,цля согласования тактирования микропроцессора с синхронизирующими импульсами видеосигнала для установления начала отсчета опорного сигнала относительно начала видеокадра.
Цель изобретения - повьшение точности синхронизации видеосигнала.
На фиг.1 представлена структурная электрическая схема первого варианта устройства для синхронизации видеосигнала в телевизионном приемнике; на фиг.2 - структурная электрическая схема второго варианта устройства для синхронизации видеосигнала в телевизионном приемнике.
Устройство для синхронизации видеосигнала в телевизионном приемнике содержит (по первому варианту,фиг,1) блок 1 выделения синхроимпульсов,формирователь 2 видеосигнала, блок 3 развертки, микропроцессор 4, фазовый детектор 5, фильтр 6 нижних частот, генератор 7 сигнала, делитель 8 частоты, вентиль 9, ключ. 10.
Второй вариант устройства для синхронизации видеосигнала в телевизионном приемнике (фиг.2) дополнительно содержит селектор 11, смеситель 12, управляемый усилитель 13, фильтр 14 промежуточной частоты, фильтр 15, аналого-цифровой преобразователь 16,
цифроаналоговый преобразователь 17, амплитудный детектор 18, мультиплексор 19, блок выделения синхроимпульсов 20.
Устройство для синхронизации видеосигнала по первому варианту рабо тает следующим образом.
На блок 1 выделения синхроимпульсов с формирователя 2 видеосигнала поступают видеосигналы, которые поступают и на сигнальный вход вентиля 9. С блока 1 выделения синхроимпульсов сигналы синхронизации по вертикали и горизонтали, а также композиционные составляющие поступают соответственно на информационные входы микропроцессора 4 непосредственно и через блок 3 развертки. Работа микропроцессора 4 происходит по командам, хранящимся в программной памяти.
Сигналы бланкирования строк также поступают на вход фазового детектора 5, с выхода которого сигнал поступает через фильтр 6 нижних частот на управляющий вход генератора 7 сигнала
192
с выхода которого сигнал поступает н управляющий вход фазового детектора через делитель .8 частоты и на тактовы вход микропроцессора 4 через ключ 10 Фазовый детектор 5, фильтр 6 нижних частот, генератор 7 сигнала и делитель 8 частоты образуют петлю фазовой синхронизации и предназначены создавать для микропроцессора 4 тактовы сигнал, который находится в постоянном фазовом отношении с сигналом бланкирования, С микропроцессора 4 управляющие сигналы поступают на ключ 10 и на вентиль 9 для управления проводимостью вентиля 9, с которого снимается управляющий сигнал.
Созданный петлей фазовой синхронизации тактовый импульс активизирует микропроцессор 4 на выполнение целого числа одноцикловых команд на протяжении длительности одной телеви йонной горизонтальной строки. Если принимается черно-белый и (или) нестандартный сигнал с отличной длительностью строки, то петля фазовой синхронизации так подстраивает тактовую частоту, чтобы на строчном интервале вьшолнялось целое число команд, однако эти команды выполняются в некотором фазовом отношении относительно начала каждой строки. После этого микропроцессор 4 квантует композиционный синхронизирующий сигнал и осуществляет прием пропуска тактов с целью согласования фазы командных циклов с видеосигналом, В результате этого устанавливается начало отсчета каждой строки,
Устройство для синхронизации видеосигнала в телевизионном приемнике по второму вариа нту (фиг,2) можно исполь,зовать, например, для управления полосой пропускания несущей телевизионного приемника вблизи видеочастоты или частоты цветовой поднесущей для максимизации полосы пропускания.
Основные блоки телевизионного приемника состоят из последовательно соединенных селектора 11, смесителя 12, управляемого усилителя 13 и фильтра 14 промежуточной частоты.
Устройство по второму варианту работает следующим образом. Сигнал промежуточной частоты с фильтра 14 промежуточной частоты поступает на фильт-р 15 и через детектор 18 - на первьй вход мультиплексора 19 и на вход блока вьщеления синхроимпульсов 20, сигнал с выхода которого поступает на соответствующий вход микропроцессора 4, мультиплексор 19 управляется сигналами, поступающими от микропроцессора 4, С выхода мультиплексора 19 сигнал поступает на информационный вход микропроцессора через аналого-цифровой.преобразователь 16, Информационный сигнал с микропроцессора поступает на цифроаналоговый преобразователь 17, сигнал с выхода которого поступает на вход .управления управляемого усилителя 13 для настройки промежуточной частоты.
Формула изобретения
1. Устройство для синхронизации видеосигнала в телевизионном приемнике, содержащее блок выделения синхроимпульсов, вход которого подключен к выходу формирователя видеосигнала, при этом первый и второй выходы блока выделения синхроимпульсов подключены к первому и второму входам блока развертки, а третий выход блока выделения синхроимпульсов - к первому синхронизирующему входу микропроцессора, последовательно соединенные фазовый детектор, фильтр нижних частот, генератор сигнала и де|ЛИтель частоты, выход которого под1ключен к первому входу фазового детектора, к второму входу которого подключен выход блока развертки, а выход данных микропроцессора подключен к управляющему входу вентиля,, выход которого является выходом устройства, а сигнальный вход вентиля подключен к вьрсоду формирователя
видеосигнала, отличающеес тем, что, с целью повышения точности синхронизации, в него введен ключ, сигнальный вход которого подключен к выходу генератора сигнала, а управляющий вход - к управляющему выходу микропроцессора, а выход ключа подключен к информационному входу микропроцессора, к второму синхронизирующему входу которого подключен выход блока развертки.
2. Устройство для синхронизации видеосигнала в телевизионном приемнике, содержащее последовательно соединенные блок выделения синхроимпульсов и микропроцессор, и последовательно соединенные селектор, смеситель, управляемый усилитель,фильтр промежуточной частоты, выход которого является выходом устройства, о т л ичающе еся тем, что, с целью повьппения точности синхронизации, в него введены последовательно соединенные фильтр, амплитудный детектор, мультиплексор и аналого-цифровой преобразователь, выход которого подключен к синхронизирующему входу микропроцессора, первый и второй выходы которого подключены соответственно к второму входу мультиплексора и входу введенного цифроаналогового преобразователя, выход Которого подсоединен к второму входу управляемого усилителя, а выход фильтра промежуточной частоты подсоединен к объединенным входу фильтра, третьему входу мультиплексора и входу блокавыделения синхроимпульсов,
фт. 2
Изобретение относится к телевидению. Цель изобретения - повьшение точности синхронизации видеосигнала. По 1-му варианту устр-во содержит блок вьщеления синхроимпульсов (БВСИ) 1, формирователь 2 видеосигнала, блок развертки 3, микропроцессор (МП) 4, петлю фазовой синхронизации, состоящую из фазового детектора 5, фильтра 6 нижних частот, г-ра 7 сигнала и делителя 8 частоты, вентиль 9 и ключ 10. Цель достигается введением управляемого ключа 10, через которьш с петли фазовой синхронизации поступает на микропроцессор 4 тактовый сигнал, находящийся в постоянном фазовом отношении с сигналом бланкирования. По 2-му варианту устрво содержит БВСИ, МП, селектор, смеситель, управляемьй у-ль и фильтр промежуточной частоты. Для достижения цели в это устр-во введены фильтр,амплитудный детектор, АЦП, ЦАП и муль(S @ типлексор, что позволяет использовать СО устр-во для управления полосой пропускания несущей телевизионного приемника вблизи видеочастоты или частоты цветовой поднесущей для максимиза ции полосы пропускания, Даны примеры выполнения обоих вариантов устр-ва. 2 с.п. ф-лы, 2 ил. N0 05 00 со см
Способ очищения сернокислого глинозема от железа | 1920 |
|
SU47A1 |
Чугунный экономайзер с вертикально-расположенными трубами с поперечными ребрами | 1911 |
|
SU1978A1 |
Авторы
Даты
1986-10-30—Публикация
1982-07-05—Подача