Счетное устройство Советский патент 1988 года по МПК H03K21/40 

Описание патента на изобретение SU1368981A1

00

Од 00

со

00

1

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматического управления, а также в устройствах вычислительной техники.

Целью изобретения является повышение надежности.

Поставленная цель достигается за счет введения новых конструктивных .признаков.

На чертеже представлена функциональная схема счетногр устройства.

Счетное устройство содержит первый, второй счетные блоки 1.1 и 1.2, первый, второй блоки 2.1 и 2.2 сравнения, задающий блок 3, коммутатор Л, первый, второй, третий 1К-тригге- ры 5.1-5.3 RS-триггер 6, многоцелевой элемент 7 цифровых структур,первый, второй, третий и четвертый двух входовые элементы И 8.1-8.4, первый, второй и третий трехвходовые элементы И 9.1-9.3 первый и второй много

входовые элементы ИЛИ 10.1-10.2, пер- 25 трехвходовых элементов И 9.1 и 9.2,

1368981

г

0

входового элемента ИЛИ 11.1 соединен с тактовым входом первого IK- триггера-5.1 и с R-входом второго 1К-триггера 5.2, прямой выход которого соединен с одним из входов третьего двухвходового элемента И 8.3, выходы первого счетного блока соединены с установочными входами первого блока 2.1 сравнения, выходы задающего блока 3 подключены к управляющим входам второго блока 2.2 сравнения и к второй группе информационных входов коммутатора 4, выходы которого соединены с управляющими входами первого блока 2.1 сравнения,выходы второго счетного блока 1.2 подключены к установочным входам второго блока 2.2 сравнения, шина 13 пуска подключена к входу генератора 12 импульсов, первый выход которого соединен с счетными входами первого и второго счетных блоков 1.1 и 1.2, с первыми входами первого и второго

Похожие патенты SU1368981A1

название год авторы номер документа
Счетное устройство 1985
  • Дронов Владимир Иванович
  • Когге Игорь Юрьевич
SU1256195A1
УСТРОЙСТВО ПОИСКА ИНФОРМАЦИИ 2005
  • Бочков Максим Вадимович
  • Журавель Евгений Павлович
  • Копчак Ян Миланович
  • Паращук Игорь Борисович
  • Саенко Игорь Борисович
RU2296365C1
ПРЕОБРАЗОВАТЕЛЬ БИНАРНОГО КОДА В ФАЗОМАНИПУЛИРОВАННЫЙ КОД 2005
  • Шишкин Геннадий Иванович
  • Шубин Владимир Владимирович
  • Ивченко Сергей Николаевич
RU2297096C1
УСТРОЙСТВО АНАЛИЗА ПЕРЕКРЫТИЙ КАНАЛОВ ПРИ РАЗМЕЩЕНИИ ПАРАЛЛЕЛЬНЫХ ПОДПРОГРАММ В МНОГОПРОЦЕССОРНЫХ СИСТЕМАХ 2011
  • Борзов Дмитрий Борисович
  • Бобынцев Денис Олегович
  • Титов Виталий Семенович
  • Типикин Александр Петрович
RU2460126C1
Счетное устройство с предварительной уставкой кода 1982
  • Дронов Владимир Иванович
  • Чернов Сергей Владиславович
  • Дронова Раиса Ивановна
SU1027832A1
Устройство для ввода информации от двухпозиционных датчиков 1979
  • Баранова Эмилия Георгиевна
  • Лукьянов Лев Михайлович
SU855648A1
Цифровой термометр 1985
  • Котляров Владимир Леонидович
  • Голембо Вадим Адольфович
  • Паралюх Иван Петрович
SU1280342A2
Устройство для определения напряженного состояния массива горных пород 1985
  • Коган Израил Шмульевич
  • Битимбаев Марат Жакупович
  • Проскуряков Владимир Максимович
  • Бляхман Александр Семенович
  • Корн Александр Викторович
  • Смирнов Алексей Викторович
  • Калдыбаев Дуйсенбай
  • Тультаев Идрис Абдибаевич
SU1285150A1
Устройство для высокоплотной цифровой магнитной записи 1977
  • Розоринов Георгий Николаевич
SU690553A1
Устройство для сигнализации срабатывания блоков технологической защиты электроустановки 1982
  • Еремин Иван Павлович
SU1012379A1

Реферат патента 1988 года Счетное устройство

Формула изобретения SU 1 368 981 A1

вый, второй, третий, четвертый двух- входовые элементы ИЛИ 11.1-11.4, генератор 12 импульсов, шину 13 пуска, информационные входы 14 задающего блока, выход 15 устройства, выходы 16 и 17 на индикацию первого и г - рого каналов, причем выходы первого счетного блока 1.1 подключены к первой группе информационных входов коммутатора 4 и к входам многоцелевого элемента 7 цифровьк структур, нечетные выходы KOTopoi o соединены с входами первого многовходового элемента ИЛИ 10.1, а четные выходы - с входами второго многовходового элемента ИЛИ 10.2, выход первого многовходового элемента ИЛИ 10.1 подключен к одному из входов первого двухвходового элемента И 8.1, выход которого соединен с одним из входов первого двухвходового элемента ИЛИ 11.1 и с 1-входом первого 1К-триггера 5.1, инверсный выход которого подключен к второму входу первого двухвходового элемента И 8.1, выход второго много- входовог О элемента ИЛИ 10.2 подключен к первому входу второго двухвходового элемента И 8.2, выход которого соединен с вторым входом первого двухвходового элемента ИЛИ 11.1 и с К-входом первого 1К-триггера 5.1, прямой выход которого подключен к второму входу второго двухвходового элемента И 8.2, выход первого двух5

0

с первым входом четвертого двухвходового элемента И 8.4 и одним из входов второго двухвходового элемента ИЛИ 11.2, второй выход гене0 ратора 12 импульсов соединен с первым входом третьего трехвходового элемента И 9.3 с I и тактовым входами второго 1К-триггера, с вторым входом третьего двухвходового элемента И 8.3, выход второго двухвходового элемента ИЛИ 11.2 подключен к тактовому входу третьего 1К-триг- гера 5.3, прямой выход которого соединен с управляющим входом коммутатора 4 и с вторым входом четвертого двухвходового элемента И 8.4, выход третьего двухвхрдового элемента И 8.3 подключен к первому входу третьего двухвходового элемента ИЛИ 8.3, второй вход которого подключен к выходу четвертого двухвходового элемента И 8.4, а выход третьего двухвходового элемента ИЛИ 11.3 соединен с S-входом RS-триггера 6, прямой

0 выход которого подключен к второму входу второго трехвходового элемента И 9.2, выход первого блока 2.1 сравнения соединен с вторыми входами первого и третьего трехвходовых

5 элементов И 9.1 и 9.3, третьи входы которых подключены к инверсному выходу RS-триггера 6 и соединены с К- входом второго 1К-триггера 5.2, выход третьего трехвходового элемен5

та И 9.3 соединен с вторым входом второго двухвходового элемента ИЛИ 11.2, выход первого трехвходового элемента И 9.1 соединен с первым входом четвертого двухвходового элемента ИЛИ 11,4, второй вход которого подключен к выходу второго трехвходового элемента И 9.2, третий вход которого подключен к выходу второго блока сравнения, выход четвертого двухвходового элемента ИЛИ 11.4 соединен с управляющим входом задающего блока 3.

Задающий блок 3 состоит из п-при емных регистров, выполненных на RS- триггерах, единичные выходы которых поразрядно подключены к первым входам выходных элементов И, объединенных в группы соответственно приемным регистрам, а вторые входы выходных элементов И каждой группы соединены между собой и подключены к соответствующим выходам кольцевого сдвигающего регистра, а выходы одноименных выходных элементов И каждой группы подключены по входам каждого из соответствующих элементов ИЛИ, выходы которых соединены с выходами задающего блока 3. S-входы RS-триггеров приемных регистров подключены к выходам входных элементов И, объединенных в группы соответственно приемным регистрам. Первые входы входных элементов И каждой группы соединены между собой и подключены к соответствующим выходам кольцевого сдвигающего регистра, а вторые входы одноименных входных элементов И каждой группы соединены между собой и подключены к соответствующим из п информационным входам задающего блока 3, (п+1)-й информационный вход котог рого соединен с третьими входами входных элементов И и с первым входом дополнительного элемента ИЛИ, второй вход которого соединен с управляющим входом задающего блока 3, а выход дополнительного элемента гШИ подключен к входу последовательного сдвига кольцевого сдвигающего регистра, выполненного на 1К-триг- ерах.

Коммутатор 4 содержит первую группу входных элементов И, первые входы которых соответственно соединены с информационными входами первой г руппы коммутатора 4, вторая группа информационных входов которого соединена с первыми входами второй группы входных элементов И соответственно, а управляющий вход коммутатора 4 сое- 5 динен с вторыми входами элементов И первой группы и с входом элемента НЕ, выход которого соединен с вторыми входами второй группы элементов И, выходы одноименных элементов И пер- 0 вой и второй групп подключены к первому и второму входам соответствующих элементов ИЛИ группы, выходы которых соответственно соединены с выходами коммутатора 4. 5 Многоцелевой элемент 7 цифровых структур (МЭЦС) состоит из п дифференциальных усилителей, выполненных на многоэмиттерных транзисторах в интегральном исполнении. По приходу 0 входного импульса большой длительности МЭЦС формирует на выходе импульс малой длительности.

Устройство работает следующим образом.

5 Перед началом работы предлагаемого устройства схема приводится в исходное состояние. В результате чего счетные блоки 1.1 и 1.2 и 1К-триг- гера 5.1-5.3, RS-триггер 6, приемные 0 регистры задающего блока 3 находятся в исходном, нулевом состоянии, а в первый разряд кольцевого сдвигающего регистра задающего блока 3 записана единица.

Затем по линиям связи из канала передачи информации по информационным входам 14 задающего блока 3 осуществляется запись в задающий блок 3 п информационных слов, сопровождае- 0 мьгх стробирующим импульсом, поступающим по (п+1)-му информационному входу 14 задающего блока 3, для получения на выходе 15 устройства заданных чисел. Задающий блок 3 по 5 переднему фронту стробирующего импульса, поступакщего по (п+1)-му информационному входу 14, осуществляет запись первого информационного слова, поступающего по п информаци- Q онным входам 14, в первый приемный регистр, так как сигналом с выхода первого разряда кольцевого сдви1 аю- щего регистра к работе подготовлена первая группа входных элементов И, g выходы которых подключены к S-вхо- дам первого приемного регистра. По заднему фронту стробирующего импульса осуществляется сдвиг единицы во второй разряд кольцевого, сдвигаю5

щего регистра. В результате чего подготавливается к работе вторая группа входных элементов И, выходы которых подключены к S-входам второго приемного регистра. Затем на информационные входы п -задающего блока 3 поступает второе информационное слово, сопровождаемое стробирующим импульсом, поступающим по (п+1)-му информационному входу. Запись второго и последующих информационных слов во второй и последующие приемные регистры аналогична ранее описанному циклу. После записи п-го информационного слова кольцевой, сдвигающий регистр находится снова в исходном состоянии, т.е. в первом разряде кольцевого, сдвигающего регистра записана единица, которая подключает к первым входам элементов ИЛИ первую группу выходных элементов И, подключенных одним из входов к выходам первого приемного регистра

Таким образом, после записи в задающий блок 3 п информационных слов на выходах задающего блока 3 появляется первое информационное слово, которое поступает на управляющие входы второго блока 2.2 сравнения и на информационные входы второй гру ,ы коммутатора.

После задания информационных слов в задающий блок 3 устройство готово к работе.

Затем на пшну 13 пуска устройства поступает сигнал пуска, по которому генератор 12 импульсов начинает выдавать на своих выходах Т и Т две последовательности импульсов со скважностью Q больше 2, сдвинутых относительно друг друга на 1/2 периода. Частота следования импульсов на выходах генератора 12 импульсов определяется требуемой точностью вьща- чи временных меток в систему автоматического управления.

Импульсы с выхода Т, генератора 1 импульсов поступают на счетные входы первого и второго счетных блоков 1,1 и 1.2, которые начинают заполняться импульсами. И по приходу заднего фронта очередного импульса, соответствующего конечному значению величины первого информационного слова, выставленного на управляющих входах первого блока 2.1 сравнения через коммутатор 4, на выходах первого счетного блока 1.1 выставляется перI

5

0

вое информационное слово. Это слово поступает на установочные входы первого блока 2.1 сравнения, где оно сравнивается с первым информационным словом, поступающим с выходов задающего блока 3 через вторую группу информационных входов коммутатора 4 на управляющие входы первого блока 2.1 сравнения.

Рассмотрим работу коммутатора в основном режиме, когда информация поступает на выходы коммутатора 4 с

второй информационной группы и процесс подключения первой группы информационных входов коммутатора 4 к его выходам.

В результате сравнения кодов на

управляющих и установочных входах первого блока 2.1 сравнения на его выходе формируется сигнал, который присутствует в течение одного периода следования входных сигналов, поступающих с выхода Т, генератора 12 импульсов. Этот сих нал, простробируе- мый следующим импульсом с выхода Т генератора 12 импульсов на трехвхо- довом элементе И 9.1, поступает через четвертый двухвходовый элемент ИЛИ 11.4 на вькод 15 устройства и на управляющий вход задающего блока 3, который по заднему фронту этого импульса выставляет на выходах второе информационное слово.

По приходу очередных импульсов с выхода Т, генератора 12 импульсов счетные блоки 1.1 и 1.2 продолжают заполняться, переключаясь в очередное положение по заднему фронту входных импульсов, и по приходу очередного импульса, соответствующего конечному значению величины второго информационного слова, выставленного

на управляю1цих входах блока 2.1 сравнения, на выходах первого счетного блока 1.1 выставляется второе информационное слово. Это слово поступает на установочные входы первого блока 2.1 сравнения. В результате этого на выходе первого блока 2.1 сравнения формируется сигнал, который через первый трехвходовый элемент И 9.1, простробируемый следующими импульсами с выхода Т,, и четвертый двухвходовый элемент ИЛИ 11.4 поступает на выход 15 устройства.

Процесс выдачи третьего и последующих информационных слов на выходе

5 устройства аналогичен описанному ;иклу.

Выходы 16 и 17 устройства управ- 1ЯЮТ индикаторным табло, которое ин ;ицирует работу устройства на перво iCHOBHOM счетном канале или на вто- iOM резервном канале.

Рассмотрим принцип работы схемы :онтроля, следящей за правильной аботой первого счетного блока 1.1.

При поступлении импульсов с вы- ода Т, генератора 12 импульсов на четный вход первого счетного бло- а 1.1, счетный блок 1.1, заполнясь, формирует импульсы на выходах, оторые поступают на входы многоцё- евого элемента 7 цифровых структур МЭЦС), который из импульсов боль- ой длительности формирует на своих )1ходах импульсы малой длительности мпульсы с нечетных выходов многолевого элемента 7 цифровых струк- ур поступают на входы первого мно- овходового элемента ИЛИ 10.1, а с етных выходов - на входы второго ноговходового элемента ИЛИ 10.2. С ыходов первого и второго многовхо- овых элементов ИЛИ 10.1 и 10.2 эти мпульсы поступают на входы первого второго двухвходовых элементов И .1 и 8.2, которые, управляясь сиг- алами, поступающими с выходов пер- ого 1К-триггера 5.1, выдают импульна входы первого двухвходового лемента ИЛИ 11.1

Первый 1К-триггер 5.1, переклю- аясь по заднему фронту импульсов, оступающих с выхода первого двухходового элемента ИЛИ 11.1, осущест- 40 нения). Пусть в данный момент времени очередной импульс, поступающий с выхода Т генератора 12 импульсов, поступает на счетный вход первого счетного блока 1.1, который по заднему фронту этого импульса осуществляет регистрацию его, формируя сигнал на одном из нечетных выходов. Этот сигнал, проходя через многоцелевой элемент 7 цифровых структур, формирует импульс малой длительности, который поступает на один из „

ляет слежение за очередностью появ- ения импульсов с выходов первого четного блока 1.1.

Импульсы с выхода первого двухвхо- ового элемента ИЖ 11.1 поступают акже на R-вход второго 1К-триггера .2, который по переднему фронту по- гупающего импульса подтверждает улевое состояние второго 1К-тригге- 1 5.2 и возвращает его каждый раз

это состояние до тех пор, пока с .гходов первого счетного блока 1.1 уступают сигналы в строго определений последовательности, так как втой 1К-триггер 5.2, управляемый зад- 1М фронтом входных импульсов, пос- /пающих с выхода Т генера тора 12 -(пульсов на входы I и тактовый вход,

реключаясь в единичное состояние.

45

50

55

входов первого многовходового элемента ИЛИ 10.1, с выхода которого он поступает на вход первого двухвходового элемента И 8.1, подготовленного к работе сигналом с инверсного выхода первого 1К-триггера 5.1. С выхода первого двухвходового элемента И 8.1 через первый двухвходовозвращается в нулевое состояние до прихода очередного импульса с выхода Т, потому что в этот момент вре- с мени уже присутствует передний фронт очередного импульса, поступающего с выхода первого двухвходового элемента ИЛИ 11.1 на R-вход второго IK- триггера 5.2, который возвращает вто- 0 рой J(-тpиггep 5.2 в нулевое состояние. Это позволяет RS-триггеру 6 оставаться в нулевом со стоянии, которое обеспечивает работу первого канала (первый счетный блок 1.1 и пер- 5 вый бпок 2.1 сравнения) через первый трехвходовой элемент И 9.1 и четвертый двухвходовый элемент ИЛИ 11.4 на выход 15 устройства.

В случае нарушения очередности по- 0 явления импульсов на выходах много- входовых элементов ИЛИ 10.1 и 10.2, связанной со сбоями в работе первого счетного блока 1.1, происходит автоматическое переключение на второй 5 канал (второй счетный блок 1.2 и второй блок 2.2 сравнения). Это обеспечивается RS-триггером 6, который, срабатывая, отключает от четвертого двухвходового элемента ИЛИ 11.4 пер- 0 вый трехвходовый элемент И 9,1 и подключает второй трехвходовый элемент И 9.2.

Рассмотрим процесс слежения за работой первого счетного блока 1.1 5 и момент переключения устройства с основного канала (первый счетный блок 1.1 и первый блок 2.1 сравнения) на резервный канал (второй счетный блок 1.2 и второй блок 2.2 срав40

45

40

50

входов первого многовходового элемента ИЛИ 10.1, с выхода которого он поступает на вход первого двухвходового элемента И 8.1, подготовленного к работе сигналом с инверсного выхода первого 1К-триггера 5.1. С выхода первого двухвходового элемента И 8.1 через первый двухвходо9

вый элемент ИЛИ 11.1 импульс поступает на установочный вход R второго 1К-триггера 5.2, по переднему фронту которого устанавливается нулевое сое тояние второго IK -триггера 5.2, который находился в единичном состоянии в момент окончания предыдущего входного импульса, поступающего с

выхода Т, генератора 12 импульсов.

15

20

30

В результате чего второй 1К-триггер 5.2 остается в нулевом состоянии к моменту прихода очередного импульса с выхода Tj.

Импульс с выхода первого двухвходового элемента ИЛИ 11.1 поступает также на тактовый вход первого IK- триггера 5,1, который по заднему фронту этого импульса переключается в единичное состояние, запрещая работу первого двухвходового элемента И 8.1 и подготавливая к работе второй двухвходовой элемент И 8.2.,

В паузе между импульсами с выхода Т, генератора 12 импульсов фор- 25 мируются импульсы с выхода Tj генератора 12 импульсов, сдвинутые относительно импульсов с выхода Т, на 1/2 периода, которые поступают на I и тактовый входы второго гера 5.2, который по заднему фронту этого импульса переключается в единичное состояние и находится в нем до появления следующего импульса с выхода Т генератора 12 импульсов, по заднему фронту которого первый счетный блок 1.1 регистрирует его, формируя на одном из выходов сигнал, который, проходя через многоцелевой элемент 7 цифровых структур,один из многовходовых элементов ИЛИ 10.1 или 10.2, двухвходовьгх элементов И 8.1 или 8.2 и первый двухвходовый элемент ИЛИ 1Т.1, поступает на R вход второго 1К-триггера 5.2, который возвращает его в нулевое состояние к моменту прихода очередного импульса с выхода Т генератора 12 импульсов. Это блокирует работу третьего двухвходового элемента И 8.3, предотвращая переключение устройства на второй, резервный канал.

136898110

и подготавливая к работе первый двух- .входовый элемент И 8.1.

После поступления .с выхода Т, третьего и четвертого импульсов по ранее описанному циклу первый IK- триггер 5.1 возвращается в исходное, нулевое состояние.

Пятый импульс с выхода Т пере- 10 ключает. в единичное состояние первый 1К-триггер 5.1, запрещая работу первого двухвходового элемента И 8.4 и подготавливая к работе второй двухвходовой элемент И 8.2.

Пусть следующий импульс с выхода Т

35

40

поступает на счетный вход первого счетного блока 1.1, но счетным блоком 1.1 не регистрируется. В результате этого отсутствует сигнал на очередном, четном выходе первого счетного блока 1.1, а следовательно, и на выходе второго многовходового элемента ИЛИ 10.2. Это приведет к отсутствию импульса на выходе первого двухвходового элемента ИЛИ 11.1. Следовательно, второй 1К-триггер 5.2 остается в единичном состоянии и подготовит к работе третий двухвходовой элемент И 8.3, который по приходу очередного импульса с выхода Т генератора 12 импульсов формирует на выходе импульс, который через третий двухвходовый элемент ИЛИ 11.3 поступает на S-вход RS-триггера 6. По переднему фронту этого импульса RS-триггер 6 переключается в единичное состояние, запрещая работу первого и третьего трехвходовых элементов И 9.1 и 9.3 и разрешая работу второго трехвходо- вого элемента И 9.2, т.е. устройство переключается на резервный канал

(второй счетный.блок 1.2 ,и второй блок 2.2 сравнения).

45

50

Таким образом, из-за неисправное-, ти в основном канале ( счетный блок 1.1 и первый блок 2.1 сравнения) , связанной с нарушением очередности появления импульсов на выходах многовходовых элементов ИЛИ 10.1 и 10.2, работоспособность устройства не нарушается, так как с этого момента основными импульсами, поступающими на выход 15 устройства, являются им- 55 пульсы, поступающие с выхода второго трехвходового элемента И 9.2.

По второму входному импульсу,поступающему с выхода Т, генератора 12 импульсов, по описанному циклу первый 1К-триггер 5.1 переключается в нулевое состояние, запрещая работу второго двухвходового элемента И 8.2

0

0

5

Пусть следующий импульс с выхода Т

5

0

поступает на счетный вход первого счетного блока 1.1, но счетным блоком 1.1 не регистрируется. В результате этого отсутствует сигнал на очередном, четном выходе первого счетного блока 1.1, а следовательно, и на выходе второго многовходового элемента ИЛИ 10.2. Это приведет к отсутствию импульса на выходе первого двухвходового элемента ИЛИ 11.1. Следовательно, второй 1К-триггер 5.2 остается в единичном состоянии и подготовит к работе третий двухвходовой элемент И 8.3, который по приходу очередного импульса с выхода Т генератора 12 импульсов формирует на выходе импульс, который через третий двухвходовый элемент ИЛИ 11.3 поступает на S-вход RS-триггера 6. По переднему фронту этого импульса RS-триггер 6 переключается в единичное состояние, запрещая работу первого и третьего трехвходовых элементов И 9.1 и 9.3 и разрешая работу второго трехвходо- вого элемента И 9.2, т.е. устройство переключается на резервный канал

(второй счетный.блок 1.2 ,и второй блок 2.2 сравнения).

Таким образом, из-за неисправное-, ти в основном канале ( счетный блок 1.1 и первый блок 2.1 сравнения) , связанной с нарушением очередности появления импульсов на выходах многовходовых элементов ИЛИ 10.1 и 10.2, работоспособность устройства не нарушается, так как с этого момента основными импульсами, поступающими на выход 15 устройства, являются им- пульсы, поступающие с выхода второго трехвходового элемента И 9.2.

Следовательно, обеспечивается нормальная работа устройства при возникновении неисправностей в основном

канале, связанных с выходом из стро элементов в первом счетном блоке 1.

I

Процесс выдачи информационных сло

на выходе 15 устройства при работе резервного канггла аналогичен процессу выдачи при работе основного канала.

Рассмотрим принцип работы схемы контроля, следящий за правильной работой первого блока 2.1 сравнения.

Так как третий 1К-триггер 5.3 находится в исходном, нулевом состоянии, то по приходу заднего фронта первого импульса, поступающего с выхода Т, генератора 12 импульсов,третий 1К-триггер 5.3 переключается в единичное состояние. В результате чего первая группа информационных

входов коммутатора 4 подключается к выходам коммутатора 4, на которых по заднему фронту первого импульса с выхода Т, генератора 12 импульсов сформируется код, соответствуюпщй первому входному импульсу, поступающему на первый счетный блок 1.1. Таким образом, на установочных и управляющих входах первого блока 1.1 устанавливается идентичный код.Это, при работоспособном первом блоке 2.1 сравнения, формирует на его выходе сигнал, который поступает на второй вход третьего трехвходового элемента И 9.3, который по приходу перво- I o импульса с вьпсода Tj генератора 12 импульсов формирует на выходе импульс, по заднему фронту которого третий 1К-триггер 5.3 переключается в нулевое состояние, подключая вторую группу информационных входов к выходам коммутатора 4 и далее к, управляющим входам первого блока 2.1

сравнения, который осуществляет срав- 45 информационных входов коммутатора 4

нение кодов, поступающих с выходов первого счетного блока 1.1 и задающего блока 3. В случае их равенства на выходе первого блока 2.1 сравнения формируется сигнал, который пос-gQ 2.1 сравнения отсутствует сигнал, тупает на второй вход первого трех- подготавливающий к работе третий входового элемента И 9.1, который трехвходовый элемент И 9.3. Это за- по приходу второго импульса с выхода прещает прохождение очередного им- Т, генератора 12 импульсов формирует пульса с выхода Т генератора 12 имна выходе импульс, который через чет-gg пульсов через третий трехвходовый вертый двухвходовый элемент ИЛИ 11.4 элемент И 9.3 и второй двухвходовый поступает на выход 15 устройства и элемент ИЛИ 11.2 на тактовый вход на управляющий вход задающего блока третьего 1К-триггера 5.3. В резуль- 3, который по заднему фронту этого тате этого очередной импульс, посту0

5

0

импульса на выходах выставляет вто рое информационное слово.

В случае же несравнения кодов, поступающих на первьш блок 2.1 сравнения с выходов первого счетного блока 1.1 и задающего блока 3, импульс на выходе первого трехвходового элемента И 9.1 отсутствует. По заднему фронту второго импульса, поступающего с выхода Т генератора 12 импульсов, третий 1К-триггер 5.3 переключается в единичное состояние, а первый счетный блок 1. 1 производит его регистрацию, переключаясь в очередное состояние.

Коммутатор 4 осуществляет подключение первой группы информационных входов к управляющим входам первого блока 2.1 сравнения, который в случае исправной работы формирует на выходе сигнал, подготавливающий к работе третий трехвходовый элемент И 9.3. По заднему фронту второго им- 5 пульса, поступающего с выхода Tj генератора 12 импульсов через третий трехвходовый элемент И 9.3, третий 1К-триггер 5.3 переключается в нулевое состояние, подключая к выходам коммутатора 4 вторую группу информационных входов.

При правильной работе первого блока 2.1 сравнения процесс сравнения кодов на установочных и управляющих входах, которые подключены к первой группе информационных входов коммутатора 4 при единичном состоянии третьего 1К-триггера 5.3, аналогичен описанному циклу.

В случае нарушения работоспособности первого блока 1.1 сравнения на его выходе в момент сравнения кода,

поступающего с выходов первого счетного блока 1.1 через первую группу

0

5

0

на управляю цие входы при единичном состоянии третьего 1К-триггера 5.3, с кодом, находящимся на установочных входах, на выходе первого блока

1313

пающий с выхода Т, генератора 12 импульсов через четвертый двухвходовый И 8.4, подготовленный к работе сигналом с прямого выхода третье- го 1К-триггера, и- третий двухвходовый элемент ИЛИ 8.3 на S-вход RS- триггера 6, переключает его в единичное состояние, запрещая работу первого и третьего трехвходовых эле- ментов И 9.1 и и подготавливая к работе второй трехвходовый элемент И 9.2, что исключаетIосновной канал и подключает резервный канал к выходу устройства.

Таким образом обеспечивается нормальная работа устройства и в случае выхода из строя первого блока 2. сравнения, что позволяет вести полную диагностическую работу по проверке работоспособности основного канала (первый счетный блок 1.1 и первый блок 2.1 сравнения) и, в случае нарушения работоспособности в нем, позволяет осуществлять автоматическое переключение на резервный канал (второй счетный блок 1.2 и второй блок 2.2 сравнения).

Процесс выдачи информационных сло на выходе 15 устройства при работе резервного канала (второй счет и блок 1.2 и второй блок 2.2 сравнения аналогичен процессу вьщачи при работе основного канала (первый счетный блок 1.1 и первый блок 2.1 сравне- ния).

Формула изобретения

Счетное устройство, содержащее первый счетный блок, выходы которого подключены к первой группе информационных входов коммутатора и к входам многоцелевого элемента цифровых структур, нечетные выходы которого соединены с входами первого много- входового элемента ИЛИ, а четные выходы - с входами второго многовходо- вого элемента ИЛИ, выход первого мно говходового элемента ИЛИ - с первым входом первого двухвходового элемента И, выход которого соединен с одним из входов первого двухвходового элемента ИЛИ и с 1-входом первого 1К-триггера, инверсный выход кото- рого подключен к второму входу первого двухвходового элемента И, выход второго многовходового элемента ИЛИ подключен к первому входу второго

1 1

двухвходового элемента И, выход ко- Topoi o соединен с вторым входом первого двухвходового элемента ИЛИ и с К-входом первого 1К-триггера, прямой выход которого подключен к второму входу второго двухвходового элемента И, выход первого двухвходового элемента ИЛИ соединен с тактовым входом первогр 1К-триггера и с R-входом второго 1К-триггера, прямой выход которого соединен с первым входом третьего двухвходового элемента И, второй счетный блок, задающий блок, блок сравнения, RS-триггер, четвертый двухвходовой элемент И, отличающееся тем, что, с целью повышения надежности работы устройства, в него введены генератор импульсов j второй блок сравнения, третий 1К-триггер, три двухвходовых элемента ИЛИ, три трехвходовых элемента И, при этом выходы первого счетного блока соединены с установочными входами первого блока сравнения, выходы задающего блока под- ключе ны к управляющим входам второго блока сравнения и к второй группе информационных входов коммутатора, выходы которого соединены с управляющими входами первого блока сравнения, выходы второго счетного блока подключены к установочным входам второго блока сравнения, шина пуска подключена к входу генератора импульсов первый выход которого соединен с счетными входами первого и второго счетных блоков, с первыми входами первого и второго трехвходовых элементов И, с первым входом четвертого двухвходового элемента И и с первым входом второго двухвходового элемента ИЛИ, второй выход генератора импульсов соединен с первым входом третьего трехвходового элемента И, с I и тактовым входами второго IK- триггера, с вторым входом третьего двухвходового элемента И, выход второго двухвходового элемента ИЛИ подключен к тактовому входу третьего 1К-триггера, прямой выход которого соединен с управляющим входом коммутатора и с вторым входом четвертого двухвходового элемента И, выход

третьего двухвходового элемента И подключен к первому входу третьего двухвходового элемента ИЛИ, второй вход которого подключен к выходу четвертого двухвходового элемента И, а

13136898116

выход третьего двухвходового элемен-вторым входом второго двухвходового

та ИЛИ соединен с S-входом RS-триг-элемента ИЛИ, выход первого трехвхогера, прямой выход которого подклю-дового элемента И соединен с первым

чен к второму входу второго трехвхо-входом четвертого двухвходового эле- дового элемента И, выход первого бло- мента ИЛИ, второй вход которого подка сравнения соединен с вторыми вхо-ключен к выходу второго трехвходоводами первого и третьего трехвходовьпсго элемента И, третий вход которого

элементов И, третьи входы которьпсподключен к выходу второго блока подключены к инверсному выходу RS- Q сравнения, выход четвертого двухвхотриггера и соединены с К-входом вто-дового элемента ИЛИ соединен с

рого 1К-триггера, выход третьегоуправляющим входом эадамцего блотрехвходового элемента И соединен ска.

SU 1 368 981 A1

Авторы

Дронов Владимир Иванович

Востриков Анатолий Николаевич

Когге Игорь Юрьевич

Даты

1988-01-23Публикация

1986-07-31Подача