логического О. Второй счетчик б является делителем частоты с коэффициентом деления 10 и на его выходе будет получен один или два импульса при поступлении на его вход 10 или 15-20 импульсов, что соответствует входному сигналу, частота которого лежит в полосе 1150-1250 Гц. Импульсы с выхода дешифратора 15 поступают на вход третьего счетчика 7, осуществляющего подсчет групп по десять импульсов. Одновременно с выхода дешифратора 15 через второй элемент ИЛИ 12 и второй инвертор 18 подается импульс сброса на вход второго счетчика 6, чтобы подготовить его для подсчета следующих десятков импульсов. Сигнал с выхода третьего счетчика 7 поступает на разряды дешифратора 16, который срабатывает только в моменты подачи на его вход импульса опроса определенной длительности (например, 12,5 мс) с третьего выхода блока синхронизации 13. Этим.самым исключается возможность в момент поступления своего вызова приема сигнала частотой, превышающей заданную. Импульс опроса, сформированный дешифратором 16, опознающим поступление на вход приемника сигнала вызова с частотой 1200 Гц , передается на вход накопителя 8. Накопитель представляет собой регистр сдвига, разряды которого заполняются 1. Присутствие логических 1 на всех разрядах нако- пителя 8 опознается четвертым дешифратором 17. Дешифратор 17 срабатывает в том случае, когда на все его входы поступает сигнал с уровнем 1 только после многократной (от трех до шести раз) передачи сигнала с выхода накопителя 8. На выходе дешифратора 17 формируется сигнал управления исполнительным элементом 11, который через первый элемент ИЛИ 9 передается на вход триггера 10. Под действием этого сигнала триггер 10 срабатывает и выдает управляющее напряжение на исполнительный элемент 11, имеющий в своем составе, например, реле и оптический сигнализатор.
Следовательно, при трехкратном подряд поступлении на вход приемника US- 125 импульсов счета, что соответствует сигналу, частота которого лежит в пределах 1150-1250 Гц, в нем срабатывает исполнительный элемент, сигнализирующий о поступлении вызова по каналу связи.
После поступления сигнала отбой на блок синхронизации 13 (на схеме не показано), со второго его выхода передается сиг- нал сброс на входы первого 4, второго б (через второй элемент ИЛИ 12 и второй ин.вертор 18), третьего 7 счетчиков и на триггер 10 (через первый элемент ИЛ И 9), возвращающий их в исходное состояние. Прием сигнала другой частоты, например, 2000 Гц, осуществляется аналогично. При этом управляющий сигнал для включения исполни- 5 тельного элемента 11 на выходе накопителя 8 появляется после подсчета третьим счетчиком 7 девяти-десяти групп десятков импульсов. Суммарное число импульсов равно 105+10x9 195 и 105+10x10 205, что соот0 ветствует сигналу, частота которого лежит в пределах 1950-2050 Гц.
Приемник тональных сигналов может быть выполнен с использованием различных элементов в микромодульном исполне5 нии и микросхем серий 134, К155 и К176.
Испытания приемника тональных сигналов в макетном исполнении показали, что за 8 часов непрерывной работы зарегистрирован всего один неправильный прием сиг0 нала вызова при длительности посылки 1,5 с, в то время как известный приемник допускает два ложных срабатывания за 10 часов работы.
Таким образом, введение четырех де5 шифраторов и второго инвертора позволяет повысить точность приема сигналов вызова по сравнению с известным приемником примерно в 1,5 раза.
Формула изобретения
0Приемник тональных сигналов, содержащий формирователь импульсов, вход которого является входом приемника, выход формирователя импульсов подключен к первым входам первого и второго элемен5 JOB И, выходы которых подключены к входам соответственно первого и второго счетчиков, вторые входы первого и второго элементов И объединены и подключены к первому выходу блока синхронизации, пер0 вый инвертор, выход которого подключен к третьему входу второго элемента И, третий счетчик, накопитель, синхронизирующий вход которого подключен к второму выходу блока синхронизации, последовательно со5 единенные первый элемент ИЛИ, триггер и исполнительный элемент, а также второй элемент ИЛИ, первый вход которого объединен с первыми входами первого элемента . ИЛИ и третьего счетчика, с вторым входом
0 первого счетчика и подключен к выходу сброса блока синхронизации, о т л и ч а ю- щ и и с я тем, что, с целью повышения точности, введены второй инвертор и первый, второй, третий и четвертый дешифра5 торы, входы первых трех из которых подключены к выходам соответствующих первого, второго.и третьего Счетчиков, выходы накопителя подключены к входам четвертого дешифратора, выход которого соединен с вторым входом первого элемен-.
71811031 8
та ИЛИ, выход первого дешифратора под-ИЛИ, выход которого через второй инверключен к объединенным третьему входутор подключен к второму входу второго
первого элемента И и входу первого инвер-счетчика, второй вход накопителя соединен
тора, выход второго дешифратора подклю-с выходом третьего дешифратора, управлячен к ббьединенным входу третьего5 ющий вход которого соединен с выходом
счетчика и второму входу второго элементаопроса блока синхронизации.
название | год | авторы | номер документа |
---|---|---|---|
Приемник тональных сигналов | 1975 |
|
SU545082A1 |
Устройство служебно-диспетчерскойСВязи | 1978 |
|
SU813822A1 |
Приемник тонального вызова | 1984 |
|
SU1246417A1 |
Приемник тонального вызова | 1988 |
|
SU1570031A1 |
Приемник тональных сигналов | 1973 |
|
SU441681A1 |
ПРИЕМНИК ТОНАЛЬНОГО ВЫЗОВА | 1972 |
|
SU360725A1 |
УСТРОЙСТВО ИЗБИРАТЕЛЬНОГО ВЫЗОВА | 2005 |
|
RU2299525C1 |
Приемник тональных сигналов | 1989 |
|
SU1635288A1 |
Приемник тонального вызова | 1979 |
|
SU849548A1 |
Приемник тонального вызова | 1978 |
|
SU866779A2 |
Авторы
Даты
1993-04-23—Публикация
1990-08-20—Подача