fe
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ СОПРЯЖЕНИЕМ ЭВМ С ДИСПЛЕЕМ | 1992 |
|
RU2051410C1 |
Устройство для вывода информации на экран электронно-лучевой трубки | 1985 |
|
SU1312560A1 |
Устройство для отображения информации на экране телевизионного приемника | 1988 |
|
SU1583967A1 |
Устройство для отображения информации на экране видеоконтрольного блока | 1987 |
|
SU1495780A1 |
Устройство для отображения информации на экране телевизионного индикатора | 1983 |
|
SU1109787A1 |
Устройство для отображения информации | 1986 |
|
SU1437852A1 |
Устройство для отображения информации на экране телевизионного индикатора | 1987 |
|
SU1474635A1 |
Устройство для отображения информации на экране телевизионного приемника | 1984 |
|
SU1265834A1 |
Устройство для отображения информации на экране телевизионного индикатора | 1987 |
|
SU1469518A1 |
Устройство для отображения информации | 1986 |
|
SU1441450A1 |
Использование: автоматика и вычислительная техника,анализаторы мультиплексных каналов и аппаратуры для вывода информации из ЭВМ на дисплей. Сущность изобретения: устройство содержит 1 блок памяти (1), 1 блок управления 3(3), 1 генератор тактовых импульсов (4). регистр атрибутов (6), 1| знакогенератор (5), 1 формирователь видеосигнала (7), 1 делитель частоты (8), 1 буферный блок (2). 6 ил.
00
со о
Os
4
00
i
GJ
Изобретение относится к автоматике и вычислительной технике и может быть использовано в анализаторах мультиплексных каналов и в другой аппаратуре для вывода информации из ЭВМ на дисплей.
Цель изобретения - повышение достоверности отображаемой информации за счет контроля устройства при его тестировании путем сквозной проверки устройства с использованием всех его блоков.
На фиг. 1 представлена функциональная схема устройства; на фиг. 2 - блок памяти; на фиг. 3 - блок управления; на фиг. 4 - знакогенератор; на фиг. 5 - формирователь видеосигнала: на фиг. 6 - временная диаг- рамма.
Устройство содержит блок 1 памяти, буферный блок 2, блок 3 управления, генератор 4 тактовых импульсов, знакогенератор 5, регистр 6 атрибутов, формирователь 7 видеосигнала, делитель 8 частоты.
Следующими позициями обозначены; двунаправленная шина 9, первая 10, вторая 11, третья 12, четвертая 13, первая 1.4 дополнительная, и вторая 15 дополнительная ши- ны, 16-вход-выход устройства, 17 - адресный вход устройства, 18. - первый управляющий и 19 - второй управляющий входы устройства, 20 - выход видеосигнала, 21
-выход синхроимпульса (ССИ) и 22 - выход кадрового синхроимпульса (КСИ) устройства.
Блок 1 памяти выполнен на микросхеме ОЗУ D2 типа КР537РУ8А и микросхеме магистрального приемо-передатчика D1 типа К588ВА1.
Буферный блок 2 выполнен на микросхеме стробируемого логического элемента НЕтипаК561ЛН1.
Блок 3 управления выполнен на микро- схеме селектора адреса D1 типа К588ВГ1, микросхеме контроллера ЗУ D2 типа К588ВГ2, микросхемах И-ИЛИ D3, D4, D5, Об типа К561ЛС2, включенных поразрядно относительно входных и выходных шин (по А разряда на каждую микросхему) и выполняющих функцию мультиплексирования для групп входов X и Y, микросхемах счетчиков D1, D8. D9, ОЮтипа 1564 ИЕ7, микросхеме мультиплексора D11 типа 1564КП11, микро- схемах программируемых логических матриц D12, D13, типа КР556РТ2 и микросхемы D12, D13 выполняют функции дешифраторов. Их прошивка осуществлена по следующим логическим выражениям:
Микросхема D12:
У1-А9.А11
У2-А9.А11 А9.А10.А11
УЗ-А10.А11
Микросхема D13:
У1 А1.А4
У2 А2.АЗ.А5.А6
УЗ А5 А9.А10 А7.А9 А10
У4 А6.А7.А9 А10
Генератор 4 тактовых импульсов выполнен на микросхеме ГУН (генератора, управляемого напряжением) типа КР531ГП.
Знакогенератор 5 выполнен на базе микросхем ПЗУ D1 типа К568РЕ1-0003 со стандартной прошивкой знакогенератора и микросхемы регистра сдвига D2 типа К555ИР9.
Регистр 6 атрибутов выполнен на микросхеме четырех Д-триггеров типа К555ТМ8,
Формирователь 7 видеосигнала выполнен на микросхеме логического элемента НЕ D1 типа К555ЛН1, микросхеме логического элемента 2И-4ИЛИ-НЕ D2 типа К555ЛР13 и микросхеме логического элемента 4И-2ИЛИ-НЕ D3 типа К555ЛР4.
Делитель 8 частоты выполнен на микросхеме двоичного счетчика типа К555ИЕ7.
Устройство для отображения символьной информации на экране выдеоконтроль- ного блока вырабатывает три сигнала - видеосигнал (ВС), строчный (синхроимпульс (ССИ), кадровый синхроимпульсы (КСИ) и работает следующим образом.
Принцип действия устройства состоит в непрерывном последовательном считывании содержимого блока 1 памяти и выводе содержимого на экран дисплея (видеоконтрольного блока). Информация в блок 1 памяти записывается по мере необходимости через двунаправленную шину 9 внешним микропроцессором во время обратного хода кадровой развертки, когда видеосигнал блокируется и не требуется регенерация изображения на экране дисплея. Во время прямого хода кадровой развертки информация считывается из блока 1 памяти в темпе формирования растра на экране, регенерируя изображение. Генератор 4 вырабатывает тактовые импульсы с периодом следования, равным времени засветки одной точки. Эти импульсы поступают в блок 3 управления, формирующий из них строчные и кадровые синхроимпульсы, подаваемые на дисплей. Помимо того, в блоке 3 управления формируется комбинированный импульс гашения по строке и кадру. Он поступает на формирователь 7 видеосигнала. Ломимо того, в блоке 3 формируется сигнал готовности устройства, необходимый для обращения микропроцессора. Он совпадает по времени с импульсом гашения по кадру и поступает через блок 2 на выход- вход 16 устройства, Синхронно с сигналом готовности блок 3 управления передает через шину 11 на блок 1 памяти код адреса, который поступил на адресный вход 17 устройства от внешнего микропроцессора.
Таким образом, во время обращения микропроцессор получает возможность адресовать конкретные ячейки памяти для записи информации, Из сигналов чтения и записи, поступающих с первого 18 и второго 19 управляющих входов устройства на блок 3 управления, во время обратного хода кадровой развертки формируются сигналы выбора кристалла и запись ив память, поступающие на управляющие входы блока 1 памяти. При отсутствии сигнала готовности (т.е. во время прямого хода кадровой развертки) на адресный вход блока 1 памяти по шине 11 подаются коды адресов, вырабатываемые в блоке 3 управления. При этом сигнал выбора кристалла устанавливается в активное, а сигнал записи в пассивное состояние, что обеспечивает считывание информации из памяти.
Данные из блока 1 памяти поступают по шине 12 на первый адресный вход знакогенератора 5 и по шине 15 - на вход регистра 6 атрибутов, определяя текущий код отображаемого символа и дополнительные признаки (атрибуты) отображения - ин версию и мигание символа. На второй адресный вход знакогенератора по шине 13 поступает код номера строки разложения символа, вырабатываемый блоком 3 управления. На информационный вход формирователя 7 видеосигнала поступает преобразованный в последовательную форму код разложения символа, из которого на выходе формирователя вырабатывается видеосигнал с учетом поступающих на него символов гашения, мигания и признаков отображения.Сигнал мигания поступает с выхода делителя 8 частоты, на вход которого подается кадровый синхроимпульс. Сигнал готовности и гашения с выходов блока 3 управления и видеосигнал с выхода формирователя 7 видеосигнала подаются на первый, второй и третий информационные входы блока 2 соответственно. Блок 2 позволяет внешнему микропроцессору считывать состояние этих сигналов. Для этого на управляющий вход блока 2 подается сигнал из блока 3 управления. Он формируется при обращении .микропроцессора к блоку 2, т.е. при подаче на адресный вход 17 устройства кода блока 2 и при подаче сигнала чтения на вход 18 устройства.
При автоматическом тестировании устройства внешний микропроцессор сначала проверяет исправность ОЗУ блока 1 памяти традиционными методами, осуществляя с учетом сигнала готовности (т.е. во время
обратного хода по кадру), запись, считывания и сравнение контрольных кодов.
После этого ОЗУ заполняется кодами пробела (черный экран) с признаками инверсии (белый экран) и мигания (чередование черного и белого экрана).
Видеосигнал (В С) на выходе формирователя 7 в этом случае имеет вид, показанный на фиг. 6а. С периодом мигания
0 чередуются белый и черный цвета экрана. На фиг. 6 б показана структура небольшого фрагмента видеосигнала во время белого экрана. Сигналы гашения по строке (фиг. бе) и по кадру (фиг. 6г). поступая на вход форми5 рователя 7, блокируют видеосигнал в соответствующие промежутки времени.
Период мигания больше периода кадрового синхроимпульса и синхронного с ним сигнала готовности, т.к. сигнал мигания вы0 рабатывается делителем 8 частоты из кадрового синхроимпульса. Микропроцессор через блок 2 считывает состояние видеосигнала совместно с состоянием сигналов гашения и готовности. Поскольку требуется
5 контролировать только действующий видеосигнал, т.е. во время прямого хода по строке и прямого хода по кадру, то в данном случае микропроцессор работает по НЕГОТОВНОСТИ и учитывает состояние сигнала
0 гашения:
а)если сигнал готовности - лог.О сигнал гашения - лог.О и видеосигнал - лог. 1, то это означает, что микропроцессор, будучи несинхронизированным с разверткой дисл5 лея, считает состояние сигналов во время белого экрана,
б)если сигнал готовности - лог.О. сигнал гашения - лог.1 и видеосигнал - лог.О. то этот результат не принимается во внима0 ние, т.к. это момент обратного хода по строке,
в)если сигнал готовности - лог.1, то результаты считывания также не принимаются во внимание, т.к. этот момент обратно5 го хода по кадру,
г)если сигнал готовности - лог.О, сигнал гашения - лог.О и видеосигнал - лог.О, то означает, что микропроцессор считал состояние сигналов во время черного экрана.
0 Если микропроцессор, проведя многократное считывание состояний упомянутых трех сигналов, зафиксировал чередование белого и черного экранов через равные промежутки времени, то устройство считается
5 исправным. В противном случае делается вывод о его неисправности.
Такая проверка, включающая считывание выходного видеосигнала совместно с сигналами гашения и готовности, интег- рально охватывает все блоки устройства,
позволяя косвенно судить об их работоспособности. Заявляемое устройство позволяет в автоматическом режиме проводить анализ выходных сигналов, осуществляя тем самым сквозной контроль его работоспособности и обнаруживая большое число возможных неисправностей сверх неисправностей ОЗУ блока памяти, которые выявляются традиционными методами,
Технико-экономическая эффективность заявляемого устройства состоит в значительном повышении достоверности автоматического, контроля исправности устройства при его тестировании. Такой контроль осуществляете не на уровне одного блока, точней на уровне ОЗУ, а на уровне всего устройства от входа до выхода, т.е. на уровне всех его блоков. При этом не требуется участия оператора для визуального контроля устройства. , . / ;.
Время, требуемое для поиска неисправ- ,ностей. и расходы, требуемые для проведения ремонта устройства, существенно снижены.
Из сказанного выше следует, что в заявляемом устройстве самопроверка гораздо глубже, а эффективность ее гораздо выше, чем в устройстве-прототипе.
Фор мул а и з о б р е т е н и я
Устройство для отображения символьной информации на экране видеоконтрольного блока, содержащее блок памяти, знакогенератор, блок управления, формирователь видеосигнала и генератор тактовых импульсов, выход которого соединен с тактовыми входами блока управления и знакогенератора, первый и второй управляющие входы блока управления являются соответственно первым и вторым управляющими входами устройства адресный вход блока управления - адресным входом устройства, первый выход блока управления соединен с адресным входом знакогенератора, второй адресный вход которого соединен вторым выходом блока управления, третий и четвертый выходы которого подключены к первому и второму управляющим входам блока памяти соответственно, входвыход которого является входом-выходом устройства, пятый и шестой выходы блока управления являются выходами строчного и кадрового синхроимпульсов уртройства соответственно, выход знакогенератора соединен с информационным входом формирователя видеосигнала, выход которого является выходом видеосигнала устройства, отличающееся тем, что оно содержит буферный блок, регистр атрибутов и делитель частоты, первый информационный вход буферного блока соединен с седьмым выходом блока управления, второй информационный вход- с восьмым выходом блока управления, третий
информационный вход - с выходом формирователя видеосигнала, управляющий вход - с девятым выходом блока управления, а выход- с входом-выходом устройства, вход регистра атрибутов соединен с выходом
блока памяти, первый и второй выходы регистра атрибутов - с первым и вторым управляющими входами формирователя видеосигнала соответственно, третий управляющий вход которого связан с восьмым
выходом блока управления, вход делителя частоты подключен к шестому выходу блока управления, а выход - к четвертому управляющему входу формирователя видеосигнала.
Ода ИХ./Я Отвх.Ю От 8х. 17
Отбл.Ь
Ш
к б/, 5,6
фс/s Z
tifa.Z v
Л«.2/
щ
KfA.7,2
/Г fa. 2ч КбыхЩ
.J
.J
°
Ьелф
1ШЕ81
бийеосигнал
периоЗ мигамио
)
бе/ъО энрам J иернаО экрлн
Ьидесигыал
в)
Сигнал гашения по
6
Сигнал гашения по кафу
г)
экран I
Фиг. б
Устройство для отображения символьной информации на экране видеоконтрольного блока | 1987 |
|
SU1499331A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1993-08-23—Публикация
1991-07-24—Подача