Известны импульсные делители частоты на коммутаторных декатронах, позволяющие получить наибольшую кратность деления частоты, равную числу катодов коммутаторного декатрона (серийно выпускаемый коммутаторHbifi декатрон имеет обычно десять катодов.). Чтобы получить большие кратности деления частоты, делители соединяют по схеме, состояш,ей из нескольких каскадов. Кратность деления частоты такого устройства определяется величиной 10, где п - число каскадов. Предложенный делитель частоты позволяет расширить кратность деления, а именно - обеспечивает возможность дополнительно получить на серийном коммутаторном декатроне кратности 12; 14; 16; 18. Кроме того, при выполнении млогокаскадного устройства с использованием такого делителя частоты наибольшая кратность деления определяется величиной 18, где п - число каскадов. На чертеже приведена электрическая схема предложенного устройства. В исходное положение делитель устанавливают нажатием тумблера 1. При этом горит нулевой катод 2 коммутаторного декатрона 3, вследствие чего переходит в рабочее состояние триггер 4, левый транзистор 5 которого закрыт, а правый транзистор 6 - открыт. С нагрузки 7 триггера на базу транзистора 8 схемы совпадения 9 подается отрицательное напряжение. При подаче исходного импульсного сигнала на входную клемму 10 устройства с нагрузки 11 схемы совпадения 9 на вход импульсного преобразователя 12 поступает импу.пьсное напряжение. Схема совпадения 9 и импульсный преобразователь 12 образуют первый канал формирования импульсов, который обеспечивает движение тлеюш,его разряда в декатроне по часовой стрелке. Импульсный преобразователь 12 формирует из входного напряжения два управляющих импульса, один из которых подается на кольцо первых подкатодов 13 декатрона 3, а другой, задержанный относительно первого, подается на кольцо вторых подкатодов 14 декатрона 3. При этом происходит перенос разряда с нулевого катода 2 на первый катод 15, а затем на второй катод 16 и т. д. Когда разряд достигает катода, против которого находится движок 17 основного переключателя кратности 18, на нагрузке 19 и одновременно на базе транзистора 6 триггера 4 возникает рабочий выходной импульс. Триггер 4 перебрасывается в состояние, при котором транзистор 6 закрыт, а транзистор 5 открыт. С нагрузки 20 триггера 4 отрицательный импульс поступает на базу транзистора 21 схемы совпадения 22, последняя открывается, а схема совпадения 9 закрывается, так как при открытом-транзисторе 5 на базу ее транзнстора 8 нодается положительный импульс с нагрузки 7 триггера 4. С нагрузки 23 схемы совпадения 22 импульсное напряжение поступает на вход преобразователя 24, аналогичного по действию импульсному преобразователю 2. .Разница между преобразователями заключается лишь в том, что нервый с выхода преобразователя 24 подается на кольцо вторых подкатодов 14 декатрона 3, а второй, задержанный относительно первого, - на кольцо первых подкатодов 13.
Выходы импульсных преобразователей 12 и 24 соединены с подкатодами 13 и 14 через разделительные диоды 25. Схема совпадения 22 и импульсный преобразователь 24 образуют второй канал формирования управляющего сигнала, обеспечивающий движение тлеющего разряда в декатроне 3 против часовой стрелки. При включении преобразователя 24 и выключения преобразователя 12 разряд в декатроне 3 происходит в направлении к нулевому катоду 2. Когда разряд достигает этого катода, на нагрузке 19 возникает импульс, а так как переключатель кратности 26 замкнут, то одновременно перебрасывается триггер - и с этого момента начинается второй цикл реверса.
В зависимости от положения движка 17 осjiOBHoro переключателя кратности 18 относительно катодов декатрона кратность деления частоты нринимает значения целых чисел от 1 до 9.
При разомкнутом положении дополнительного переключателя кратности 26, в зависимости от положения движка 17 основного переключателя /5, кратность деления частоты принимает значения четных чисел от 2 до 18. При любой КЗ указанных кратаостей устройство обеспечивает равномерные интервалы между выходными импульсами.
Предмет изобретения
Пмпульсный делитель частоты, содержащий коммутаторный декатрон, источник питания, одностабильный триггер, двухканальный формирователь управляющих импульсов, переключатели кратности деления частоты и нагрузку, отличающийся тем, что, с целью расширения диапазона кратности деления частоты повторения импульсов, нулевой катод декатрона непосредственно соединен с одним из входов одностабильного триггера, а через дополнительный переключатель кратности и
встречно включенные между собой разделительные диоды подключен ко второму входу триггера, который через основной переключатель кратности соединен с одним из основных катодов декатрона, при этом нагрузка делителя подключена к общей точке соединения упомянутых разделительных диодов, а во входную цепь декатрона включен двухканальиый формирователь управляющих импульсов переноса разряда, содержащий в каждом из
каналов формирования схему совпадения и Имшульсный преобразователь, выходы которых через разделительные диоды и RC-ячейки подключены к первому и второму подкатодам декатрона, а выходы триггера соедийены со схемой совпадения каждого из каналов импульсного формирователя.
название | год | авторы | номер документа |
---|---|---|---|
ИМПУЛЬСНЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ | 1972 |
|
SU340100A1 |
ИМПУЛЬСНЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ | 1973 |
|
SU362492A1 |
РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ | 1972 |
|
SU358772A1 |
УСТРОЙСТВО УПРАВЛЕНИЯ ДВУХИМПУЛЬСНЫМ ДЕКАТРОНОМ | 1972 |
|
SU430511A1 |
УСТРОЙСТВО для УПРАВЛЕНИЯ ДЕКАТРОНОМ | 1973 |
|
SU399856A1 |
Устройство для управления декатронным п-разрядным десятичным счетчиком | 1972 |
|
SU445159A1 |
УСТРОЙСТВО для ЗАПУСКА ДВУХИМПУЛЬСНЫХ ДЕКАТРОНОВ | 1967 |
|
SU191229A1 |
ТЬХНИМССКАЙ ' •IБИЙЛИОТВ. Ф. Боровик | 1966 |
|
SU185571A1 |
Пересчетное устройство на двухимпульсных декатронах | 1959 |
|
SU151107A1 |
УСТРОЙСТВО КАСКАДНОГО СОЕДИНЕНИЯ ДЕКАТРОННЫХСЧЕТЧИКОВ | 1967 |
|
SU191901A1 |
Даты
1969-01-01—Публикация