Дешифратор оперативного запоминающего устройства Советский патент 1975 года по МПК H03K13/247 

Описание патента на изобретение SU491210A1

лополнитсльпых днОуЧОв соединены с анодами псех третьих дополнительных диодов, катоды которых подключешл к ко.тлекторал соотвсмствующих первых транзисторных ключей.

Схема дешифратора иредставлена на чертеже. :

Числовые линейки /, горизонтальные координатные шины 2, диоды 3 и 4, нервые 5 и BTOpiiic 6 вертикальные координатные шины соединены по схеме ирототина. Транзисторные ключи 7 соединены коллекторами с шинамн Б, транзисторные ключи 8 иодключены коллекторами к началу нервой 9 и концу второй W обмоток трансформаторов 1J, другие копны и начала обмоток через диоды 12 и 13 подсоединены соответственно к нерпому 14 и второму 15 стабилизаторам тока. Донолнительные транзисторные ключи 6 нодключены коллекторами к шинам 6, эмиттерами - к эмиттерам ключей 7, а базами - к шине нулевого нотенциала. Горизоитальные шины 2 соединены с конн.амн третьих 17 обмоток трансформаторов, иачала которых соединены с катодами донолнительных днодов 18, аноды которых нодключены к шине нулевого ноте1 циала, и с анодами дополнительных диодов 19. Катоды диодов 19 соединены с анодами дополнительных диодов 20, катоды которых подключены к коллекторам соответствуюш,их ключей 7.

Дешифратор работает следующим образом.

Потенциалами логических адресных схем открывается один из ключей 7 с ключом 16 и один из ключей 8. Сигналом считывания а открывается стабилизатор 14, и по цени: открытый ключ 8, обмотка 9, диод 12, стабилизатор 14, - источником нитаиия создается ток прямой иоляриости б - верхняя нолуволиа, ограничиваемый иа нужном уровне стабилизатором 14 и траисформируемый во вторичную обмотка 17, выбранная числовая лииейка /, д}юд 3, открытый ключ 7, ключ 16, диод /7. Далее сигналом записи в открывается стабилизатор 15, и по цени: открытый ключ 8, обмотка 10, диод 13, стабилизатор 15, - источииком питания создается ток обратной полярности (б - нижняя полуволна), ограничиваемый на нужном уровне стабилизатором 15 и трансформируемый во вторичную цень: обмотка 17, диод 19, диод 20, открытый ключ 7, траизистор 16, диод 4, выбранная числовая линейка 1.

Ключи :1б закрытых ключей 7 пренятствуют замыканию тока заниси (обратной иолярностн) иа вто)ые вертикальные laniUj ключей. Вместе с тем, поскольку источиик тока заниси не соедииеи в какой-либо точке с источником питания, ключ 16 открытого ключа 5 7 ири записи не занижается, что позволяет подключать базы ключей 7, как и базы ключей 8, неносредственио к выходам иитегральных схем адреса.

Дешифратор нерестраивастся так, что пара иервых ключей ирототииа приобретает один вход и может унравляться -одной логической схемой, а пара вторых ключей и трансформаторов заменяется одннм кдючом с траисформаторо.м, которые также управляются одной

логической схемой. При этом требуется только одна-1 источиик питания.

Это дает значительную экономию комплектующих элементов, что обеспечивает существенно снижение стоимости, уменьшение габа0 ритов и HOisbuiieirne надежности дешифратора.

Предмет изобретения

25 Дешифратор оперативного заномииаю -цсго устройства, содержащий координатные шины, нервые транзисторные ключи, соедине1П ые ко,тлекторами с первыми вертикальными координатными шинами, вторые транзисториыс

0 ключи, иодключеиные эмиттерами к одному полюсу источника питания, а коллекторами - к началу первой и концу второй обмоток соответствующих трансформаторов, другие концы и иачала которых иодсоединены через диоды соответственно к первому и второму стабилизаторам тока, подключеииым к другому полюсу источника иитания, отличающийся тем, что, с целью упрощения и повыщеиия надежности работы дешифратора, он содержит до0 полиительные транзисторные ключи и дополнительные диоды; коллекторы донолнительных транзисторных ключей подключены ко вторым вертикальным координатным илинам, эмиттеры - к эмиттерам соответствующих первых транзисторных ключей, а базы - к шине нулевого нотеициала; горизонтальные координатные щины еоедииены с ко1И1ами третьих обмоток трансформаторов, начала которых соединены с катодами первых дополнительных

0 диодов, аноды которых иодключены к тине нулевого нотенцнала, и с анодами вторых дополнительных диодов; катоды всех вторых дополнительных диодов соединены с анодами всех третьих дополнительных диодов, катоды

5 которых подключены к коллекторам соответствующих иервых транзисторных ключей.

Igj

Похожие патенты SU491210A1

название год авторы номер документа
Дешифратор оперативного запоминающего устройства 1976
  • Исаков Михаил Артемьевич
SU607341A2
Дешифратор для постоянного запоминающегоустройства 1976
  • Филимонов Александр Николаевич
  • Исаков Михаил Артемьевич
SU577676A1
Формирователь импульсов с удвоением напряжения 1976
  • Сенютин Николай Семенович
  • Троценко Борис Семенович
SU613492A1
УСТРОЙСТВО ДЛЯ ИНДИКАЦИИ 1971
SU430373A1
Устройство для управления силовым транзисторным ключом 1983
  • Костылев Вадим Иванович
  • Пискарев Александр Николаевич
  • Ильин Владимир Федорович
SU1133663A1
Ключевой стабилизатор напряжения постоян-НОгО TOKA 1978
  • Голоколосов Виктор Федорович
SU845146A1
МОСТОВОЙ ТРАНЗИСТОРНЫЙ КОНВЕРТОР с БЕСТРАНСФОРМАТОРНОЙ ОБРАТНОЙ СВЯЗЬЮ ПО ТОКУ 1973
SU377945A1
Устройство для управления силовым транзисторным ключом 1984
  • Мишин Вадим Николаевич
  • Пчельников Виктор Алексеевич
SU1229912A2
СТАБИЛИЗАТОР ПЕРЕМЕННОГО НАПРЯЖЕНИЯ 1997
  • Говоров Филипп Парамонович
RU2139563C1
УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ СИЛОВЫМ ТРАНЗИСТОРНЫМ КЛЮЧОМ 1991
  • Мишин В.Н.
  • Пчельников В.А.
  • Леонов В.В.
RU2012982C1

Иллюстрации к изобретению SU 491 210 A1

Реферат патента 1975 года Дешифратор оперативного запоминающего устройства

Формула изобретения SU 491 210 A1

SU 491 210 A1

Авторы

Исаков Михаил Артемьевич

Даты

1975-11-05Публикация

1974-03-14Подача