Изобретение относитсяк области импульсной техники и автоматики.
Известны устройства, содержащие входной транзистор, база которого соединена с входом устройства и через резистор - с минусовой шиной источника питания, эмиттер соединен с земляной шиной, а коллектор через резистор - с плюсовой шиной источника питания; выходной транзистор, база которого через резистор соединена с плюсовой шиной источника питания, эмиттер - с земляной шиной, а коллектор - с выходом устройства и через резистор - с плюсовой шиной источника питания; конденсатор, МОП-транзистор, дн оды, резисторы и транзистор нуль-индикатра, при атом конденсатор одной обкладкой соединен с затвором МОП-транзистора, через диод с коллектором входного транзистора, а через резистор - с плюсовой шиной источника питания, другой обкладкой соединен со стоком МОП-транзистора и с целыо, состоящей из параллельно включенных диода и двух, последовательно соединенных рездсторбв, к средней точке
которых подключена база транзистора нульиндикатора, эмиттер которого через диод подключен к минусовой шине источника питания, а коллектор соединен с базой вводного транзистора, исток МОП-транзистора подключен к плюсовой шине ист Чтника питания fl.}.
Указанные устройства имеют недостаточную стабильность выдержек времени.
Известны также устройства, содержашие токозадающую цепь, МОП-транзистор, времязадающий конденсатор, усилитель, эми-гтерный повторитель 2. Цель изобретения - повышение стабильности выдержки времени.
Для достижения цели в устройстве, содержашем токозадающую цепь, подключенную к затвору МОП-транзистора и к одной из обкладок времязайающего конденсатора, усилитель, вход которого подключен к стоку МОП-транзистора, истоком соединенного с источником напряжения смещения и эмиттерный повторитель, выход усилителя через эмиттерный повторитель соеднен с второй обкладкой конденсатора. На чертеже представлена принципиальна схема предлагаемого устройства. Устройство содержит токозадающую цеп выполненную, например, в виде резист.ора 1, МОП транзистор 2, времязадающий конденсатор 3, усилитель на транзисторе 4, источник 5 напряжения смещения, эмиттер ный повторитель на транзисторе 6, резисторы 7-9. Устройство работает следующим обраВ начальный момент времени конденсатор 3 разряжен и МОП-транзистор 2 заперт напряжением источника 5 смещения. Закрытое состояние транзистора -4 обеспечивается малым сопротивлением резистора 7. При этом транзистор 6 открыт отрицательным потенциалом относительно эмиттера, подаваемым через резистор 9, При подаче напряжения с фнксированным уровнем на резистор 1 конденсатор 3 заряжается через резистор 1 и открытый: транзистор 6. Через некоторое время, обусловленное величиной постоянной времени времязадающей цепи и величиной напряжения смещения, напряжение на конденсаторе 3 превысит напряжение смещения и транзистор 2 начнет открываться, открывая при этом транзистор 4. Потенциал на базе транзистора 6 возрастает, закрывая его,и возросший потенциал на эмиттере транзистора 6 через времязадающий конденсатор 3 передается на затвор МОП-транзистора 2, еще более открывая его. Возника ет лавинообразный процесс, открывающий транзисторы 2 и 4 и закрывающий транзистор 6. При этом на выходе устройства (на коллекторе транзистора 4) появляется сигнал. При снятии сигнала с входа устрой ства, сигнал на выходе пропадает, так как напряжение на конденсаторе 3 стало меньше напряжения смещения. Длительность выдер ски времени определяется величиной тока заряда конденсатора 3 и его емкостью, а также величиной напряжения смещения. Изменением любой из этих величин можно регулировать выдержку времени. Однако наиболыиий диапазон изменений выдержек времени, может быть достигнут изменением тока заряда конденсатора 3. Так, например, если токозадаюшая цепь будет в простейщем случае выполнена в виде резистора 1, то диапазон выдержек времени будет определяться диапазоном возможных значений этого резистора, нижняя граница которого лежит в пределах сотен Ом, а верхняя определяется входным сопротивлением МОП- транзистора, достигающим величины 10 Ом и сопротивлением утечки конденсатора, которое может (Л / достигать Ю -10 Ом. .Формула изобретения Устройство выдержки времени, содержащее токозадающую цепь, подключенную к затвору МОП-транзистора и к одной из обкладок времязадающего конденсатора, усилитель, вход которого подключен к стоку МОП-транзистора, истоком соединенного с источником напряжения мещения, и эмиттерный повторитель, о т л и ч а ющ е е с я тем, что, с целью повыщения стабильности выдержки времени, выход усилителя через эмиттерный повторитель соединен с второй обкладкой конденсатора. Источники информации, принятые во внимание при экспертизе 1.Авторское свидетельство CCQP № , кл. Н 01Н 47/18, 14.12.72. 2,Журнал Приборы и системы управ ления, № 6, 1972, с. 5О-51 (прототип).
название | год | авторы | номер документа |
---|---|---|---|
Программно-временное устройство | 1977 |
|
SU782010A1 |
Аналоговое времязадающее устройство | 1979 |
|
SU836789A1 |
Реле времени | 1979 |
|
SU826447A1 |
Реле времени | 1972 |
|
SU479170A1 |
Реле времени | 1981 |
|
SU951455A1 |
Реле времени | 1980 |
|
SU868873A2 |
Преобразователь переменного напряжения в постоянное | 1987 |
|
SU1504763A1 |
Преобразователь напряжения в частоту | 1981 |
|
SU987810A1 |
Реле времени периодических включений | 1981 |
|
SU980186A1 |
Аналоговое запоминающее устройство | 1980 |
|
SU868840A1 |
L
|
60
Авторы
Даты
1978-12-05—Публикация
1976-09-13—Подача