Устройство для синхронизации импульсов Советский патент 1981 года по МПК H03K5/13 

Описание патента на изобретение SU864528A1

(54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ИМПУЛЬСОВ Йёюбретение относится к импульсной технике, и может быть использовано в устройствах автоматики и вычислительной техники. Известен синхронизатор импульсов, содержащий три RS-триггера, три элемента И-НЕ и два трехпоэиционных переключателя 1 . Известный синхронизатор является сложным и характеризуется узкими областью применения и диапазоном длительностей управляющего сигнала. Это связано с тем, что синхронизатор позволяет формировать только на одном и том же выходе пачку импульсов при одной коммутации трехпозиционными пе реключателями входных цепей или одиночный импульс при другой коммутации трехпозиционными переключателями входных цепей. Таким образом, синхро низатор не позволяет формировать по одному и тому же управляюшеК1у сигналу на разных выходах синхронизирован ные одиночный импульс и пачку импуль сов. В то же время диапазон длительностей управляющего сигнаша должен превышать по длительности период следования импульсов тактовой частоты. В противном случае при появлении управляющего сигнала, например, одновременно с паузой тактовой частоты управля1шц1й сигнал может быть не воспринят синхронизатором либо произойдет искажение длительности выходного импульса. Наиболее близким по технической сущности и достигаемому результату и предлагаемому является устройство для синхр онизации, содержащее три триггера, элемент совпадения и инвертор, причем первый вход первого триггера соединен с первым входом элемента совпадения, второй вход которого соединен с выходом первого триггера, выход элемента совпадения соединен с первым входом второго триггера, первый вход третьего триггера подключен к выходу первого триггера, второй вход которого соединен с выходом второго триггера, второй вход которого соединен со входом инвертора, выход которого соединен с третв|1м входом элемента совпадения и со вторым входом третьего триггера. Данное устройство позволяет формировать одновременно с одиночнь импульсом пачку импульсов 2}. Недостатком устройства является узкий диапазон длительностей управляюиего сигнала, заключающийся в том. что управляющий сигнал для формирования неискаженных импульсов на обоих выходах должен перекрывать два импульса тактовой частоты, Это связано с тем, что процесс формирования пачки импульсов начинается после окончания одиночного импульса. Но если входной импульс окончится раньш одиночного импульса на выходе, синхронизатор вернется в исходное сэстояние ипачка импульсов окажется несформированной . в то же время при уп равляющих сигналах меньших периода тактовой частоты устройство может . вообще не воспринять управляющий сиг нал, или одиночный импульс на выходе окажется искаженной длительности . Цель изобретения - расширение функциональных возможностей устройства за счет расширения диапазона длительностей управлянвдего сигнала. Поставленная цель достигается тем что, в устройство для синхронизации импульсов, содержащее три триггера, элемент совпадения и инвертор, прИ чем первый вход первого триггера соединен с первым входом элемента совпадения, второй вход которого соединен с первым выходом первого триггера, второй вход которого соединен с выходом второго триггера, первый вход которого соединен с выхорп1Ом элемента совпадения, третий вход которого соединен с выходом инвертора, вход которого соединен со вторым входом второго триггера, дополнитель но введен элемент совпадения, выход которого соединен с дополнительным входом первого триггера и со входом третьего триггера, выход которого подключен к первому входу первого триггера, второй выход которого соединен с первым входом дополнительног --элемента совпадения, вророй вход коTOpoi;o соединен с выходом инвертора На чертеже приведена принципиашьная электрическая схема устройства для синхронизации импульсов. Устройство содержит триггеры 1-3элементы 4 и 5 совпадения, инвертор б, шину 7 входного управляющего сигнала, шину 8 Импульсов тактовой час тоты, шину 9 одиночного импульса, ш ну 10 пачки импульсов, Триггеры 1-3 построены на двух элементах И-НЕ, элементы 4 и 5 совпадения являются элементами И-НЕ. Первый вход триггера 2 соединен с первым входом элемента 4 совпадения. Второй вход элемента 4 совпаде ния соединен с выходом триггера 2. .Второй вход триггера 2 соединен с выходом триггера 3. Первый вход три гера 3 соединен с выходом элемента совпадения. Третий вход элемента 4 совпадения соединен с выходом инвер тора б. Вход инвертора .6 соединен с вторьал входом триггера 3, Выход эле мента 5 совпадения соединен с треть входом триггера 2 и со входом триггера 1. Выход триггера 1 подключен к первому входу триггера 2. Второй выход триггера 2 соединен с первым входом элемента 5 совпадения. Второй вход элемента 5 совпадения соединен с выходом инвертора 6, Шина 7 подключена ко второму входу триггера 1. Шина 8 подключена ко второму входу триггера 3, Шина 9 подключена к выходу триггера 3. Шина :10 подключена к выходу элемента 5 совпадения, Устройство для синхрониэации работает следующим образом, В исходном состоянии на шинах 7, 9 и 10, на первом выходе триггера 2 и выходе элемента4 совпадения присутствуеТ высокий потенциал, а на выходе триггера 1 и на втором выходе триггера 2 присутствует низкий потенциал. Импульсы тактовой частоты, поступающие на шину. 8, инвертируются инвертором 6. Низкий потенциал, поступая на шину ,8, переключает триггер 1. Высокий потенцией, установившийся на выходе триггера 1,. разрешает прохождение паузы тактовой частоты через элемент 4 совпадения. Возникающий при пбявлении паузы тактовой частоты низкий потенциал .на выходе элемента 4 совпадения подготавливает триггер Зк срабатыванию в момент появления на его втором входе импульса тактовой частоты. При появлении .импульса тактовой частоты на шине 8 на вькоде триггера 3 устанавливается низкий потенциал, поступающий на шину 9 и на второй вход триггера 2. Триггер 2 переключается и на его втором выходе устанавливается высокий потенциал, разрешающий прохождение паузы, тактовой частоты при ее появлении на шине 8 через элемент 5 совпадения на шину 10, Появляющийся одновременно с этим низкий потенциал на первом выходе триггера 2 запрещает прохождение последующих пауз тактовой частоты на выход элемента 4 совпадения, тем самым запрещая прохождение последуюгдих импульсов тактовой частоты на шину 9. По окончании импульса тактовой частоты на выходе триггера 2 устанавливается высокий потенциал. В это же время проинвертированная пауза тактовой частоты поступает на второй вход элемента 5 совпадения. Элемент 5 совпадения переключается, и низкий потенциал с его выхода поступает на шинуЮ, на первый вход триггера 1 и третий вход триггера 2, Если управляющий сигигш уже закончился, то триггер 1 переключается в исходное состояние. На первом выходе триггера 2 устанавливается высокий потенциал, но высокий потенциал на втором выходе триггера 2 сохраня- ется до окончания импульса на шине То. По окончании импульса на шине 10 устройство приходит в исходное состояние. Таким образом, независимо от дли тельности управляющего сиЬнала, минимальное значение которого определяется быстродействием входного три гера, на шине 9 формируется одиночн импульс, а на шине 10 пачка импульсов, количество которых пропорцио- . иапьно длительности управляюмего сигнала. Формула изобретения Устройство для синхронизации импульсов, содержащее три триггера, элемент совпгщения и инвертор, причем первый вход первого триггера со единен с первым входом элемента сов падения, второй вход которого соединен с первым выходом первого триг- гера второй вход которого соединен с выходом второго триггера, первый вход которого соединен с выходом элемента совпадения, третий вход которого соединен с выходом инвертора, вход которого соединен со вторым-входом второго триггера, отличающееся тем, что, с целью расшир1гния функциональных возможностей устройства, в него дополнительно введен элемент совпадения, выход которого соединен с дополнительным входом первого триггера и со входом третьего триггера, выход которого подключен к первому входу первого триггера,, второй выход которого соединен с первым входом дополнительного элемента совпадения, второй вход которого соединен с выходом инвертора. Источники информации, принятые во внимание при экспертизе 1.Авторское сйидетельство СССР № 479236, кл. Н 03 К 5/156, 1973. 2.Авторское свидетельство СССР о заявке 2671408/18-21, л. Н 03 К 5/13, 1978.

Похожие патенты SU864528A1

название год авторы номер документа
Формирователь импульсов 1981
  • Смирнов Сергей Викторович
  • Киндиренко Федор Григорьевич
  • Толочко Алексей Федорович
SU1045371A1
Устройство для синхронизации импульсов 1978
  • Смирнов Сергей Викторович
  • Скрябин Владимир Витальевич
SU790212A1
Формирователь пачек импульсов 1983
  • Луговцов Павел Иванович
  • Луговцова Нина Григорьевна
  • Терешкова Алла Генриховна
SU1150738A1
Устройство для формирования синхронизированных импульсов 1981
  • Смирнов Сергей Викторович
  • Киндиренко Федор Григорьевич
  • Толочко Алексей Федорович
SU1019610A1
Устройство подавления помех 1978
  • Гончаров Валерий Иосифович
  • Дубров Михаил Григорьевич
  • Прокопенко Анатолий Александрович
  • Соколов Олег Андреевич
SU741436A1
Устройство для выделения одиночного импульса 1979
  • Смирнов Сергей Викторович
  • Завьялов Александр Владимирович
  • Смирнова Мария Петровна
SU944095A1
Устройство для измерения временных параметров радиоимпульсов 1977
  • Белозеров Игорь Александрович
  • Цихон Владимир Нестерович
SU687415A1
Устройство для синхронизации импульсов 1985
  • Макаров Николай Николаевич
SU1325677A1
Устройство тактовой синхронизации и выделения пачки импульсов 1982
  • Панков Владимир Александрович
  • Перепелицын Владимир Федорович
SU1075392A1
Формирователь одиночных импульсов, синхронизированных тактовой частотой 1978
  • Вашкевич Олег Васильевич
  • Кобелев Геннадий Михайлович
SU746887A1

Иллюстрации к изобретению SU 864 528 A1

Реферат патента 1981 года Устройство для синхронизации импульсов

Формула изобретения SU 864 528 A1

SU 864 528 A1

Авторы

Смирнов Сергей Викторович

Смирнова Мария Петровна

Даты

1981-09-15Публикация

1979-12-17Подача