Преобразователь перемещений в код Советский патент 1984 года по МПК G08C9/00 

Описание патента на изобретение SU1111188A1

входам первого триггера, прямой выход первого триггера подключен к одному- входу первого элемента И и к первому выходу блока, а инверсный выход подключен к одному входу второго элемента И и к управляющим входам элемента памяти и второго триггера, выходы первого и второго элементов И через элемент ИЛИ подключены к одному инфйрмационному входу второго триггера и к третьему выходу- блока, другой информационный вход второго триггера соединен с третьим входом блока, а выход подключен к второму выходу блока, первый входблока через последовательно соединенные первый И второй инверторы подключен к одному ВХОДУ третьего триггера, выход которого подключен к управляющему .входу счетчика блока, счетный вход счетчика блока соединен с четвертым входом блока, а выходы разрядов счет,чика блока подключены к одним входам компаратора блока, один и другой вхо188

ды сумматора соединены соответственно с вторым входом блока и источником установочных сигналов блока, выходы сумматора через элемент памяти подклрочены к другим входам компаратора блока, выход которого подключен к другим входам третьего триггера и первого элемента И, другой вход второго элемента И соединен с выходом первого инвертора.

3.Преобразователь по п. 1, о тл и ч ающий с я тем, что источник опорного напряжения содержит последовательно соединенные генератор импульсов и делитель частоты, выход которого подключен к одному выходу источника опорного напряжения, а выход генератора подключен к другому выходу источника опорного напряжения.

4,Преобразователь по п. 1, отличающийся тем, что блок питания содержит последовательно соединенные фильтр и усилитель мощности.

Похожие патенты SU1111188A1

название год авторы номер документа
Преобразователь угла поворота вала в код 1981
  • Габидулин Марклен Абдурахманович
  • Плотников Павел Сергеевич
  • Киселев Александр Васильевич
  • Бабайцев Вячеслав Александрович
  • Саженов Евгений Георгиевич
SU963034A1
Устройство синхронизации по несущей частоте 1983
  • Купеев Олег Дзантимирович
  • Королев Алексей Иванович
  • Лобанов Юрий Анатольевич
  • Чуйко Эдуард Алексеевич
SU1124440A1
Генератор-калибратор временных интервалов 1985
  • Субботин Леонид Степанович
  • Тунгусов Анатолий Александрович
SU1367138A1
Устройство для считывания графической информации 1986
  • Крищюнас Кястутис Стасевич
  • Лаурушка Видас Винцович
  • Пташинскас Вилюс-Антанас Адольфович
SU1481813A1
Устройство для преобразования движения головы человека в электрический сигнал 1986
  • Крищюнас Кястутис Стасевич
  • Лаурушка Видас Винцович
  • Пташинскас Вилюс-Антанас Адольфович
  • Черняускас Чесловас Домининкович
  • Бальчюнас Стасис Пранович
  • Гендлин Семен Абрамович
  • Мазо Исаак Яковлевич
SU1560091A1
Преобразователь угла поворотаВАлА B КОд 1979
  • Смолин Анатолий Сергеевич
SU840990A1
Преобразователь угла поворота вала в код 1985
  • Смолин Анатолий Сергеевич
SU1300636A1
Фазометр 1991
  • Карпенко Борис Алексеевич
  • Поляков Иван Федорович
  • Серегин Валерий Сергеевич
  • Якорнов Евгений Аркадьевич
SU1817037A1
Преобразователь угла поворота вала в код 1976
  • Габидулин Марклен Абдурахманович
  • Степанцев Борис Михайлович
SU658585A1
Усилительное устройство 1985
  • Орлов Вячеслав Алексеевич
SU1354391A1

Иллюстрации к изобретению SU 1 111 188 A1

Реферат патента 1984 года Преобразователь перемещений в код

1. ПРЕОБРАЗОВАТЕЛЬ ПЕРЕМЕЩЕНИЙ В КОД, содержащий фазовращатель, вход которого соединен с блоком питания, а выход подключен к входу усилителя-ограничителя, источник опорного напряжения, один выход которого подключен через фазовращатель к информационным входам коммутатора, выход коммутатора подключен к одному входу фазового детектора, первый и второй компараторы, опорные входы которых соединены с первым и вторым источниками установочных сигналов, а выходы подключены соответственно к входам сложения и вычитания реверсивного счетчика, выходы разрядов которого через дешифратор подключены к управляющим входам коммутатора, блок формирования установочных сигналов, первый выход которого подключен к .установочным входам реверсивного .счетчика, отличающийся тем, что, с целью повьщ1ения точности преобразователя, в него введены первый и второй формирователи импульсов, ключ, счетчик, блок памяти и блок согласования отсчетов, один из выходов фазорасщепителя подключен к входу блока питания, выход усилителя-ограничителя подключен к первому входу блока формирования установочных сигналов, второй выход которого подключен к входу вычитания реверсивного счетчика, а третий - к другому вхо-ду фазового детектора, выход фазового детектора подключен к одному входу ключа и через первый формирователь импульсов - к установочным входам счетчика, а через второй формирователь импульсов - к управляющему входу/ блока памяти, другой вход ключа соединен Q S с другим выходом источника опорного напряжения, а выход ключа подключен к счетчику, выходы разрядов которого подключены к блоку памяти, выходы блока памяти подключены к информационным входам первого и второго компараторов, к одним входам блока согласования отсчетов и к вторым входам блока формирования установочных сигнаifeid. лов, третий вход которого соединен с выходом коммутатора, четвертьй вход - с другим выходом источника опорного напряжения, а другие входы блока согласования отсчетов соединены с выходами реверсивного счетчика. 2. Преобразователь по п. 1, отличающийся тем, что блок формирования установочных сигналов содержит первьш и второй элементы И, элемент ИЛИ, первый и второй инверторы, первый, BTopoii и 1ретий триггеры, счетчик блока, компаратор блока, элемент памяти, сумматор, источник установочных сигналов блока, кнопку, вход которой соединен с общей шиной, а выходы подключены к установочным

Формула изобретения SU 1 111 188 A1

1 Изобретение относится к системам автоматического контроля и регулирования и может быть использовано для получения информации о перемещении объекта в цифровом коде и обработки ее S электронных вычислительны машинах. Известен двухканальный индуктивный преобразователь перемещения, содержащий две измерительные цепи, включающие в себя обмотки индуктосина, двухполупериодные выпрямители и фильтры пульсаций, два делителя напряжения,два коммутатора,дифференциальный усилитель, вьшрямитель, два компаратора, реверсивный счетчик и дешифратор, причем входы обоих усилителей напряжения соединены отдельно с выходами измерительных цепей, а их выходы - с информационными входами соответствующих коммутаторов управляющие входы которых соединены с выходами дешифраторов, выходы коммутаторов соединены с входами дифференциального усилителя, выход котороге через выпрямитель подключен к выходу преобразователя и к входам компараторов, выходы которых подключены к соответствующим выходным клеммам преобразователя и к сигнальным входам реверсивного счетчика, вход обнуления которого подключен к входной клемме преобразователя Сброс, а выход соединен с входом дешифратора р1. Недостатки этого преобразователя сравнительно малая точность ввиду неточности синусоидальности формы огибающей выходного напряжения измерительной цепи и зависимости ее амплитуды от неравномерности воздушного зазора в индуктосине, так как известный преобразователь построен по принципу промежуточной амплитудной модуляции по отношению.к перемещению. Наиболее близким техническим решением к изобретению является преобразователь перемещений в код, содержащий фазовращатель, вход которого соединен с блоком питания, а выход подключен к входу усилителя-ограничителя, источник опорного напряжения, один выход которого подключен через 3 фазовращатель к информационным входа коммутатора, выход коммутатора подключей к одному входу фазового детек тора, первый и второй компараторы, опорные входы которых соединены с первым и вторым источниками установо ных сигналов, а выходы подключены соответственно к входам сложения и вычитания реверсивного счетчика, вы,ходы разрядов которого через дешифратор подключены к управляющим входам коммутатора, блок формирования установочных сигналов, первый выход которого подключен к установочным входам реверсивного счетчика, выход усилителя-ограничителя подключен к другому входу фазового детектора, выход которого подключен к информаци онным входам первого и второго компараторов L21. Недостатком известного преобразователя является невысокая точность, вызванная большой погрешностью дискретности. Цель изобретения - повышение точности преобразователя. Поставленная цель достигается тем что в преобразователь перемещения в код, содержащий фазовращатель, вход которого соединен с блоком питания, а выход подключен к входу усилителя ограничителя, источник опорного напр жения, один выход которого подключен через фазовращатель к информационны входам коммутатора, выход коммутатора подключен к одному входу фазового детектора, первый и второй компарато ры, опорные входы которых соединены с первым и вторым источниками установочных сигналов, а выходы подключены соответственно к входам сложени и вычитания реверсивного счетчика, выходы разрядов которого через дешифратор подключены к управляющим входам коммутатора, блок формировани установочных сигналов, первый выход которого подключен к установочны входам реверсивного счетчика, введен первьй и второй формирователи импульсов, ключ, счетчик,, блок памяти и блок согласования отсчетом, один из выходов фазорасщепителя подключен к входу блока питания, выход усилителя-ограничителя подключен к первому входу блока формирования установочных сигналов, второй выход которого подключен к входу вычитания реверсивного счетчика, а третий - к другому входу фазового детектора, вы 884 ход фазового детектора подключен к одному входу ключа и через Первый формировательимпульсов - к установоч ным входам счетчика, а через второй формирователь импульсов - к управляющему входу блока памяти, другой вход ключа соединен с другим выходом источника опорного напряжения, а выход ключа подключен к счетчику, выходы разрядов которого подключены к блоку памяти, выходы блока памяти подключены к информационным входам первого и второго компараторов, к одним входам блока согласования отсчетов и к вторым входам блока формирования установочных сигналов, третий вход которого соединен с выходом коммутатора, четвертый вход - с другим выходом источника опорного напряжения, а другие входы блока согласования отсчетов соединены с выходами реверсивного счетчика. Блок формирования установочных сигналов содерлсит первый и второй элементы И, элемент ИЛИ, первьп11 и втб,рой инверторы, первый, второй и третий триггеры, счетчик блока, компаратор блока, элемент памяти, сумма:тор, источник установочных сигналов блока, кнопку, вход которой соединен с общий шиной, а выходы подключены к установочным входам первого триггера, прямой выход первого триггера подключен к одному входу первого элемента И и к первому выходу блока, а инверсный выход подключен к одному входу второго элемента И и к управляющим входам элемента памяти и второго триггера, выходы первого и второго элементов И через элемент ИЛИ подключены к одному информационному входу второго триггера и к третьему выходу блока, другой информационный вход второго триггера соединен с третьим входом блока, а выход подключен к второму выходу блока, первый вход блока через последовательно соединенные первый и второй инверторы подключен к одному входу третьего триггера, выход которого подключен к управляющему входу счетчика блока, счетный вход счетчика блока соединен с четвертым входом блока, а выходы разрядов счетчика блока подключены к одним входам компаратора блока, один и другой входы сумматора соединены соответственно с вторым входом блока и источником установочных сигsналов блока, выходы сумматора через элемент памяти подключены к другим входам компаратора блока, выход которого подключен к другим входам третьего триггера и первого элемента И, другой вход второго элемента .соединен с вьпсодом первого инвертор Источник опорного напряжения сод жит последовательно соединенные генератор импульсов и делитель частот выход которого подключен к одному в ходу источника опорного напряжения, а выход генератораподключен к другому выходу источника опорного напряжения. Блок питания содержит последовательно соединенные фильтр и усилитель мощности. Структурная схема преобразовател представлена на чертеже. Преобразователь перемещений в код содержит фазовращатель 1, вход .которого соединен с блоком 2 питани а вьпсод подключен к входу усилителя ограничителя 3, источник 4 опорного напряжения, один выход которого подключен через фазовращатель 5 к информационным входам коммутатора 6 выход коммутатора & подключен к одному входу фазового детектора 7, первый 8 и второй 9 компараторы, опорные входы которых соединены с первым 10 и вторым 11 источниками у тановочных сигналов, а выходы подключены соответственно к входам сложения и вычитания реверсивного счетчика 12, выходы разрядов которо го через дешифратор 13 подключены к управляющим входам коммутатора 6, блок 14 формирования установочных сигналов, первый выход которого под ключен к установочным входам реверсивного счетчика 12, первый 15 и второй 16 формирователи импульсов, ключ 17, счетчик 18, блок 19 памяти и блок 20 согласования отсчетов, один из выходов фазорасщепителя 5 подключен к входу блока 2 питания, выход усилителя-ограничителя 3 подключен к первому входу блока 14 фор мирования установочных сигналов, второй выход которого подключен к входу вычитания реверсивного счетчи ка 12, а третий к другому входу фазового детектора 7, выход фазовог детектора 7 подключен к одному вход ключа 17 и через первый формирователь 15 импульсов - к установочным входам счетчика 18, а через второй 886 формирователь 16 импульсов -к управляющему входу блока 19 памяти, другой вход ключа 17 соединен с другим выходом источника 4 опорного напряжения, а выход ключа 17 подключен к счетчику 18, выходы разрядов которого подключены к блоку 19 памяти, выходы блока 19 памяти подключены к информационным входам первого 8 и второго 9 компараторов, к одним входам блока 20 согласования отсчетов и к вторым вхоДам блока 14 формирования установочных сигналов, третий вход которого соединен с выходом коммутатора 6, четвертый вход - с другим выходом источника 4 опорного напряжения, а другие входы блока 20 согласования отсчетов соединены с выходами реверсивного счетчика 12, Блок 14 формирования установочных сигналов содержит первый 21 и второй 22 элементы И, элемент 23 ИЛИ, первый 24 и второй 25 инверторы, первый 26, второй 27 и третий 28 триггеры, счетчик 29 блока, компаратор 30 блока, элемент 31 памяти, сумматор 32, источник 33 установочных сигналов блока, кнопку 34, вход которой соединен с общей шиной, а выходы подключены к установочным входам триггера 26, прямой выход триггера 26 подключен к одйому входу первого элемента 21 и к первому выходу блока 14, а инверсный выход подключен к одному входу второго элемента 22 И и к управляющим входам элемента 31 памяти и второго триггера 27, выходы первого 21 и второго 22 элементов И через элемент 23 ИЛИ подключены к одному информационному входу второго триггера 27 и к третьему выходу блока 14, другой информационный вход второго триггера 27 соединен с третьим входом блока 14, а выход подключен к второму выходу блока 14, первый вход блока 14 через последовательно соединенные первый 24 и второй 25 инверторы подключен к одному входу третьего триггера 28, выход которого подключен к управляющему входу счетчика 29 блока, счетный вход счетчика 29 блока соединен с четвертым входом блока 14, а выходы разрядов счетчика 29 блока подключены к одним входам компаратора 30 блока, один и другой входы сумматора 32 соединены соответственно с вторым входом блока 14 и источником 33 установочных сигналов блока, вы71ходы сумматора 32 через элемент 31 памяти подключены к другим входам компаратора 30 блока, выход которого подключен к другим входам триггера 28 и первого элемента 21 И, другой вход второго элемента 22 И соединен с выходом первого инвертора 24. Источник 4 опорного напряжения содержит последовательно соединенные генератор 35 импульсов и делитель 36 частоты, выход которого подключен к одному выходу источника 4 опорного напряжения, а выход генератора 35 подключен к другому выходу источника 4 опорного напряжения. Блок 2 питания содержит последовательно соединенные фильтр и усилитель мощности (на чертеже не предста лены) . Преобразователь работает следующим образом. Перед началом работы преобразователь устанавливается в исходное поло жение. В момент нажатия кнопки 34 триггер 26 меняет свое состояние на противоположное. На прямом выходе триггера появляется уровень О, который закрывает элемент 21. На инверсном выходе триггера 26 уровень 1 открывает элемент 22 и разрешает запись в элемент 31 памяти. С выхода фазовращателя 1 через усилитель-ограничитель 3 и инвертор 24 поступают прямоугольные импульсы с фазой, прямо пропорционально зависящей от перемещения вала фазовращателя 1. Эти импульсы через элементы 22 и 23 поступают на первый вход фазового детектора 7. Если положение фазовращателя в этот момент соответствует середине апертуры, то н входе фазового детектора 7 приходят сигналы, разность фаз которых равна 180. Фазовый детектор 7 вырабатывает импульсы, длительность которых соответствует этой разности. Каждый передний фронт таких импульсов откры вает ключ 17, через который с генер тора 35 импульсов высокой частоты на счетчик 18 проходит определенное число Nijo импульсов и через формиро ватель импульсов 16 разрешает запис в блок 19 памяти. В момент окончания импульса с фазового детектора 7 ключ 17 закрывается и одновременно формирователи 15 и 16 вырабатывают импульсы, которые запрещают запись в блок 19 памяти и обнуляют счетчик 18, С приходом следующего импульса 8 .8 с фазового детектора 7 этот процесс повторяется. Код числа .Мд с блока 19 памяти поступает на один из входов блока 20, где согласуется с кодом числа Ml. , поступающим из реверсивного счетчика 12, и на выходе преобразователя появляется код числа М . Одновременно код числа поступает на одни из входов компараторов 8 и 9 и на входы сумматора 32,, На другие входы компараторов 8 и 9 с выходов источников 10 и 11 постоянно поданы коды чисел ,Ыду и определяющие соответственно нижнюю И верхнюю границы апертуры, а число ;(р соответствует середине апертуры, поэтому здесь никаких изменение не происходит. На другие входы сумматора 32 с источника 33 постоянно подан инверсный код числа ,Йдо Разница кодов Ы на выходах сумматора 32 равна нулю и записьюается в элемент 31 памяти (кнопка 34 нажата и запись разрешена) и поступает на входы компаратора 30, Импульсы с фазовращателя 1 через усилитель-ограничитель 2, инверторы 24 и 25 поступают на вход триггера 28, который с прирсодом переднего фронта каждого импульса меняет свое положение, тем самым разрешая работу счетчика 29, которьй подсчитьшает импульсы с генератора 35 до тех nopj пока код числа импульсов на его выходе не сравнивается с кодом числа Nj. на входе элемента 31. Так как в этом случае число NJ 0, то компаратор 30 выдает сигнал, запрещающий изменять состояние триггера 28, и счетчик 29 работы не начинает. Сигнал с выхода компаратора 30 на вход фазового детектора 7 не проходит, так как элемент 21 закрыт (кнопка 34 нажата). В момент отпускания кнопки 34 триггер 26 врзвращается в предыдущее состояние, На прямом выходе появляется уровень 1, который открывает ключ 21 и устанавливает в исходное положение реверсивный (число 2.0 счетчик 12. На инверсном выходе триггера 26 появляется уровень О, который закрывает ключ 22 и запрещает запись в элемент 31 памяти. Таким образом, на выходе преобразователя имеется код числа MQ , на входах блока 20 имеются коды чисел NIO и Njo в элемент 31 памяти записи код числа Ыт, 0, а сигнал с фазовращателя 1 через усилитель-огра9ничитель 3, инверторы 24 и 25 и пос соответствующей обработки, описанной выше, в триггере 28, счетчике 29, элементе 31 памяти и компаратор 30 через элементы 21 и 23 поступает на вход фазового детектора 7. Преобразователь находится в исходном состоянии, и измерение перемещения начинается с момента отпускания кнопки 34, а начало отсчета измерения перемещения производится в сере дине апертуры, в которой находится в этот момент фазовращатель. Однако положение фазовращателя в исходном состоянии может не соответствовать .середине апертуры, тогд разность фаз информативного и опорного импульсов не равна 180° и в счетчик 18 и в блок 19 памяти посту пает число импульсов , М- в пределах N-iWiW NAwiax О « равное Пусть, например, в блок 19 памяти . .посленажатия кнопки 34 поступил ко числа импульсов -С Ы Nmay г что означает, что разность фаз сигналов на входах фазового детектора 7 боль ше 180. Этот код поступает на вход су матора 31, где суммируется с постоянным кодом числа . Полученная разность . Hj записывается в эле мент 31 памяти (кнопка 34 нажата) и поступает на входы компаратора 30 Одновременно каждый передний фронт импульса с усилителя-ограничителя 3 через инверторы 24 и 25 меняет сост яние триггера 28, тем самым разреша работу счетчика 29, который начинает подсчет импульсов с генератора 35. Код числа подсчитанных импульсо поступает на другие входы компарато ра 30. В момент равенства кодов на входах компаратор 30 вырабатывает импульс, который возвращает триггер 28 в предыдущее состояние, тем самы останавливая и сбрасывая показания счетчика 29. Таким образом, на выходе компаратора 30 получается импульс, задержанный пропорционально 1СОДУ числа NJ , которое равняется превышению числа No, . В момент отпускания кнопки 34 код числа N-t, за поминается в элементе 31 памяти и все последующие импульсы на выходе компаратора 30 задерживаются относи тельно импульсов на выходе усилителя-ограничителя 3 на время, пропордиональное коду числа Nt, . С выхода компаратора 30 импульсы через открытие элементы 21 и 23 поступают 8810 на вход фазового детектора 7, на входах которого разность фаз между информационными и опорным сигналами теперь равна 180, и, следовательно, на выходе преобразователя имеется код числа Цо , соответствующий исходному положению преобразователя. . Пусть теперь, в блок 19 памяти после нажатия кнопки 34 поступил код числа импульсов VS rnJvA 4 J CHjo J тогда разность фаз сигналов на входах фазового детектора 7 меньше 180°. Р1мпульсы с усилителя-ограничителя 3 через инвертор 24 и элементы 22 и 23 проходят на входы фазового детектора 7 и триггера 27. Триггер 27 при нажатой кнопке 34 и приразности фаз сигналов на его входах меньше 180, меняя свое состояние, вырабатывает импульс,. который поступает на вход обратного счета реверсивного счетчика 12, код на выходе которого уменьшается на единицу, и через дешифратор 13 поступает на коммутатор 6, который, соответственно поступившему коду, подключает к опорному входу, фазового детектора 7 и входу триггера 27 соответствующий выход фазорасщепителя 5 с фазой u rgcir bd . В результате разность фаз сигналов на входах фазового детектора 7 и триггера 27 становитс; больше 180° и триггер 27 возвращается в предыдухцее состояние, а в блок 19 памяти тепер.ь поступает код числа и-мпульсов 14(5 W M jYiav Сумматор 32 вычисляет разность кодов чисел . W K -f-IA g , которая через элемент 31 памяти поступает на входы компаратора 30. В момент опускания кнопки 34 код числа М запоминает элементом 31 , а на выходе компаратора 30 вырабатываются импульсы, задержагшые пропорционально коду числа Но, На входы фазового детектора 7 приходят импульсы с разностью фаз 180. Реверсивный счетчик 12 в момент отпускания кнопки 34 устанавливается в исходное положение. Таким образом, на входы блока 20 приходят коды чисел Н и 2й выходах появляется код числа д , соответствующий исходному положению преобразователя. Начало отсчета измерения производится от той точки диапазона перемещений, в которой находился фазовращатель в момент отпускания кнопки 34. Пусть вал фазовращателя 1, начиная с выбранной точки S -О, движет11ся так, что разность фаз между инфор мационным и опорным сигналами на вхо дах фазового детектора 7, начиная с 180, увеличивается. На опорный вход фазового детектора 7 в этот момент подключен выход фазорасщепителя 5, соответствутощий коду числа исходного положения реверсивного счетчика 12 с постоянной фазой о 0. г На выходе фазового детектора 7 вырабатываются импульсы, ширина которых увеличивается согласно увеличению ра ности фаз входных сигналов. Соответственно ширине этих импульсов ключ 17 пропускает пакет импульсов с генератора 35 на счетчик 18, который подсчитывает число импульсов в пакете, а передний фронт каждого импульса через формирователь 16 импульсов разрешает запись в блок 19 памяти. По окончании каждого импульса на выходах фазового детектора 7 формирователи импульсов 16 и 15 формируют команды, по которым код числа импуль сов в пакете Mj запоминается в блоке 19 памяти, а счетчик 18 устанавливается в нулевое положение и начинает работу с приходом следующего пакета импульсов. Таким образом, на выходе блока 19 памяти имеется код числа М;, , который увеличивается про порционально увеличивающейся разности фаз между информационным и опорным сигналами на входах фазового детектора 7 и, следовательно, пропор ционально перемещению вала фазовраща теля 1 . В какой-то момент времени код числа N сравнивается с заданным кодом числа Ы,сп,(.. на входах компаратора 9, который вырабатыв.ает импульс, поступающий на вход прямого счета реверсивного счетчика 12. Это означает, что вал фазовращателя достиг верхней границы апертуры. Код на выходе реверсивного счетчика 12 увеличивается на единицу (Чг N20- + и поступает на входы дешифратора 13 и блока 20. Код на выходах дешифратора 13 изменяется также на единицу и коммутатор 6 подключает к опорному входу фазового детектора 7 выход фазорасщепителя 5 с фазой ф йл-/п Таким образом, на бходах фазового детектора 7 .разность фаз входных си налов становится равной 180, а на выходах блока 19 памяти появляется код числа. На выходах блока 20 имеется код числа ,,o4r-K{Nio-H где - соответствующий вес одного 812 импульса компараторов 8 и 9. При дальнейшем перемещении вала фазовращателя 1 код на выходах блока 19 памяти увеличивается, и в момент, когда М/( -М4 imu-ч компаратор 9 вырабатывает следующий импульс. Выходной код счетчика 12 становится что аналогично описанному выше вызы вает срабатывание коммутатора 6, который подключает к опорному входу фазового детектора 7 следующий выход фазорасщепителя 5 с фазой Разность фаз между сигналами опять становится равной 180. На выходах блока 19 памяти опять появляется код числа Мю , а на выходах блока 20 - код числа N Ыло -( При дальнейшем перемещении вала фазовращателя преобразователь работает аналогично описанному выше. Пусть в какой-то момент вал фазовращателя 1 меняет направление перемещения на обратное. Б это время к опорному входу фазового детектора 7 подключен выход фазорасщепителя 5 с фазой, например, j на выходах блока 19 памяти имеется код числа f4 ., а на выходах блока 20 имеется код числа Н N) (-(Njo i-i), С изменением направления перемещения разность фаз между информационным и опорным сигналами на входах фазового детектора 7 начинает уменьшаться, и, следовательно, код числа N на выходах блока 19 памяти также уменьшается. В момент равенства кодов чисел N/1 и , и входах компаратора 8 вырабатывается импульс, поступающий на вход обратного счета реверсивного счетчика 12. Это означает, что положение фазовращателя 1 соответствует нижней границе апертуры. Код на выходе реверсивного счетчика 12 уменьшается на единицу, т.е. 2.-М2о -1 , что через дешифратор 13 вызывает срабатывание коммутатора 6, который к опорному входу фазового детектора 7 подключает выход фазорасп(епителя 5 с фазой 2jr после чего разность фаз между сигналами на входах фазового детектора 7 становится 180, на выходах блока 19 памяти появляется код числа , Няо , а на выходах блока 20 - код числа N Ы t-k (NiQ- ) . При дальнейшем перемещении вала фазовращателя 1 разность фаз между сигналами на входах фазового детек13

тора 7 уменьшается, соответственно, уменьшается код на выходах блока 19 памяти, а в моменту когда компаратор 8 вырабатывает следу 01ций импульс. Выходной код реверсивного счетчика 12 становится Mi K2.o-f-i 2, что аналогично описанному выше вызывает срабатывание коммутатора 6, который подклчюает к опорному входу фазового детектора 7 выход фазорпсщепитёля 5 с фазой Разность фаз между входными сигналами опять увеличивается до 180 , на выходах блока 19 памяти,опять появляется код числа Мдо а на выходах блока 20 - код числа ,i(v(l(|Чгo 4+2) Последующие циклы работы преобразователя аналогичны. Когда положение вала фазовращателя 1 соответствует выбранной точке начала отсчета ( 5 0), к опорному входу фазового детектора 7 подключается выход фазорасщепителя 5 с фазой % 0, на выходах реверсивного счетчика 12 име,ется код числа .Кай выходах блока 19 памяти - код числа Н/ю а на выходах блока 20 - код числа (Чо- КдО - Ы2.й . При дальнейшем пере11188U

мещении в следующий момент равенства кодов чисел .Hi и выходах реверсивного счетчика 12 появляется

код числа -U к опорному 5 входу фазового детектора 7 подключается выход фазорасщепителя 5 с фазой ip -2зг , на выходах блока 19 памяти появляется код числа / , а на выходах блока 20 - код числа to K (Slzo-tl Последующие диклы .работы схемы аналогичны. Чтобы установить преобразователь в исходное положение в другой точке диапазона перемещений, необходимо установить 15 вал фазовращателя в это положение, нажать и отпустить кнопку 34 установки в исходное положение.

Предлагаемый -преобразователь позволяет получить полньтй выходной 20 сигнал, пропорциональный перемещению вала фазовращателя в цифровом коде. По сравнению с прототипом уменьшается дискретность преобразователя, т.е. повышается его точность.

Экономический зэфект от использования преобразователя определяется его техническим преимуществом.

Документы, цитированные в отчете о поиске Патент 1984 года SU1111188A1

Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Авторское, свидетельство СССР
Двухканальный преобразователь перемещений 1980
  • Адомавичюс Альфонсас Балевич
  • Адомавичюс Витаутас Балевич
  • Гележявичюс Вилюс Юозович
  • Крищюнас Кестутис Стасиович
  • Лаурушка Видас Винцович
  • Марцинкявичюс Витаутас Антанович
SU943797A1
Топка с несколькими решетками для твердого топлива 1918
  • Арбатский И.В.
SU8A1
Аппарат для очищения воды при помощи химических реактивов 1917
  • Гордон И.Д.
SU2A1
Двухканальный преобразователь перемещений 1981
  • Крищюнас Кестутис Стасиович
  • Гяляжявичюс Вилюс Юозович
  • Адомавичюс Альфонсас Балевич
  • Чернис Пятрас-Альгимантас Ионович
  • Кубилюс Вацлова Юозович
  • Марцинкявичюс Витаутас Антанович
SU1005131A1
Топка с несколькими решетками для твердого топлива 1918
  • Арбатский И.В.
SU8A1

SU 1 111 188 A1

Авторы

Крищюнас Кястутис Стасевич

Лаурутис Винцас Пранович

Пташинскас Вилюс-Антанас Адольфович

Гендлин Семен Абрамович

Мазо Исаак Яковлевич

Стогов Евгений Иванович

Даты

1984-08-30Публикация

1983-06-10Подача