Феррит-транзисторные делители частоты, использующие сдвигагощий ретистр и ячейку запрета, известны.
Предлагаемый делитель отличается одновременным занесением единиц во все разряды сдвигающего регистра, управляющего ячейкой запрета, что упрощает логическую схему делителя и облегчает переход от одпого коэффициента деления к другому.
Принципиальная схема предлагаемого феррит-транзисторного делителя частоты приведена ниже.
Феррит-транзисторные ячейки делителя питаются тактовыми импульсами двух серий А -л В, поступающими по соответственно обозначенным щинам. При этом импульсы серии В Являются входными для ячейки / (входной) делителя.
С выхода первой ячейки импульсы подаются для записи в регистр сдвига (ячейки 3, 4, 5, 6, 7 и 8), причем количество их уменьщается вдвое по сравнению с входными, так как ячейки / и 2 схемы составляют элементарпый делитель на два за счет взаимных связей через соответствующие обмотки.
Все четные ячейки (4, 6 и 8) регистра содержат по две об.мотки записи. При ПОМОЩ.И дополнительных обмоток записи 9 четных ячеек, включенных последовательно, производится одновременная запись кода «1 во все четные ячейки регистра по сигналу с выхода ячейки 1.
После записи кода «1 в четные лчейки регистра производится сдвиг записанного кода вправо при помощи тактовых сигналов А и В.
При каждом сдвиге по такту А на выходе ячейки 3 появляется сигнал, восполняющий запись кода «1 в ячейке 2, благодаря чему, при помощи обмотки запрета 10 в ячейке / производится запрет записи до тех пор, пока сдвиговый регистр освободится от записанного в нем кода и запрет в ячейке / прекратится на время одного такта.
№ 129389- 2 В течение этого такта осуществляется -выдача импульса на выход // делитегтя.
Далее процесс повторябтся.
Таким образом, благодаря указанным выше связям между ферриттранзисторными ячейками обеснечивается деление частоты с определенным коэффициентом деления. На чертеже показана принципиальная схема делителя с коэффициентом деления частоты 5.
Количество феррит-транзисторных ячеек, входящих в состав регистра, зависит от максимального значения коэффициента деления.
Для изменения коэффициента деления в схему делителя введен переключатель 12, обеспечивающий включение или выключение того или иного количества ячеек ъ общей схеме делителя.
Так, например, для перехода от коэффициента деления 5 к 4 достаточно замкнуть переключатель 12.
Для увеличения коэффициента деления на единицу требуется иодключить две феррит-транзисторные ячейки, одинаковые с ячейками 7 и Я и аналогично включенные.
Предлагаемый делитель допускает каскадное включение для получения заданного коэффициента деления. Например, для получения коэффициента деления 21 можио использовать два каскадно включенных деп:ителя частоты с коэффициентами деления 3 и 7.
Очевидно, ЧТО наивысшая частота повторения тактовых сигналов, при которой может работать делитель, определяется разрешающей способностью феррит-транзисторной ячейки.
П р е д м е т изобретения
Феррит-транзисторный делитель частоты, использующий сдвигающий регистр И Ячейку запрета, отличающийся тем, что, с целью упрощения схемы и облегчения перехода от одного коэффициента деления к другому, выход делителя частоты соединен со всеми четными ферритами сдвигающего регистра, а последний четный феррит соединен с ячейкой запрета, второй вход которой соединен со входом устройства.
название | год | авторы | номер документа |
---|---|---|---|
ОДНОТАКТНЬШ РЕГИСТР СДВИГА | 1970 |
|
SU265943A1 |
УСТРОЙСТВО для СИНХРОНИЗАЦИИ | 1968 |
|
SU221762A1 |
Симметричный делитель частоты импульсов | 1982 |
|
SU1089763A2 |
Двоично-десятичный счетчик | 1977 |
|
SU702530A1 |
ЛОГИЧЕСКОЕ УСТРОЙСТВО | 1971 |
|
SU311403A1 |
Коммутатор | 1961 |
|
SU146098A1 |
Устройство регистрации электрического импульса | 1988 |
|
SU1596256A1 |
Устройство для обмена информацией | 1986 |
|
SU1363228A1 |
К-значный фазоимпульсный сумматор | 1971 |
|
SU450163A1 |
Устройство для контроля многовыходных цифровых узлов | 1984 |
|
SU1176333A1 |
Авторы
Даты
1960-01-01—Публикация
1959-04-25—Подача