Приемопередающее телеграфное устройство Советский патент 1992 года по МПК H04L25/40 

Описание патента на изобретение SU1783633A1

V 00 О О

ы w

Похожие патенты SU1783633A1

название год авторы номер документа
Приемопередающее телеграфное устройство 1984
  • Твердов Борис Иванович
  • Юхневич Николай Павлович
SU1225037A1
Система для приема заявок абонентов и контроля абонентских устройств городской телефонной сети 1981
  • Тохтаев Тимур Максудович
  • Абдуллаев Фатхулла Сагдуллаевич
  • Мамед Али Гусейнович
  • Мирхабибов Бахадыр Касымович
SU1062893A1
Автоответчик электронного теле-гРАфНОгО АппАРАТА 1979
  • Твердов Борис Иванович
  • Юхневич Николай Павлович
SU832761A1
Устройство для регистрации информации 1989
  • Давгулевич Зоя Петровна
  • Сапрановская Людмила Владимировна
  • Фельдман Абрам Исакович
SU1603412A1
Устройство для формирования сигналов набора заголовка 1989
  • Машин Василий Петрович
  • Комиссаров Иван Иванович
  • Гулдедава Давид Георгиевич
  • Берулава Милери Константинович
  • Зедгинидзе Георгий Парнаозович
  • Батлидзе Нодари Шалвович
SU1614124A1
АВТООТВЕТЧИК ТЕЛЕГРАФНОГО АППАРАТА 1973
SU394950A1
Устройство для проверки автоматических междугородних телефонных станций 1989
  • Битнер Владимир Иванович
  • Михайлова Цырегма Цыренжановна
SU1660201A1
Приемопередающее телеграфное устройство 1986
  • Твердов Борис Иванович
  • Прозоровский Александр Львович
  • Юхневич Николай Павлович
SU1343559A1
Аппаратура для автоматического контроля абонентских участков 1978
  • Тарнопольский Игорь Львович
  • Дворский Эммануил Эльич
  • Голубев Виктор Павлович
SU769754A2
Устройство для контроля запоминающих матриц на магнитных пленках 1979
  • Август Вениамин Ильич
  • Семиноженко Александр Петрович
SU773736A1

Иллюстрации к изобретению SU 1 783 633 A1

Реферат патента 1992 года Приемопередающее телеграфное устройство

Изобретение относится к области элек- тросвязи. Цель изобретения - повышение пропускной способности за счет снижения потерь информации и увеличения коэффициента готовности. Приемопередающее те- леграфное устройство содержит автоответчик 1, приемопередатчик 2, буферный накопитель 3, дешифратор 4 сигнала запроса автоответа, блок 5 управления, блок 6 печати, блок 7 шагового электропривода, блок 8 сигнализации, блок 9 ключевых элементов, блок 10 источников напряжений датчик 14 линейного тока, блок 16 контроля, элемент И 17. Цель достигается благодаря обеспечению автоматического контроля ра ботоспособности устройства как при установлении соединения, так и непрерывно в процессе работы устройства, с автоматическим запретом работы устройства и запуска автоответчика 1 при появлении первых признаков нарушения работоспособности устройства, приводящего к аварийным режимам работ исполнительных блоков и неспособности правильно регистрировать принимаемую информацию. 5 ил.

Формула изобретения SU 1 783 633 A1

ю

ФигЛ

Изобретение относится к области электросвязи и может быть использовано в элек- тронно-механических и электронных аппаратах.

Известно приемопередающее телеграфное устройство, содержащее автоответчик, выход которого подключен к соответствующему входу приемопередающего блока, линейные вход и выход которого являются соответственно линейными входом и выходом устройства; блок управления, кодовые и первые управляющие выходы которого подключены к соответствующим входам блока печати, другие управляющие входы которого соединены с выходами электропривода.

Недостатками указанного устройства являются сложность его обслуживания и недостаточная надежность, обусловленные наличием большого количества механических узлов, работающих в напряженных режимах.

Наиболее близким к изобретению техническим решением (прототипом) является приемопередающее устройство электронного телеграфного аппарата РТА-80, содержащее последовательно соединенные автоответчик, приемопередатчик, буферный накопитель и дешифратор сигнала запроса автоответа, последовательно соединенные блок управления и блок печати, блок шагового электропривода, выходы которого подключены к управляющим входам блока печати, блок сигнализации, блок ключевых элементов и блок источников напряжения, вход которого является силовым входом устройства, а выходы соединены с первыми входами блока сигнализации и блока ключевых элементов, первый, второй и третий выходы которого подключены к потенциальным входам блока шагового электропривода, третий и четвертый выходы соединены с потенциальными входами блока печати, а пятый выход блока ключевых элементов соединен с установочным входом блока управления и со вторым входом приемопередатчика, третий вход которого является тактовым входом устройства и подключен к тактовому входу блока управления, второй выход приемопередатчика является линейным выходом устройства, а третий его выход соединен с входом записи буферного накопителя, второй выход которого подключен к второму входу дешифратора сигнала запроса автоответа и входу наличия информации блока управления, управляющие выходы которого соединены с соответствующими управляющими входами блока шагового электропривода, первые выходы буферного накопителя подключены к

кодовым входам блока управления, первые выходы которого соединены с вторыми входами ключевых элементов, а второй выход блока управления подключен к второму входу буферного накопителя.

Недостатками прототипа являются: недостаточная эксплуатационная (реальная) пропускная способность (производительность), обусловленная значительной поте0 рей информации, на восстановление которой затем затрачивается значительное время; низкий коэффициент готовности из-за отсутствия автоматического непрерывного контроля и сигнализации о

5 работоспособности его блока управлекия и автоматического запрета работы исполнительных блоков устройства при недопустимых режимах, возникающих при сбое в алгоритме работы блока управления.

0 Цель изобретения - повышение пропускной способности за счет снижения потерь информации и увеличения коэффициента готовности.

Эта цель достигается тем, что в приемо5 передающее телеграфное устройство, содержащее последовательно соединенные автоответчик, приемопередатчик, буферный накопитель и дешифратор сигнала запроса автоответа, последовательно

0 соединенные блок управления и блок печати, блок шагового электропривода, выходы которого подключены к управляющим входам блока печати, блок сигнализации, блок ключевых элементов и блок источников на5 пряжения, вход которого является силовым входом устройства, а выходы соединены с первыми входами блока сигнализации и блока ключевых элементов, первый, второй и третий выходы которого подключены к по0 тенциальным входам блока шагового электропривода, третий и четвертый выходы соединены с потенциальными входами блока печати, а пятый выход блока ключевых элементов соединен с установочным вхо5 дом блока управления и с вторым входом приемопередатчика, третий вход которого является тактовым входом устройства и подключен ктактовому входу блока управления, второй выход приемопередатчика является

0 линейным выходом устройства, а третий его выход соединен с входом записи буферного накопителя, второй выход которого подключен к второму входу дешифратора сигнала запроса автоответа и к входу наличия ин5 формации блока управления, управляющие выходы которого соединены с соответствующими управляющими входами блока шагового электропривода; первые РЫХОДЫ буферного накопителя подключены к кодовым входам блока управления первые выходы которого соединены с втёрыми входами блока ключевых элементов, а второй выход блока управления подключен к второму входу буферного накопителя, введены датчик линейного тока, вход которого является ли- нейным входом устройства, а его первый выход соединен с четвертым входом приемопередатчика, и последовательно соединенные блок контроля и элемент И, выход которого подключен к входу автоответчика; выход дешифратора сигнала запроса автоответа соединен с вторым входом элемента И. вторые выходы датчика линейного тока подключены к первым входам блока контроля, второй выход которого соединен с пер- вым входом блока управления, соответствующие управляющие выходы блока управления подключены к соответствующим управляющим входам блока ключевых элементов и блоком контроля, третий выход которого соединен с третьим входом блока ключевых элементов и с вторыми входами блока сигнализации и блока управления, третий и четвертый выходы которого подключены соответственно к четвертому входу блока ключевых элементов и к второму входу блока контроля, пятый выход блока ключевых элементов соединен с третьим входом блока контроля, четвертый вход которого соединен с тактовым входом устройства, первые выходы блока управления подключены к пятым входам блока контроля, а второй выход буферного накопителя соединен с шестым входом блока контроля

Причем блок управления содержит последовательно соединенные формирователь кода адреса, первые входы которого являются кодовыми входами блока управления и постоянное запоминающее устройст- во, выходы которого являются кодовыми выходами блока управления, последовательно соединенные элемент запрета, первый вход которого является входом наличия информации блока управления и первый дифференцирующий элемент, последовательно соединенные первый дешифратор, первый элемент ИЛИ-НЕ, первый элемент И, первый элемент ИЛИ, первый триггер и формирователь импульсов коммутации про- движения каретки, первый и второй выходы которого являются первым и вторым управляющим выходами блока управления, последовательно соединенные второй дешифратор и второй элемент ИЛИ-НЕ, вы- ход которого подключен к второму входу первого элемента И, формирователь цикла печати, первый выход которого соединен с вторым входом формирователя кода адреса, второй элемент И, выход которого подключен к второму входу первого элемента ИЛИ, второй элемент ИЛИ, выход которого соединен с вторым входом первого триггера, второй триггер, последовательно соединенные третий элемент И, третий элемент ИЛИ v- третий триггер, последовательно соединенные формирователь сигнала положения ка- р ётки и четвертый элемент ИЛИ, выход которого подключён к второму входу третьего триггера, последовательно соединенные первый элемент задержки, четвертый элемент И, пятый элемент ИЛИ, четверты триггер и пятый элемент И, последовательно соединенные формирователь импульсов коммутации перевода строки, формирователь сигнала конца перевода строки и второй элемент задержки, выход которого подключен к первому входу второго элемента И, шестой элемент И, выход которого соединен с вторым входом пятого элемента ИЛИ, шестой элемент ИЛИ, выход которого подключен к второму входу четвертого триггера, седьмой элемент ИЛИ, выход которого соединен с первым входом шестого элемента ИЛИ, с вторым входом четвертого элемента ИЛИ, с третьим входом формирователя кода адреса, с первым входом формирователя цикла печати, и с первым входом второго элемента ИЛИ, восьмой элемент ИЛИ, выход которого является третьим выходом блока управления, последовательно соединенные третий элемент задержки, седьмой элемент И, девятый элемент ИЛИ и четвертый элемент задержки, выход которого является вторым выходом блока управления, последовательно соединенные элемент НЕ, вход которого подключен к первому входу седьмого элемента ИЛИ и является вторым входом блока управления, восьмой элемент И, выход которого подключен к второму входу девятого элемента ИЛИ, и второй дифференцирующий блок, выход которого соединен с вторым входом восьмого элемента И и с первым входом восьмого элемента ИЛИ, выход элемента запрета подключен к четвертому входу формирователя кода адреса и к первым входам первого и второго дешифраторов, вторые входы которых соединены с соответствующими перывми входами формирователя кода адреса, второй выход которого подключен к второму входу формирователя цикла печати, второй выход формирователя цикла печати соединен с вторым входом формирователя импульсов коммутации продвижения каретки, второй выход которого подключен к первому входу формирователя сигнала положения каретки, к третьему входу формирователя цикла печати и к пятому входу формирователя кода адреса, третий

выход формирователя цикла печати соединен с вторым входом второго элемента ИЛИ и с первым входом второго триггера, первый выход которого подключен к вторым входам элемента запрета и второго и четвертого элементов И, а второй его выход соединен с третьим входом восьмого элемента И, выход первого дифференцирующего элемента подключен к третьему входу первого элемента И, к входу третьего элемента задержки и к первым входам третьего и шестого элементов И, первый и второй выходы первого дешифратора соединены с вторыми входами соответственно третьего и шестого элементов И, выход второго элемента ИЛИ- НЕ является четвертым выходом блока управления, второй выход первого триггера подключен к четвертому входу формирователя цикла печати и к второму входу пятого элемента И, выход которого соединен с входом второго дифференцирующего элемента и с вторым входом седьмого элемента И, первый выход третьего триггера соединен с третьим входом формирователя импульсов коммутации продвижения каретки, а второй его выход подключен к третьему входу элемента И, второй выход формирователя сигнала положения каретки соединен с четвертым входом формирователя импульсов коммутации продвижения каретки, пятый вход которого соединен с первым входом формирователя импульсов коммутации перевода строки и является тактовым входом блока управления, а его первый выход подключен к второму входу формирователя сигнала положения каретки, третий вход которого соединен с вторыми входами формирователя сигнала конца перевода строки и седьмого и восьмого элементов ИЛИ и является установочным входом блока управления, а его четвертый вход подключен к вторым входа второго триггера и третьего элемента ИЛИ и является перывм входом блока управления, второй выход четвертого триггера соединен с вторым входом формирователя импульсов коммутации перевода строки, первый выход формирователя сигнала.положения каретки подключен к входу первого элемента задержки, выход формирователя сигнала конца перевода строки соединен с вторым входом шестого элемента ИЛИ, выход формирователя импульсов коммутации перевода строки является третьим управляю дим выходом блока управления, а первые выходы первого и третьего триггеров и второй выход четвертого триггера являются первыми выходами бло.ка управления.

Кроме того, блок контроля содержит последовательно соединенные пороговый

элемент, входы которого являются первыми входами блока контроля, первый элемент ИЛИ, первый триггер и первый дифференцирующий элемент, выход которого является вторым выходом блока контроля, первый времязадающий элемент, выход которого подключен к второму входу первого триггера, а первый его вход является четвертым входом блока контроля, второй триггер, пер0 вый вход и первый и второй выходы которого являются соответстевнно третьим входом, первым и третьим выходами блока контроля, а первый вход второго триггера соединен с вторым входом первого элемен5 та ИЛИ, последовательно соединенные второй элемент ИЛИ, первый и второй входы которого являются соответстенно первым и вторым управляющими входами блока контроля, второй дифференцирующий элемент,

0 первый элемент И-НЕ, второй элемент И- НЕ, второй времязадающий элемент, выход которого подключен к второму входу второго триггера, а второй его вход соединен с первым входом первого времязадающего

5 элемента, последовательно соединенные первый элемент И, первый вход которого является третьим управляющим входом блока контроля и элемент ИЛИ-НЕ, выход которого подключен к второму входу перво0 го элемента И-НЕ, второй элемент И, первый вход которого является вторым входом блока контроля, а выход соединен с вторым входом элемента ИЛИ-НЕ, последовательно соединенные третий элемент НЕ, третий

5 элемент И и четвертый элемент ИЛИ, выход которого подключен к второму входу второго элемента И-НЕ, и второй элемент НЕ, выход которого соединен с вторым входом первого элемента И, выход порогового эле0 мента подключен к второму входу первого времязадающего элемента, первый вход третьего элемента ИЛИ соединен с первым входом первого элемента И, а его выход подключен к второму входу четвертого

5 элемента ИЛИ, второй вход третьего элемента ИЛИ соединен с первым входом второго элемента И, вход второго элемента НЕ подключен к второму входу второго элемента И, второй вход третьего элемен0 та И является шестым входом блока контроля, а третьи входы третьего элемента ИЛИ, третьего элемента И и вход второго элемента НЕ являются пятыми входами блока контроля.

5

На фиг. 1 приведена структурно- функциональная схема предложенного устройства; на фиг. 2 и 3 - структур.-ю-фун- кциональные схемы блока управления и блока контроля соответственно; на фиг, 4 и

5 - временные диаграммы, поясняющие работу предлагаемого устройства.

Приемопередающее телеграфное устройство (фиг. 1) содержит автоответчик 1, приемопередатчик 2, буферный накопитель 3, дешифратор 4 сигнала запроса автоответа, блок 5 управления, блок 6 печати, блок 7 шагового электропривода, блок 8 сигнализации, блок 9 ключевых элементов, блок 10 источников напряжений, силовой вход 11, тактовый вход 12 и линейный выход 13, датчик 14 линейного тока, линейный вход 15, блок 16 контроля и элемент И 17. При этом датчик 14 содержит элемент 18 гальванической развязки (например,, светодиод).

Блок 4 управления (фиг. 2) содержит формирователь 19 кода адреса, постоянное запоминающее устройство 20, элемент 21 запрета, дифференцирующий элемент 22, первый дешифратор 23, первые элемент ИЛИ-НЕ 24, элемент И 25, элемент ИЛИ 26 и триггер 27, формирователь 28 импульсов продвижения каретки, второй дешифратор 29, второй элемент ИЛИ-НЕ 30, формирователь 31 цикла печати, второй элемент И 32, второй триггер 34, третий элемент И 35, элемент ИЛИ 36 и триггер 37, формирователь 38 сигнала положения каретки, четвертый элемент ИЛИ 39, первый элемент задержки 40, четвертый элемент И 41, пятый элемент ИЛИ 42, четвертый триггер 43. пятый элемент И 44, формирователь 45 импульсов коммутации перевода строки, формирователь 46 сигнала конца перевода строки, второй элемент задержки 47, шестой элемент И 48, шестой 49, седьмой 50 и восьмой 51 элементы ИЛИ, третий элемент 52 задержки, седьмой элемент И 53, девятый элемент ИЛИ 54, четвертый элемент 55 задержки, элемент НЕ 56, восьмой элемент И 57, второй дифференцирующий элемент 58.

Блок 14 контроля (фиг. 3) содержит пороговый элемент 59, перывй элемент ИЛИ 60, первый триггер 61, первый дифференцирующий элемент 62, первый времязэдаю- щий элемент 63, второй триггер 64, второй элемент ИЛИ 65, второй дифференцирующий элемент 66, первый 67 и второй 68 элементы И-НЕ, второй времьзадающий элемент 69, первый элемент И 70, элемент ИЛИ-НЕ 71, второй элемент И 72, первый элемент ИЛИ 73, первый элемент НЕ 74, третий элемент И 75, четвертый элемент ИЛИ 76 и второй элемент НЕ 77.

Устройство работает следующим образом.

После установки на связь устройство работает по определенному алгоритму в одном из режимов: в режиме кодирования и

передачи информации в канал (линию) связи, осуществляемых с помощью приемопередатчика 2, линейный выход 13 которого подключается к входу в канал связи (на фиг. 5 1 не показано), или в режиме приема информации из канала связи поступающей через линейный вход 15, через датчик 14 линейного тока на вход приемопередатчика 2 (фиг, 4а,б). Все кодовые комбинации на линейный

0 вход 15 устройства поступают в последовательном коде, и каждая из них начинается стартовым элементом (элементом логического нуля) в кодовой комбинации, которому в однополюсном режиме, например, соот5 ветствует низкий уровень линейного тока (фиг. 4а, моменты ti. 14).

Получив стартовый элемент, приемопередатчик 2 начинает прием комбинации и преобразование ее в параллельный код.

0 Одновременно синал о появлении в линии стартового уровня тока с датчика 14 лиенйного тока поступит на первый вход блока 16 контроля (фиг. 4в, момент ti). По данному сигналу блока 16 устанавливает,

5 что начался цикл приёма информации, и

формирует импульсный сигнал, который с

его второго выхода подается на первый вход

блока 5 управления (фиг. 4т, момент ti).

Получив сигнал с указанного выхода

0 блок 16 контроля, блок 4 управления устанавливается в режим формирования последовательностей управляющих сигналов отработки команд Возврат каретки, Перевод строки и Продвижение

5 каретки на знак. Эти сигналы, поступая на соответствующие входы блока 9 ключевых элементов и блока 7 шагового электро- привода, обеспечивают установку режимов работы элементов исполнитель0 ных блоков и режима последовательной отработки ими (блоками 9, 7 и 6) команд Возврат каретки (фиг. 4и,к,н,ф-с момента t2), Перевод строки (фиг. 4о,л,х- с момента П) и Продвижение каретки на шаг (фиг.

5 4м,к,ф - момента ts). При этом сигналом со второго выхода блока 5 запрещается до конца отработки указанных команд стирание кодовых комбинаций из накопителя 3 (фиг. 4п,е,ж,г,д - с момента t13 до момента tio).

0 После отработки каждой из указанных команд блок 5 вырабатывает импульсный сигнал, управляющий состоянием выходов блока 9 ключевых элементов (фиг. 4р,ф,х - с момента t1e). Все время отработки указан5 ных команд сигналы на кодовых выходах блока 4 отсутствуют (фиг. 4з).

Одновременно указанные управляющие сигналы с выходов блока 5 поступают на соответствующие входы блока 16 контроля.

Блок 16 ведет непрерывный анализ наличия, полноты состава и временных интервалов сигналов, поступающих на его входы с блока 5 управления. Ибо возникновение в блоке 5 любого сбоя приводит к нарушению состава или временных интервалов сигналов на его выходах, что однозначно приводит к тому, что устройство будет неспособно правильно отработать служебные команды (Возврат каретки, Перевод строки, Продвижение каретки на знак), а это ведет к искажению и потере поступающей информации, так как устройство в этом случае не способно достоверно зарегистрировать текст принимаемого сообщения.

Если блоком 1 б в составе или во времен- ных интервалах управляющих сигналов, формируемых блоком 4, будет установлено отклонение, например, в момент ts (фиг. 4) при отработке команды Возврат каретки прекратилось поступление импульсов коммутации продвижения каретки, то на его (блока 16) первом и третьем выходах после выдержки времени предельно допустимого отклонения периода данных импульсов коммутации появятся сигналы (фиг. 4у,у - момент te), блокируют подачу через блок 9 напряжений на исполнительные узлы (фиг. 4ф,х,ц,ч - с момента te), исключая их работу в недопустимых режимах, блокируют работу блока 5, Поступая на его второй вход, и элемента И 17, исключая тем самым запуск автоответчика 1. Не получив на переданный (после установления соединения) запрос текста автоответа, оператор запрашивающей (передающей) станции тем самым будет поставлен в известность, что подготовленная к передаче информация не может быть принята запрашиваемым устройством и он (оператор передающей станции) должен принять дополнительные меры для передачи сообщения. Кроме.того, сигналом с третьего выхода блока 16 будет включена в блоке 8 сигнализация (фиг. 4ю - с момента te), свидетельствующая, что устройство не способно зарегестрировать принимаемую информацию из-за сбоя в работе блока 5 устройства, что позволит оператору уменьшить простой устройства, связанный с обнаружением и восстановлением его работоспособности.

Если же до конца отработки последней команды Продвижение каретки на знак (фиг. А, момент tg) ни в составе, ни во временных интервалах управляющих сигналов, формируемых блоком 5, не прйзойдет отклонений от допустимых пределов, напри мер не будет сбоя в интервале (в периоде) импульсов коммутации продвижения каретки при отработке команды Возврат каретки, т.е. после окончания ее отработки в момент t (фиг. 4) будет начата отработка команды Перевод строки, а после ее окончания начата в момент ta (фиг. 4) отработка

команды Продвижение каретки на знак, то на первом и третьем выходах блока 16 сохраняются разрешающие сигналы. Элементы блоков 9 и 7 после отработки команды Продвижение каретки на знак будут иметь

исходное состояние.

После этого блока 5 перейдет к отработке комбинаций, находящихся в буферном накопителе 3 (фиг. 4п ,е,ж - моменты tio, t1 ю). Блок 4,произведя дешифрацию сигнала запроса автоответа, сформулирует сигнал запуска автоответа, который через элемент И 17, на другом входе которого в данном случае находится разрешающий сигнал (с блока 16), поступит на вход автоответчика 1

(фиг 4щ,э - момент tn). После этого с выходов автоответчика 1 текст автоответа будет введен в приемопередатчик 2 и передан запрашивающему абоненту, свидетельствуя об исправности и готовности запрашиваемого устройства к регистрации информации. Получив текст автоответа, запрашивающая станция (абонент) начинает передачу сообщения. Каждая кодовая комбинация этого сообщения поступает,

как описано выше, последовательным кодом через датчик 14 на вход приемопередатчика 2, преобразуется последним в параллельный код и вместе с синхросигналом Наличие информации с выходов приемопередатчика 2 через буферный накопитель 3 поступает на кодовые входы и вход Наличие информации блока 5 управления (фиг. 5а,б,с,д,е,ж - моменты ti, t2,13). Сигналы на входе Наличие информации

(фиг. 5ж) инициирует работу блока 5 по выработке соответствующих сигналов управления режимами и работой исполнительных блоков (блоков 9, 7 и 6) по обеспечению отработки и регистрации ими принятой комбинации, т.е. кодовой комбинации, находящейся на кодовых входах блока 5 в данный момент. При отработке и регистрации каждой комбинации сообщения блок 16 также ведет непрерывный анализ сигналов, поступающих на его входы, анализ соответствия их полноты, состава и временных интервалов заданному алгоритму по регистрации символов принимаемого сообщения. . Допустим, что принята печатаемая комбинация. В момент 12 (фиг. 5е) она с первых выходов блока 3 поступит на кодовые входы блока 5. В момент 1з (фиг. 5ж) со второго блоак 3 на вход Наличие информации блока 5 управления поступит инициирующий

сигнал Наличие информации. Тогда при

исправности блока 5 в момент м (фиг. 5м) на соответствующем выходе блока 5 появится сигнал признака команды Продвижение каретки на знак, а на первом управляющем выходе блока 5 появится (или подтвердится) сигнал (фиг. 5и), определяющий направление движения каретки (в данном случае вправо). В момент ts (фиг. 5к) на втором управляющем выходе блока 5 появится первый импульс последовательности импуль- сов коммутации, под воздействием которых блоком 7 шагового электропривода будет осуществляться продвижение каретки блока б на знак. По переднему фронту первого импульса коммутации блоком 9 ключевых элементов будет обеспечена подача необходимых напряжений от блока 10 источников напряжений к исполнительным блокам 6 и 7 (фиг.5ф.ц,ч,х - момент ts). Включение в предлагаемом устройстве соответствующих ключевых элементов блока 9 передним фронтом первого импульса каждой последовательности импульсов коммутации (фиг. 5к,ф,л,х - моменты 1з, tS, t1e) исключает возможность подачи высокого напряжения на обмотки шаговых двигателей блока 7 при отсутствии импульсов коммутации. После разгона привода на кодовых выходах блока 5 синхронно с импульсами коммутации начнут появляться сигналы управления мо- ментами отработки регистрации разложения знака блоком б (фиг. 5к,з).

Блок 16 контроля, ведущий непрерывный анализ сигналов, поступающих на его входы пг)и обработке каждой комбинации, поступившей на кодовые входы блока 5, по результатам анализа устанавливает на своих выходах соответствующие сигналы

Так, при отсутствии отклонений в составе и временных интервалах указанных вход- ных сигналов, что свидетельствует о работе блока 5 в полном соответствии с заданным алгоритмом, на выходах блока 16 удерживаются сигналы (фиг. 5у ,у - до момента t ), разрешающие работу всех блоков устройст- ва в соответствии с заданным алгоритмом. При обнаружении отклонений в алгоритме формирования сигналов управления исполнительными блоками на выходах блока 16 появляются блокирующие сигналы.

Допустим, что при отработке указанной принятой печатаемой комбинации произошло, например, пропадание импульсов коммутации продвижения каретки (фиг. 5к - моменты t). Тогда на третьем выходе блока 16 появится сигнал (фиг 5у - момент t), который запретит дальнейшую работу блока 5 путем блокирования подачи напряжений исполнительных блоков (фиг. 5м,ф,ц,ч,х - момент t ) Благодаря этому

исключается углубление возникшей неисправности и выход из строя элементов испол- нительных блоков (блока 7 шагового электропривода, блока 6 печати) из-за работы их при недопустимых режимах. Например, в данном случае обмотки шагового двигателя продвижения каретки и усилителя блока 7 (на фиг. 1 не показаны) из-за отсутствия импульсов коммутации попадают под токовую перегрузку и только снятие напряжений предотвращает выход их из строя. Одновременно с этим сигнал с третьего выхода блока 14 включит сигнализацию (фиг. 5,ю), информирующую оператора о причине остановки устройства.

Сигнал с первого выхода блока 16с этого же момента (момент t y, фиг. 5у ) запретить, блокируя работу элемента И 17, запуск автоответчика 1 при его запросе в конце сообщения (в конце сеанса связи) абонентом, передавшим сообщение Благодаря этому оператор, передавший сообщение, получит информацию о том, что в устройстве приемной станции во время приема передаваемого им сообщения произошел сбой, влияющий на правильность приема (регистрации) этого сообщения. Это позволит оператору передающей станции сразу же принять необходимые меры по повышению достоверности и исключению потери переданного им сообщения.

Новое установление соединения с устройством, в котором произошел сбой, возможно только после устранения причин сбоя, вызывающих блокирование запуска автоответчика, иными словами, когда устройство будет способно правильно принять и зарегистрировать информацию. Это позволит исключить потерю информации из- за передачи ее на устройство, не способное регистрировать информацию. Включенная при этом сигнализаций Тпозволит оператору приемной станции ускорить обнаружение, локализацию устранение возникшей неисправности, сокращая простой устройства и затраты на ремонт, Т7ё.пЪзволит пов ысить коэффициент готовности устройства.

Если же в процессе приема сообщения в алгоритме управления исполнительными блоками, обеспечивающими регистрацию информации, не произошло сбоя, нарушающего правильность и возможность регистрации информации, то на сигнал запроса автоответа в конце сообщения (фиг. 5щ,э - момент ts) оператору, передававшему сообщение, устройством будет послан текст автоответа, свидетельствующий, что переданное им сообщение принято и зарегистрировано, после чего устройство готово к установлению нового соединения.

Далее работа устройства происходит аналогично описанному.

Таким образом, внедрение изобретения позволит получить существенный положительный эффект, заключающийся в повышении пропускной способности за счет снижения уменьшении потерь информации, в увеличении коэффициента готовности устройства, в упрощении эксплуатационного обслуживания, а уменьшение времени и материальных затрат на ремонт и на восстановление искаженной или потерянной информации даст экономический эффект.

Формула изобретения 1. Приемопередающее телеграфное устройство, содержащее последовательно соединенные автоответчик, приемопередатчик, буферный накопитель и дешифратор сигнала запроса автоответа, последовательно соединенные блок управления и блок печати, блок шагового электропривода, выходы которого подключены к управляющим входам блока печати, блок сигнализации, блок ключевых элементов и блок источников напряжения, вход которого является силовым входом устройства, а выходы соединены с первыми входами блока сигнализации и блока ключевых элементов, первый, второй и третий выходы которого подключены к потенциальным входам блока шагового электропривода, третий и четвертый его выходы соединены с потенциальными входами блока печати, а пятый выход блока ключевых элементов соединен с установочным входом блока управления и вторым входом приемопередатчика, третий вход которого является тактовым входом устройства и подключен к тактовому входу блока управления, второй выход приемопередатчика является линейным выходом устройства, а третий его выход соединен с входом записи буферного накопителя, второй выход которого подключен к второму входу дешифратора сигнала запроса автоответа и входу наличия информации блока управления, управляющие выходы которого соединены с соответствующими управляющими входами блока шагового электропривода, первые выходы буферного накопителя подключены к кодовым входам блока управления, первые выходы которого соединены с вторыми входами блока ключевых элементов, а второй выход блока управ- ления подключен к второму входу буферного накопителя, отличагощее- с я тем, что, с целью повышения пропускной способности зя счет снижения потерь информации и увеличения коэффициента готовности, введены датчик линейного тока,

вход которого является линейным входом устройства, а его первый выход соединен с четвертым входом приемопередатчика, и последовательно соединенные блок контроля и элемент И, выход которого подключен к входу автоответчика, выход дешифратора сигнала запроса автоответа соединен с вторым входом элемента И, вторые выходы датчика линейного тока подключены к первым

0 входам блока контроля, второй вход которого соединен с первым входом блока управления, соответствующие управляющие выходы блока управления подключены к соответствующим управляющим входам блока

5 ключевых элементов и блоков контроля, третий выход которого соединен с третьим входом блока ключевых элементов и вторыми входами блока сигнализации и блока управления, третий и четвертый выходы которого

0 подключены соответственно к четвертому входу блока ключевых элементов и второму входу блока контроля, пятый выход блока ключевых элементов соединен с третьим входом блока контроля, четвертый вход ко5 торого соединен с тактовым входом устройства, первые выходы блока управления подключены к пятым входам блока контроля, а второй выход буферного накопителя соединен с шестым входом блока контро0 ля.

2. Устройство поп. 1,отличающее- с я тем, что блок управления содержит последовательно соединенные формирователь кода адреса, первые входы которого

5 являются кодовыми входами блока управления, и постоянное запоминающее устройство, выходы которого являются кодовыми выходами блока управления, последовательно соединенные элемент запрета, пер0 вый вход которого является входом наличия информации блока управления, и первый дифференцирующий элемент, последовательно соединенные первый дешифратор, первый элемент ИЛИ-НЕ, первый элемент

5 И, первый элемент ИЛИ, первый триггер и формирователь импульсов коммутации продвижения каретки, первый и второй выходы которого являются первым и вторым управляющими выходами блока управления, по0 следовательно соединенные второй дешифратор и второй элемент ИЛИ-НЕ, выход которого подключен к второму входу первого элемента И, формирователь цикла печати, первый выход которого соединен с

5 вторым входом формирователя кода адреса второй элемент И, выход которого подключен к второму входу первого элемента ИЛИ, второй элемент ИЛИ. выход которого соединен с вторым входом первого триггера, второй триггер, последовательно соединенные

третий элемент И, третий элемент ИЛИ и третий триггер, последовательно соединенные формирователь сигнала положения каретки и четвертый элемент ИЛИ, выход которого подключен к второму входу третьего триггера, последовательно соединенные первый элемент задержки, четвертый элемент И, пятый элемент ИЛИ. четвертый триггер и пятый элемент И, последовательно соединенный формирователь импульсов коммутации перевода строки, формирователь сигнала, конца перевода строки и второй элемент задержки, выход которого подключен в первому входу второго элемента И, шестой элемент И, выход которого соединен с вторым входом пятого элемента ИЛИ, шестой элемент ИЛИ, выход которого подключен к второму входу четвертого триггера, седьмой элемент ИЛИ, выход которого соединен с первым входом шестого элемента ИЛИ, с вторым входом четвертого элемента ИЛИ, с третьим входом формирователя кода адреса, с первым входом формирователя цикла печати и с первым входом второго элемента ИЛИ, восьмой элеент ИЛИ, выход которого является третьим выходом блока управления, последовательно соединенные третий элемент задержки, седьмой элемент И, девятый элемент ИЛИ и четвертый элемент задержки, выход которого является вторым выходом блока управления, последовательно соединенные элемент НЕ, вход которого подключен к первому входу седьмого элемента ИЛ И и является вторым входом блока управления, и восьмой элемент И, выход которого подключен к второму входу девятого элемента ИЛИ, и второй дифференцирующий блок, выход которого соединен с вторым входом восьмого элемента И и первым входом восьмого элемента ИЛИ, выход элемента запрета подключен к четвертому входу формирователя кода адреса и первым входам первого и второго дешифраторов, вторые входы которых соединены с соответствующими перывми входами формирователя кода адреса, второй выход кото- рого подключен к второму входу формирователя цикла печати, второй выход формирователя цикла печати соединен с вторым входом формирователя импульсов коммутации продвижения каретки, второй аыход которого подключен к первому входу формирователя сигнала положения каретки, к третьему входу формирователя цикла печати и пятому входу формирователя кода адреса, третий выход формирователя цикла печати соединен с вторым входом второго элемента ИЛИ и первым входом второго триггера, первый выход которого подключен к вторым входам элемента запрета и второго и четвертого элементов И, а второй его выход соединен с третьим входом восьмого элемента И, выход первого дифферен- 5 цирующего элемента подключен к третьему входу первого элемента И, к входу третьего элемента задержки и первым входам третьего и шестого элементов И, первый и второй выходы первого дешифратора соединены с

0 вторыми входами соответственно третьего и шестого элементов И, выход второго элемента ИЛИ-НЕ является четвертым выходом блока управления, второй выход первого триггера подключен к четвертому

5 входу формирователя цикла печати и второму входу пятого элемента И, выход которого соединен с входом второго дифференцирующего элеменга и втором вх ОДО м седьмого элемента И, первый выход третьего тригге0 ра соединен с третьим входом формирователя импульсов коммутации продвижения каретки, а второй его выход подключен к третьему входу элемента И, второй выход формирователя сигнала положения каретки

5 соединен с четвертым входом формирователя импульсов коммутации продвижения каретки, пятый вход которого соединен с первым входом формирователя импульсов коммутации перевода строки и является так0 товым входом блока управления, а его первый выход подключен к второму входу формирователя сигнала положения каретки, третий вход которого соединен с вторыми входами формирователя сигнала конца

5 перевода строки и седьмого и восьмого элементов ИЛИ и является установочным входом блока управления, а его четвертый вход подключен к вторым входам второго триггера и третьего элемента ИЛИ и являетгя пер0 вым входом блока управления, второй выход четвертого триггера соединен с вторым входом формирователя импульсов коммутации перевода строки, первый выход формирователя сигнала положения каретки

5 подключен к входу первого элемента задержки, выход формирователя сигнала-конца , перевода строки соединен с вторым входом шестого элемента ИЛИ, выход формирователя импульсов коммутации перевода стро0 ки является третьим управляющим выходом блока управления, а первые выходы первого и третьего триггеров и второй выход четвертого триггера являются перывми выходами блока управления.

5 3. Устройство по пп, 1 и 2, отличающее с я тем, что блок контроля содержит последовательно соединенные пороговый элемент, входы которого являются первыми входами блока контроля, первый элемент ИЛИ, первый триггер и первый дифференцирующий элемент, выход которого является вторым выходом блока контроля, первый время задающий элемент, выход которого подключен к второму входу первого триггера, а первый его вход является четвертым входом блока контроля, второй триггер, первый вход и первый и второй выходы которого являютсясоответственнотретьим входом, первым и третьим выходами блока контроля, а первый вход второго триггера соединен с вторым входом первого элемента ИЛИ, последовательно соединенные второй элемент ИЛИ, первый и второй входы которого являются соответственно первым и вторым управляющими входами блока контроля, второй дифференцирующий элемент, первый элемент И-НЕ, второй элемент И- НЕ, второй времязадающий элемент, выход которого подключен к второму входу второго триггера, а второй его вход соединен с первым входом первого времязадающего элемента, последовательно соединенные первый элемент И, первый вход которого является третьим управляющим входом блока контроля, и элемент ИЛ И-НЕ, выход

которого подключен к второму входу первого элемента И-НЕ, второй элемент И, первый вход которого является вторым входом блока контроля, а выход соединен с вторым входом элемента ИЛИ-НЕ, последовательно соединенные третий элемент НЕ, третий элемент И и четвертый элемент ИЛИ, выход которого подключен к второму входу второго элемента И-НЕ, и второй элемент НЕ, выход которого соединен с вторым входом первого элемента И, выход порогового элемента подключен к второму входу первого времязадающего элемента, первый вход третьего элемента ИЛИ соединен с первым входом первого элемента И, а его выход подключен к второму входу четвертого элемента ИЛИ, второй вход третьего элемента ИЛИ соединен с первым входом второго элемента И, вход второго элемента НЕ подключен к второму входу второго элемента И, второй вход третьего элемента И является шестым входом блока контроля, а третьи входы третьего элемента ИЛИ, третьего элемента И и вход второго элемента НЕ являются пятыми входами блока контроля.

иг. г

2

,

.rt

«&.

Фид. i

а 6 ё г

д

Ж

и

К

м с

т

У

а1 ф х Ц

ч,

щ

э ю

Фиг. 5

Документы, цитированные в отчете о поиске Патент 1992 года SU1783633A1

Капельная масленка с постоянным уровнем масла 0
  • Каретников В.В.
SU80A1
Техническое описание
Аппарат для очищения воды при помощи химических реактивов 1917
  • Гордон И.Д.
SU2A1

SU 1 783 633 A1

Авторы

Твердов Борис Иванович

Гольдарбитурер Андрей Наумович

Юхневич Николай Павлович

Седова Галина Михайловна

Даты

1992-12-23Публикация

1989-08-10Подача