Предлагаемый распределитель предназначен для поочередного распределения импульсов по отдельным электрическим каналам. Он может быть применен в системах телемеханики с временным управлением, в устройствах централизованного контроля и сигнализации.
Известны аналогичные по назначению устройства на тиристорах, содержащие формирующие ячейки для управления тиристорами и запоминающую ячейку на конденсаторе. Формирование импульса тока управления тиристоров осуществляется феррит-транзисторной ячейкой лри разряде запоминаюи его конденсатора.
В известном распределителе не исключается ложное включение нескольких тиристоров при кратковременном понижении питающего напряжения. Например, под действием импульсной помехи и при одном открытом тиристоре произойдет частичный разряд запоминающего конденсатора, который может привести к блокинг-процессу феррит-транзисторной ячейки и, следовательно, к открытию последующего тиристора. При возникновении в цепи серии импульсных помех могут быть включены все тиристоры распределителя.
денсатора, так как длительность продвигающего импульса, время выключения тиристора и длительность импульса напряжения на базовой обмотке феррит-транзисторной ячейки при разряде запоминающего конденсатора должны быть жестко связаны между собой следующим неравенством: Тимп..сдв вык.тир. Прн уменьшении длительности импульса напряжения на базовой обмотке феррит-транзисторной формирующей ячейки, например, из-за уменьщения постоянной времени разряда запоминающего конденсатора или индуктивности трансформатора ячейки, последующий тиристор может не включиться.
Форма напряжения на нагрузочном резнсторе известного распределителя искал ена. Это обусловлено заноминаннем состояния тиристора с помощью конденсатора, соеднненного с обмоткой трансформатора формирующей феррит-транзисторной ячейки. Кроме искажения переднего фронта положительного коммутируемого напряжения, на нагрузочном резисторе появляется отрицательная импульспая помеха в момент формирования феррпт-транзисторной ячейкн управляющего импульса.
Предполагаемый распределитель отличается от известного тем, что, с целью повыщения надежности, ячейка формирования вынолнена в виде последовательно соединенных динистора, диода и резистора, причем катод динисто3pa подключен к управляющему электроду тиристора, катод диода - к аноду динистора, резистор включен между анодами диода и тиристора, а обмотка записи элемента запоминания включена последовательно с резистор01М5 нагрузки. Схема описываемого распределителя и диаграммы его работы даны на чертеже, где нриняты следующие обозначения: 1 - обмотка считывания, 2 - выходная обмотка, 5 -об-Ю мотка записи, 4 - ограничительный резистор, 5 - разделительные диоды, 6 - диннстор, 7- тиристор, 8 - нагрузочный резистор, 9-трапзпстор гащеиия, 10 и 11 - ферритовые сердечНИКИ с прямоугольной петлей гистерезиса.15 Катоды всех тиристоров 7 соединены и подключены к транзистору гашення 9. Нагрузочные резисторы 8 включены в цепи анодов тиристоров 7 последовательно с обмоткой записи 3 ферритового сердечника 10 памяти20 с нрямоугольиой нетлей гистерезиса. Выходная обмотка сердечника 10 соедннена с. выходной обмоткой компенсациоииого сердечника 11 и иодключеиа через резистор 4 и разделительный диод 5 к формирующей ячейке.25 Последняя состоит из дннистора 6, диода 5 и ограничительного резистора 4 и включена между управляющим электродом тиристора 7 и нагрузочным резистором 8. Распределитель работает следующим обра-30 зом. Пусть феррнтовый сердечник 10 находится в состояиии намагниченности (-+-5,„) под действием тока открытого тиристора 7. При ноступлении нмпульса А гашения (см. чертеж)35 на транзистор 9 длительностью, превышающей время выключения тиристора, последний закрывается. После нрекращения имнульсов гащения транзистор 9 вновь оказывается открытым, а управляющие электроды тиристо-40 ров - под потенциалом источников питания. После поступления нмпульса Б сдвига на последовательно соединенные обмотки / считывания рабочих 10 и компенсационных // сердечников на выходной обмотке 2 появится45 сигнал считывания с амплитудой, превышающей разность между нанряжением переключения динистора 6 и напряжением питания (Lc t/nep- к), вызывая включение диннстора 6. При этом возникает импульс тока50 управления тиристора, проходящий по цепи: «нлюс источника нитания - нагрузочный резнстор 8 - обмотка 3 - ограничительный резнстор 4 - диод 5 - динистор 6 - управляющий переход тиристора 7 - транзистор гаше-55 ния 9 -«минус источника питания. Амплитуда его больще максимального тока управлеиня для применяемых типов тиристо4ров и в сотни раз больше тока с выходной обмотки 2 ферритового сердечника 10. После включения тиристора следуюш,ий сердечник 10 окажется в состоянии намагниченности (4-5). Процесс далее повторяется аналогично описанному выше. Ячейка из последовально соединенных дннистора, диода и резистора, включенная между унравляющим электродом тиристора и нагрузкой, обладает формирующими свойствами, нричем длительность формируемого нмпульса определяется временем включения тиристора, Запоминание состояния тиристора на ферритовых сердечниках позволяет сохранять информацию после выключения тиристора сколь угодно долго, чего нельзя получить в известном раснределителе. Так как тиристор управляется формирующей ячейкой, обладающей пороговыми свойствами и включаемой сигналом с феррнтовых сердечников, также обладающих нороговыми свойствами, то такое соединение значительно повыщает помехоустойчивость распределителя, Колебания и кратковременные понижения напряжения питания не приводят к ложному срабатыванию тиристоров. Так как обмотка записи включена последовательно с нагрузкой и включенне тиристора ироисходит после полного включения предыдущего тиристора, то на нагрузочном резнсторе форма сигналов не искажена и нет обратной реакции от счнтывания информации с сердечников, Таким образом, нредлагаемый раснределитель обладает повыщенной помехозащищенностью и не критичен к, разбросу параметров элементов схемы. Форма напряжения импульсов в нагрузке не искажена и близка к нрямоугольной. Кроме того, расиределитель имеет долговременную память, следовательно, может быть нолучена любая скважность имнульсов раснределителя. Предмет изобретения Распределитель на тиристорах, содержащий элементы запомпнання состояния и ячейки формирования тока управления тиристоров, отличающийся тем, что, с целью повыщения надежности, ячейка формирования выполнена в виде последовательно соединенных динистора, диода и резистора, причем катод динистора подключен к управляющему электроду тирнстора, катод диода - к аноду динистора, резистор включен между анодами диода и тиристора, а обмотка записи элемента запоминания включена последовательно с резистором нагрузки.
JLJUJl
название | год | авторы | номер документа |
---|---|---|---|
КОЛЬЦЕВОЙ СЧЕТЧИК | 1969 |
|
SU236873A1 |
СОХРАНЯЮЩИЙ ИНФОРМАЦИЮ ПРИ ПЕРЕРЫВАХПИТАНИЯ | 1969 |
|
SU238237A1 |
Распределитель импульсов | 1977 |
|
SU739743A1 |
Глубинный виброуплотнитель | 1976 |
|
SU616137A1 |
УСТРОЙСТВО ПРОБЫ НА ЗАНЯТОСТЬ СОЕДИНИТЕЛБНЫХ ПУТЕЙ | 1972 |
|
SU327629A1 |
РЕВЕРСИВНЫЙ КОЛЬЦЕВОЙ СЧЕТЧИК | 1968 |
|
SU219626A1 |
ПЕРЕКЛЮЧАТЕЛЬ ИМПУЛЬСОВ | 1973 |
|
SU362483A1 |
Мультивибратор | 1978 |
|
SU721897A1 |
ДВУХТАКТНЫЙ ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ | 1973 |
|
SU394929A1 |
ГЕНЕРАТОР ПРЯМОУГОЛЬНЫХ ИМПУЛЬСОВ ТОКА | 1971 |
|
SU428533A1 |
Даты
1970-01-01—Публикация