Распределитель импульсов Советский патент 1980 года по МПК H03K17/62 

Описание патента на изобретение SU739743A1

. ,,. {

Распределитель импульсов на тиристорах относитря к переключающим устройствам автоматики и телемеханики и может бытьиспользован для поочередйого распределения импульсов любой скважности по отдельнымэлектрическим шинам в устройствах, работающих в усло ВИЯХ повышенных колебаний напряжений питания и температурь окружающей среды, в частности в программных устройствах автоматических гидрометеоропогическах станций,Известен распределитель импульсов на тиристорах, предназначенный для поочередного распределения импульсов по от- j депьнь1м электрическим шинам. Распределитель содержит ячейки запоминайия на ферритовых сердечниках и транзисторы, включенные в а.иодные цепи тиристоров 1.20

Такой распределитель обладает низкими функциональными возможностями.

Известен также распределитель импульсов 2j, содержащий п каскадов, каждый

КЗ koTOpibix состоит из ячейки запоминания на ферритовом сердечнике с прямоугольной петлей гистерезиса с обмотками установки, записи, считывания и выходной, тиристора и диодов, и общий транзистор импульсного питания, причем обмотки установки.ячеек запоминания соединейы последовательно согласно, кроме обмотки первого каскада, которая включена встреЧно, обмотки считыва1 ия ячеек запоминания соединены последовательно согласно, конец выходной обмотки ячейки запоминания каждого каскада соединен с койЛекторбУ тр&йзистора импульсного питания, а начало выходной обмотки через резистор соединено с управляющим элект юдом тиристора, катод тиристора каждого каскада соединён с коллектором транзистора импульсного питания, а лнод соединен с нагрузочным резистором, другой конец которого подключен к положительной шине питания, эмиттер транзтютора импульсного питания подключен к отрицательной шине питания, а база - к шине управления Недостаток такого распределителя низкая надежность работы. Цель изобретения-повышение надежнос ти работы распределителя. Поставленная цель достигается тем, что в распределитель, содержащий И каскадов, каждый из которых состоит из ячейки запоминания на ферритовом сердечнике с прямоугольной петлей гистерезиса с обмотками установки, записи, считывания и выходной, тиристора и диодов, и общий транзистор импульсного питания, причем обмотки установки ячеек запоминания соединены последовательно согласно, кроме обмотки первого каскада которая включена встречно, обмотки считывания ячеек запоминания соединены последовательно согласно, конец выходной обмотки ячейки запоминания каждого каскада соединен с коллектором транзистора импульсного питания, а начало выходной обмотки через резистор соединено с управляющим электродом тиристора, катод тиристора каждого каскада соединен с коллектором транзистора импульс ного питания, а анод соединён б нагрузоч ным резистором, другой конец которого подключей к положительной шине питания, эмиттер транзистора импульсного питания подключен к отрицательной шине питания, а база к шине управления, введен стабилитрон, дополнительный резистор и конде)ясатор, причем начало выходной обмотки ячейки запоминания каждого каскада через первый диод подключено к катоду стабилитрона, анод которого соединен с коллектором транзистора импульсного питания, база транзистора через дополнительный резистор подключена к шине управления, а через конденсатор - к отрицательной шине питания, начало обмотки ячейки Запоминания каждого каскада, соединено с анодом тиристора пр едьщуще го каскада, а конец обмотки записи чере второй диод подключен к шине записи. На фиг. 1 представлена принципиальная схема распределителя импульсов, на фиг. 2 - временная диаграмма его рабоTibi. . Распределитель содержит И каскадов каждый из-которых состоит из ячейки 1 запоминания на ферритовом сердечнике с обмотками установки 2, считывания 3, записи 4 и выходной 5, тиристора 6, диодов 7-9 и резисторов 1О и 11, а также стабилитрона 12, транзистор 13 импульсного питания, резистор 14, конденсатор 15, шины записи 16, установки 17, считывания 18 и управления 19. Катоды всех тиристоров 6 соединены и подключены к коллектору транзистора 13 импульсного питания. Аноды тиристоров б через резисторы 10 подключены к положительной шине . Обмотка записи 4 одним концом подключена к аноду тиристора 6, а другим концом через диод 7 Кашине записи 16, Выходная обмотка 5 одним концом подключена к аноду стабилитрона 12 и коллектору транзистора импульсного питания 13, а дру гим концом через дкод 8 к катоду ста- билитрона 12 и через резистор 11 к управляющему электроду тиристора 6, Обмотки установки 2. соединены последовательно, согласно, кроме первой, которая включена встречно. Обмотки считывания 3 включены последовательно согласно- База транзистора 13 импульсного питания через резистор 14 подключена к шине управления 19, а через конденсатор 15 - к отрицательной шине питания, Распределитель работает следующим образом. При поступлении импульса на щину установки 17 (фиг, 2 а) ферритовый сердечник 1 первого каскада уста наел ивается в состояние намагниченности +B, остальные в состояние -В. При поступлении импульсов на шину считьшания 18 (фиг. 2 в) ферритовый сердечник 1 первого каскада, находящийся в состоянии +В, начинает перемегничиваться в состояние -В и на выходной обмотке 5 появляется импульс напряжения (фиг. 2 е), амплитуда которого опр деляется напряжением стабилизации ста- билитрона 12, при этом возникает им- пульс тока управления тиристором 6, проХ:ОДящйй через, резистор 11 и управляющий переход тиристора. . ;.„ Одновременно с импульсом считывания в шину управления 19 подается управляющий импульс ( ) Транзистор 13 открьшается, на катоды тиристоров подается импульс питания (фиг, 2 f ), что вызьшает включение тиристора первого каскада, при этом на резисторе 10 возникает импульс напряжения. Время включенного состояния тиристора определяется временем действия импульсного дитания. Во время действия импульса питания подается импульс на щину записи 16 (фиг. 2с ), через обмотку записи 4 : ячейки запоминания следующего каскада потечет ток по цепи: тиристор 6, обмотка записи 4, диод 7, шина записи 16; сердечник следующего каскада окажется в состоянии намагниченности t В. По окончании управляющего импульса тиристор выключается. Процесс далее повторяется аналогично описанному выше. Нормирование уровня напряжения на выходной обмотке 5 с помошью стабилитрона 12 обеспечивает постоянство скорости перемагничивания ферритового сер дечника 1 из состояния 1-В в состояние -В, а, следовательно, постоянную амплитуду и длительность импульса напряжения на выходной обмотке, при этом обес печивается надежное управление тиристо ром. В случае, когда сердечник1 находить ся в сос оянии -В, при подаче импульса на шину считывания 18 на выходной обмотке 5 появляется напряжение помехи положительной полярности и длительИсследование цепи временной задержки из резистора 14 и конденсатора 15 обеспечивает подачуимпульса питания (фиг. 2 -Р ) на катоды тиристоров с задержкой tj импульса относительно . ЛГ t «при этом помехи, причем действие помехи на тиристор исключаетс Формула изобретения Распределитель импульсов, содержащий h каскадов, каждый из которых состоит из ячейки запоминания на фер- ритовом сердечнике с прямоугольной петлей гистерезиса с обмотками установки, записи, считывания и выходной, тиристора и диодов, и общий транзистор импульсного питания, причем обмотки установки ячеек запоминания соединены последовательно согласно, кроме обмотки первЪго каскада, которая включена встречно, обмотки считьшания ячеек запоминания соединены последовательно согласно, конец выходной обмотки ячейки запоминания каждого каскада соединен с коллектором транзистора импульсного питания, а начало выходной обмотки через резистор соединено .с управляющим электродом тйристор а, катод тиристора каждого каскада соединен с коллектором транзистора импульсногчэ питания, ef анод соединен с нагрузочным резистором, другой конец которого подключен к положительной шине питания, эмиттер транзистора импульсного питания подключен к отрицательной шине питания, а база - к шине управления, отличающийся тем, что, с целью повыщения надежности работы распределителя, введен стабилитрок, дополнительный резистор и конденсатор, причем начало выходной обмотки ячейки запоминания каждого каскада через пер- вьй диод подключено к катоду стабилитрона, анод которого соединен с коллектором транзистора импульсного питания, база транзистора через дополнительный резистор подключена к шине управления, а через конденсатор - к отрицательной шине питания, начало обмотки записи ячейки запоминания каждого каскада соединено с анодом тиристора предыдущего каскада, а конец обмотки записи через второй диод подключен к шине записи. Источники информации, принятые во внимание при экспертизе 1.Авторское свидетельство СССР Н, 303731, кл. Н 03 К 23/02, 1969. 2.Авторское свидетельство СССР № 275122, кл. Н 03 е 5/13, 1969 (tlpOTOTHn).

5

Похожие патенты SU739743A1

название год авторы номер документа
РАСПРЕДЕЛИТЕЛЬ НА ТИРИСТОРАХ 1970
SU275122A1
СЕЛЕКТОР ИМПУЛЬСОВ ПРОИЗВОЛЬНОЙ ФОРМЫ В КОРОТКИЕ ПРЯМОУГОЛЬНЫЕ 2015
  • Кротов Владимир Михайлович
RU2666459C1
Распределительное устройство 1982
  • Елисеев Михаил Станиславович
  • Ехин Михаил Николаевич
  • Попов Юрий Алексеевич
SU1083233A1
РЕВЕРСИВНЫЙ КОЛЬЦЕВОЙ СЧЕТЧИК 1968
  • Я. Л. Красик, Н. Н. Кулаков, Л. И. Раппопорт В. И. Шапошник
SU219626A1
Однотактный распределитель 1976
  • Слуцкий Эдуард Григорьевич
SU598250A1
СЧЕТНОЕ УСТРОЙСТВО, СОХРАНЯЮЩЕЕ ИНФОРМАЦИЮ ПРИ ПЕРЕРЫВАХ ПИТАНИЯ 1969
SU250998A1
ТАЙМЕР С КОНТРОЛЕМ 1990
  • Дикарев И.И.
  • Шишкин Г.И.
RU2037872C1
КОММУТАТОР ДЛЯ УПРАВЛЕНИЯ ШАГОВЫМ ДВИГАТЕЛЕМ 1970
SU259986A1
ОДНОТАКТНЫЙ ДВОИЧНЫЙ СЧЕТЧИК 1992
  • Ехин М.Н.
RU2068618C1
КОЛЬЦЕВОЙ СЧЕТЧИК 1969
SU236873A1

Иллюстрации к изобретению SU 739 743 A1

Реферат патента 1980 года Распределитель импульсов

Формула изобретения SU 739 743 A1

.

b./

SU 739 743 A1

Авторы

Гольдман Вячеслав Михайлович

Доктор Александр Иосифович

Златин Арон Львович

Даты

1980-06-05Публикация

1977-07-01Подача