Изобретение относится к цифровой электроизмерительной и вычислительной технике.
Известно устройство для умножения двух последовательностей импульсов, содержащее вычитаюпдий и суммируюпдий счетчики с вентилями переноса, вентили, триггеры, схемы «ИЛРГ, схему несовпадения и источники управляющих импульсов.
Иедостатком известного устройства является его ограниченные функциональные возможности, так как в нем осуществляется умножение двух импульсных последовательностей, следующих с одинаковой частотой без временного запаздывания или с постоянным временным запаздыванием.
Целью изобретения является расширение функциональных возможностей устройства. Данное устройство позволяет перемножать две последовательпости импульсов, когда пакеты импульсов следуют с временным сдвигом, заранее неизвестным, а также с различной частотой.
Для достижения этой цели в устройстве оба входа через соответствующие вентили подключены к схеме «ИЛИ, выход которой соединен со входом вычитающего счетчика, причем вентиль, соединенный с первым входом устройства, подключен к выходу первого триггера, входы которого соединены с источником управляющих сигналов, а вентиль, соединенный со
вторым входом устройства, подключен к выходу второго триггера, другой выход которого соединен со схемой несовпадения и с вентилем, через который второй вход устройства соединен со входом суммирующего счетчика; выход третьего триггера подключен к вентилю, через который выход первого триггера соединен со входом второго триггера, к вентилю, через который второй вход устройства соединен со входом суммирующего счетчика, и ко второму входу второго триггера, другой выход третьего триггера через схему несовпадения соединен со входом четвертого триггера, один выход которого подключен к вентилю, через
который вентили переноса соединены со входом второй схемы «ИЛИ, а другой выход - с вентилем, через который вентили переноса соединены со входами триггера, выход которого подключен к другому входу второй схемы «ИЛИ, входы третьего триггера соединены со вторым источником управляющих импульсов.
На чертеже приведена блок-схема устройства, в которое входят вычитающий и суммирующий счетчики 1 и 2 соответственно, вентили 3 переноса, выходы которых объединены собирательной шииой, и автоматический блок управления 4, состоящий из триггеров 5-9, вентилей W-15, схем «ИЛИ 16, 17 и схемы значены входы 19 и 20, на которые подаются умножаемые пакеты импульсов, счетные входы 21 и 22 триггеров 5 и 7 соответственно, соединенные с источником управляющих импульсов, соответствующих началу и концу каждого пакета импульсов, и выход множительного устройства 23. В исходном состоянии вычитающий и суммирующий счетчики 7 и 2 находятся в нулевых состояниях, вентили 10 и 11 закрыты потенциалами триггеров 5 и 5 соответственно, вентиль 12 закрыт потенциалом триггера 7, вентиль 14 закрыт потенциалом триггера 8, вентиль 15 - открыт. Рассмотрим работу устройства в случае, когда перемножаемые пакеты импульсов С и D поступают на множительное устройство одновременно. Управляющие импульсы Fj и V поступают на триггеры управления 5 и 7, которые опрокидываются и открывают вентили 10 и 12 соответственно. Кроме того, выходным сигналом триггера 7 открывается вентиль 13 и подтверждается исходное состояние триггера 6. Импульсы пакета С поступают на счетчик / через вентиль 10 и схему «ИЛИ 16, а импульсы пакета D - на счетчик 2 через вентиль 12. Количество импульсов, пропорциональное произведению импульсов пакетов С и D, поступает с вентилей 3 переноса на собирательную шину и дальше через вентиль 15 и схему «ИЛИ 77 на выход 25 устройства. При одновременном поступлении управляющих импульсов V-i и Vz триггеры 5и7 возвращаются в исходное состояние. При этом закрываются вентили 10, 12, 13; триггер 8 остается в исходном состоянии, поскольку импульс на выходе схемы несовпадения 18 не появляется. За время одного цикла работы устройства на его выход 23 поступит количество импульсов Л/, определяемое отношением: Когда пакеты импульсов начинают поступать на множительное устройство в один момент времени, а их поступление прекращается в разные моменты времени (поступление пакета D прекращается раньше пакета С), устройство работает аналогично рассмотренному выше случаю до момента поступления управляющего импульса Fa- Импульсом V триггер 7 возвращается в исходное состояние, закрывая вентили 12 и 3 и опрокидывая через схему несовпадения 18 триггер 8, который, в свою очередь, закрывает вентиль 14. К этому моменту времени на выход 23 множительного устройства поступит количество импульсов согласно выражению В промежутке между импульсами Vz и Vi на собирательную шину поступит количество импульсов, определяемое соотношением Чтобы сохранить одинаковую дискретность выходных импульсов устройства, пакет импульсов N делится пополам, для чего он пропускается через триггер 8. Тогда общее количество импульсов на выходе 23 устройства будет ЛА- л; J- - D() C-D -N -1г - 2.2 Импульсом Vi вторично опрокидывается триггер 5, и схема возвращается в исходное состояние. В случае когда поступление пакета С прекращается раньше поступления пакета D, устройство работает аналогично первому описанному случаю до поступления управляющего импульса У. С приходом импульса Vi триггер 5 возвращается в исходное состояние, закрывая вентиль 10 и опрокидывая через открытый вентиль 13 триггер 6. Триггер 6 открывает вентиль 11 и закрывает вентиль 12 и через схему несовпадения 18 опрокидывает триггер 3, который, в свою очередь, открывает вентиль 14 и закрывает вентиль /5.Л1ри поступлении управляющего икпульса Vz триггер 7 возвращается в исходное состояние, возвращая в исходное состояние также триггеры 6, 8, а следовательно, и блок управления оказывается в исходном состоянии. В этом случае на выход множительного устройства поступит количество импульсов, определяемое выражением (4). Устройство работает аналогично вышеописанному при многократном поступлении пакетов импульсов, соответствующих любому сочетанию описаннь1х случаев. Но каждым импульсом FI и Fa устройство должно возвращаться в исходное состояние. Предмет изобретения Устройство для умножения двух последовательностей импульсов, содержащее вычитающий и суммирующий счетчики с вентилями переноса, вентили, триггеры, схемы «ИЛИ, схему несовпадения и источники управляющих импульсов, отличающееся тем, что, с целью расширения функциональных возможностей, в нем оба входа через вентили подключены к схеме «ИЛИ, выход которой соединен со входом вычитающего счетчика, причем вентиль, соединенный с первым входом устройства, подключен к выходу первого триггера, входы которого соединены с источником управляющих сигналов, а вентиль, соединенный со вторым входом устройства, подключен i
ЁЫходу второго триггера, другой выход которого соединен со схемой несовпадения и с вентилем, через который второй вход устройства соединен со входом суммирующего счетчика, выход третьего триггера подключен к вентилю, через который выход первого триггера соединен со входом второго триггера, к вентилю, через который второй вход устройства соединен со входом суммирующего счетчика, и ко второму входу второго триггера, другой выход третьего триггера через схему несовпадения соединен со входом четвертого триггера, один выход которого подключен к вентилю, через который вентили переноса соединены со входом второй схемы «ИЛИ, а другой выход - с вентилем, через который вентили переноса соединены со входами триггера, выход которого подключен к другому входу второй схемы «ИЛИ, входы третьего триггера соединены со вторым источником управляющих
импульсов.
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО для ЗАДАНИЯ ТОЧЕК КВАНТОВАНИЯ ПЕРИОДИЧЕСКИХ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ | 1972 |
|
SU331316A1 |
ЦИФРОВОЙ АНАЛИЗАТОР ЧАСТОТНЫХ ХАРАКТЕРИСТИК | 1969 |
|
SU238642A1 |
УСТРОЙСТВО для ВЫЧИСЛЕНИЯ СТЕПЕННЫХ ФУНКЦИЙ | 1972 |
|
SU336669A1 |
УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ АМПЛИТУДЫ И ПОСТОЯННОЙ СОСТАВЛЯЮЩЕЙ СИНУСОИДАЛЬНЫХНАПРЯЖЕНИЙ | 1969 |
|
SU242507A1 |
ЦИФРОВОЙ ИНФРАНИЗКОЧАСТОТКЫЙ ФАЗОМЕТР- ЧАСТОТОМЕР | 1966 |
|
SU189485A1 |
Цифровой измеритель коэффициента нелинейных искажений | 1972 |
|
SU445919A1 |
Частотно-импульсное множительное устройство | 1972 |
|
SU441574A1 |
УСТРОЙСТВО ФУНКЦИОНАЛЬНОЙ ВРЕМЕННОЙ ЗАДЕРЖКИ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ | 1971 |
|
SU310268A1 |
КВАНТОВАТЕЛЬ ПЕРИОДА | 1972 |
|
SU421119A1 |
ПРЕОБРАЗОВАТЕЛЬ ФАЗА-ЧАСТОТА | 1972 |
|
SU420113A1 |
Авторы
Даты
1970-01-01—Публикация