Изобретение может етрименяться в устройствах автоматики и вычислительной техники.
Известный магнитный дешифратор, содержащий элементы пам-яти с неразрушаю-щим считыванием, конденсаторы и диоды, не обладает способностью запоминать входную информацию, имеет импульсный выход, содержит a KTHiBHbie элементы, обладает ниакой надежиостью, потребляет зна1чительную мощность.
В предлагаемом магнитном двщиф раторе для запоминания входной дешифрируемой информации, полумения потенциального выхода, упрощения устройства, повышения его надежности и уменьшения (потребляемой мощности каждому разряду дешифрируемого кода соответствует группа элементов памяти с неразрушающим считыванием, например трансфор маторов, и,мею,щи1 обможи установки в «О и «1, считывания и выходные, причем ста:ршему разряду дешифрируемого кода соответствует группа из пары (нечетного и четного) элементов и при переходе к каждому последующему младшему разряду число пар элементов в разрядных груштах увеличивается вдвое.
Обмотки установки в «1 всех нечетных трансфлю1ксоров каждой группы соединены последовательно согласно и подключены
к нулевому входу соответствующего разряда, обмоти установки в «1 всех четных трансфлюксоров каждой группы соединены последовательно согласно и подключены к единичному входу соответствующего разряда, вторые концы этих обмоток четных и нечетных трансфлюксоров всех разрядных групп через разделительные диоды подсоединены к входу занесения входного 1кода; выходные обмотки каждого трансфлюксора данной разрядной группы нагружены последовательно соединенными конденсатором и диодом, общая точка которых подключена к последовательно и согласно соединенным обмоткам
установки в «О соответствующей пары трансфлю1ксоров следующей младшей разрядной группы, а общие точки конденсаторов и дмодов выходных обмоток трансфлюксоров самой младшей разрядной группы подключены
к выходам дешифратора; вторые же концы соединенных попарно обмоток установки в «О трансфлюксоров жаждой разрядной группы через разделительные диоды подсоединены ко входам чтення инфор.мадии каждои разрядной группы; обмотки считывания всех трансфлюксоров соединены последовательно и под|Ключены ко входу генератора считывания; обмотки установки в «О трансфлю«соров старшей разрядной группы соединены последовательно согласно и подключены ко (ВХОДУ установки дешифратора в нуль.
На чертеже приведена принци/пиальная электрическая схема дешифратора двухразрядного кода. Дешиф-ратор Собран на двухотверстных трансфлюксорах TI-Т& с обмоткачМИ разблокирово 41ными Wi {установка в «1) и блакиравочными (установка в «О), выходными и считывания W, причем траиофлюксоры TI и Т образуют старшую разрядную труппу дешифратора, в которых записывается состояние старшего разряда двоичного кода, а трансфлюксоры Гз-Т - младшую разрядную группу дешифратора, в которую записывается состояние .младшего разряда двоичного кода.
Запись входной информации (двоичный код) в трансфлю1К1СОры производится положительным импульсом, подаваемым на вход «Запись, причем нечетные трансфлюксоры каждой группы разблокируются при «нулевом, а четные тра/нсфлюксоры каждой ступени - (При «единичном состоянии соответствующего разряда входного даоинного кода.
Считывание информации с каждого трансфлюксора производится (Непрерывно подачей на вход Г знакопеременного сигнала считывания, жоторый проходит последовательно по считываю.щим обмоткам Wy всех трансфлюксоров дешифратора. С выходной обмотки W каждого транофлюксора Г;, находяшегося в состоянии «1, снимается напряжение на заряд накопительного конденсатора данного тран1сфлюксора. Бремя заряда этого конденсатора лри выбранных элементах схемы определяется мош|ностью счйтьшаюших и,мпульсов и частотой их следования. Конденсатор С,- заряжается до амплитудного значения импульсов выходной обмотки трансфлюксора, благодаря чему на на.копительном конденсаторе каждого транофлюксора Т{, находящегося в состоянии «1, имеется постоянный потевц-иал.
Расшифровка записанной в траисфлюксорах ин1форма Ц1ИИ производится падачей отрицательного импульса на вход «Чтение. Та.к .как состояние старшего разряда входного двоичного кода переписалось в трансфлюксоры , то одна из емкостей Ci (€2) заряжена. Накопительные емкости Cj и Cj связаны со входом «Чтение через блокировочные обмотки Wz транофлю ксоров Гз-Т и TS-Те соответственно.
Указанный отрицательный импульс с входа «Чтение поступает на заряд конденсатора С (Cz) заблокированного трансфлюксора TI (TZ) через блокировочные 0|бмот,ки Wz одной ,из двух пар трансфлюксоров Гз-Т илп Гй-Гб и устанавливает эту пару трансфлюксоров в нулевое состояние. Ввиду того, что в оставшейся паре трансфлюксорав Гз- Т или Гд--Гб только один из них был в состоянии «1, только на одном из четырех выходов, соответствующем входному двоичному коду, остается отрицательный потенциал.
Для выдачи распределительного кода во
внешние цепи используется энергия, накопленная в |Конденсаторах. Так как частота считывающего сипнала выбирается больше частоты импульсов обращения к дещифратору, то мощность считывающего генератора может быть (Малой.
Для установки трансфлюксоров дешифратора в исходное (блокированное) состояние подаются последовательно отрицательный импульс на вход установки в «О, который блокирует трансфлюжоры TI-TZ старшей группы иещи|фратора и отрицательный импульс на вход «Чтение, который блокирует трансфлю.юсоры Гз-Т (зарядным емкости
С) и Гз-Гб (зарядным током емкости Cz) младшей группы дешифратора.
При трех разрядах входного двоичного кода число траиофлю:ксоров в младщей разрядной группе дешифратора будет «8, при
четырех разрядах входного двоичного кода- «16 и т. д. В общем случае число трансфлюксоров в младщей группе дещифратора № 1 в зависимости от числа разрядов -двоичного кода п выражается формулой
- 2.
Суммарное число трансфлюксоров всего дешифратора в зависимости от числа разря30 дов двоичного кода выражается формулой
:2(2« -1).
/V,
Расщифровка входной информации п-разрядного «ода производится поочередным чтением тран1сфлю1К соров разрядных дещифрато ра, начиная с транС1флюксоров группы (п-1)-ого разряда и ковчая трансфлю.ксорами младшей группы дешифратора, путем
подачи отрицательных импульсов на входы «Чтение соответствующих групп дешифратора.
Установка трансфлюксоров дещифратора «-разрядного двоичного кода в исходное (блокирова(нное) состояние производится, аналогично дещифратору двухразрядного двоичного кода, блокиров1кой травафлюксоров старшей группы дещифратора (подачей отрицательного импульса на вход установки в «О)
и последующим поочередным чтением трансфлюксоров остальных последующих младших групп дешифратора, кончая трансфлюксорами младщей группы дешифратора, путем подачи отрицательных импульсов на входы
«Чтение соответствующих групп дешифратора, как при расшифровке входной информации.
Предмет изобретения
Магнитный дешифратор, содержащий элементы памяти с неразрущающим считыванием, конденсаторы и диоды, отличающийся тем, что с целью расширения функциональных возл5ожно1стей дешифратора в нем старшему разряду дешифрируемого кода соответствует 1па:ра элементов па.мяти с неразрушающим считыванием, например, Т1рансфлю1 соров с обмотками установки в «О и «1, считывания и выходными, а в каждом последующем младшем разряде число пар элементов увеличивается в|двое, обмотки установки в «1 всех нечетных трансфлюксоров каждой группы соединены последовательно согласно и под1ключены к нулевому входу соответствующего разряда, обмотки установки в «1 всех четных трансфлюксоров каждой группы соединены последовательно согласно и подключены к единичному .входу соответствующего разряда, выходные обмотки каждого грансфлюксора данной разрядной группы натружены последовательно соединенными
конденсатором и диодом, общая точ1ка которых подключена к последовательно и согласно соединенным обмотка м установки в «О соответствующей пары тран сфлюксоров следующей младшей разрядной группы, а общие точки конденсаторов и диодов выходньгх обмоток трансфлюксоров самой младшей разрядной груопы подключены к выходам дешифратора, обмотки считывания всех трансфлюксоров соединены последовательно и подключены к генератору, а обмотки установки в «О трансфлюксоров старшей разрядной группы соединены последовательно согласно и подключены к входу устано1В1Ки дешифратора в «О.
название | год | авторы | номер документа |
---|---|---|---|
УНИВЕРСАЛЬНАЯ ЦИФРОВАЯ УПРАВЛЯЮЩАЯ МАШИНА | 1965 |
|
SU170218A1 |
Устройство дискретной обработкииНфОРМАции | 1979 |
|
SU805494A1 |
УСТРОЙСТВО КОДИРОВАНИЯ ЧИСЕЛ В КОДЕ ХЭММИНГАЬ-'СЕСОЮЗНДЯ|^ДШ1НО-Г?ХЩ»;?еКДЯ^ИЗЯНОТЕНА' | 1971 |
|
SU310389A1 |
Дешифратор | 1974 |
|
SU572922A1 |
Преобразователь кода грея в двоичный код и обратно | 1978 |
|
SU750733A1 |
УСТРОЙСТВО ДЛЯ КОДИРОВАНИЯ ЧИСЕЛ в ЦИКЛИЧЕСКОМКОДЕ | 1971 |
|
SU306460A1 |
СЧЕТЧИК ИМПУЛЬСОВ | 1970 |
|
SU268494A1 |
Пересчетное устройство | 1989 |
|
SU1667245A1 |
Преобразователь кода грея в двоичный код | 1977 |
|
SU661790A1 |
Устройство для управления тиристор-НыМ шиРОТНО-иМпульСНыМ пРЕОбРАзОВАТЕлЕМ | 1979 |
|
SU817976A1 |
Распределенный KoS баписо
Авторы
Даты
1973-01-01—Публикация