распределителя, причем между входом и выходом инвертора включен переключатель режимов, а к установочному входу индикатора подключен выход блока для выделения стартстопного перехода .
На чертеже приведена структурная электрическая схема устройства.
Устройство для контроля работы телеграфных передатчиков Содержит формирователь 1 входного сигнала, старт
10 стопный триггер 2, перзый элемент И 3, задающий генератор 4, делитель 5 частоты распределитель 6, дешифратор 7, индикатор 8, формирователь 9 сигналов исходное состояние ,
15 блок 10, предназначенный для выделения стартстопного перехода, дополнительный триггер 11, блок коммутации 12, инвертор 13, переключатель 14 режимов, триггеры 15 и элементы ин20дикации 16.
Устройство работает следующим образом.
В режиме проверки искажений (при этом с передатчика обеспечивают пооч ередную передачу комбинации 0101..
25 fOlO..) при поступлении стартстопного перехода комбинации с выхода формирователя 1 срабатывает стартстопный триггер 2. Одновременно сигнал с выхода блока 10 поступает через
30 формирователь 9 на вход делителя 5 и устанавливает его в положение, соответствующее набранной в формирователе 9 комбинации.
Сигнал с выхода стартстопного триг
35 гера 2 дает возможность импульсам задающего генератора 4 поступить через элемент И 3 на вход делителя 5. Так как делитель 5 предварительно
установлен в определенное положение, то его первый выходной сигнал относительно стартового перехода появится ранее времени, которое определяет длину элементарной посылки.
Сдвиг фазы первого .выходного сигнала делителя 5 относительно стартового перехода определяется положение в которое делитель 5 был установлен в момент стартового перехода. Последующие сигналы делителя 5 появляются через время, равное длине эл ементарной посылки, и предварительная установка делителя 5 не производится.
Однако все последующие выходные сигналы сдвинуты относительно границ элементарных посылок на величину, которая определяетсяпредварителной установкой делителя 5 в момент приема стартового перехода.
Благодаря этому сигнал , который последовательно появляется на параллельных выходах распределителя 6, также будет сдвинут относительно границ элементарных посьшок кодовой комбинации.
С поступлением комбинации 0101... дополнительный триггер II становит.ся в положение, при котором блок коммутации 12 обеспечивает коммутацию прямой комбинации 0101... на входы дешифратора 7, подключенные к выходам распределителя .6, соответствующим нeчeтны посылкам комбинаций, а инверсный - на входы дешифратора 7 подключенные к выходам распределителя 6, сооответствующим четным посылкам комбинаций. На вход дешифратора 7, подключенного к выходу Старт распределителя 6, в каждом цикле приема поступает прямая комбинация, а на вход дешифратора 7, подключенного к выходу Стоп распределителя 6 инверсная комбинация.
В случае, если искажения элементарных посылок не превышают величину посылки, на которую смещены выходные сигналы делителя 5 относительно идеальных (неискаженных) границ посылок, то совпадение сигналов с выхода распределителя бис выходов блока коммутации 12 будет отсутствовать, и триггеры 15 останутся в исходном состоянии, когда все элементы индикации 16 выключены.
В случае, если искажение превышает установленную величину, в момеНт действия на входе дешифратора 7 сигнала с выхода распределителя 6 и с выхода блока коммутации 12 поступает сигнал .
В результате этого на выходе дешифратора 7 появляется сигнал, с помощью которого триггер 15 включает элемент индикации 16, который сигнализирует о том, что искажение данной посылки превышает установленную величину. Установка индикатора 8 в исходное положение осуществляется выходными сигналами блока 10. .
С поступлением стартового перехода следующей комбинации.... (1010,...) под воздейс:;в.ием выходного сигнала блока 10 триггер 11 изменяет свое состояние. При этом блок коммутации 12 обеспечивает подачу прямой комбинации на входы дешифратора 7, соответствующие четным посылкам комбинации, а инверсной - на входы дешифратора 7, соответствующие нечетным посылкам комбинации.
Для оценки допустимости искажений установгленным нормам с помощью формирователя 9 производят установку фазы выходных сигналов делителя 5 сначала с одной стороны идеальных границ кодовых посылок, а затем с другой.
Устройство позволяет производить оценку величины дзэоблений посылки. Для этого смещают выходные сигналы длителя 5 от одного края посылки к пртивоположному и отмеча1ат момент появления искажений, затем продолжают смещать сигналы делителя 5 в том же
Авторы
Даты
1979-04-15—Публикация
1976-12-16—Подача