Синхроселектор Советский патент 1981 года по МПК H04N5/08 

Описание патента на изобретение SU886314A1

(54) СИНХРОСЕЛЕКТОР

Похожие патенты SU886314A1

название год авторы номер документа
Синхроселектор 1984
  • Басий Валерий Тимофеевич
  • Костырка Василий Степанович
  • Новинский Игорь Юрьевич
  • Сташкив Юрий Владимирович
  • Татарин Василий Ярославович
SU1220138A1
Устройство для контроля низкочастотных помех в сигнале изображения 1982
  • Боловинцев Юрий Михайлович
SU1078669A1
Амплитудный синхроселектор 1985
  • Басий Валерий Тимофеевич
  • Мельник Владимир Иванович
  • Сташкив Юрий Владимирович
  • Татарин Василий Ярославович
SU1354443A1
Синхроселектор 1985
  • Новинский Игорь Юрьевич
  • Татарин Василий Ярославович
SU1297257A1
Синхроселектор 1986
  • Басий Валерий Тимофеевич
  • Матвеев Александр Александрович
  • Керин Евгений Алексеевич
  • Кузина Петр Иванович
SU1401643A1
Синхроселектор 1984
  • Басий Валерий Тимофеевич
  • Татарин Василий Ярославович
  • Керин Евгений Алексеевич
  • Матвеев Александр Александрович
SU1197142A1
Синхроселектор 1986
  • Татарин Василий Ярославович
SU1385326A1
Устройство для измерения параметров радиотелевизионной передающей станции 1973
  • Кривошеев Марк Иосифович
  • Дворкович Виктор Павлович
  • Гельфанд Владимир Маркусович
  • Штейн Лидия Борисовна
  • Фадин Александр Васильевич
SU510811A1
Устройство для измерения отношения сигнала к флуктуационной помехе 1980
  • Дворкович Виктор Павлович
  • Чирсков Евгений Иванович
SU924917A1
Система для автоматического резервирования телевизионных линий связи и устройство допускового контроля 1981
  • Жеребцов Алексей Леонтьевич
  • Журавлев Анатолий Николаевич
SU1061291A1

Реферат патента 1981 года Синхроселектор

Формула изобретения SU 886 314 A1

1

Изобретение относится к средствам селекции синхроимпульсов из полного телевизионного сигнала.

Известен синхроселектор, содержащий входной конденсатор, соединенный вто|рым выводом с параллельно включенными ограничителем и ключевым блоком фиксирующий диод, резонансный контур и усилитель-ограничитель I.

Наиболее близким к предлагаемому является синхроселектор, содержащий входной конденсатор, первый вывод которого через предварительный селектор, дифференцирующий блок, формирователь и ключ подключен к первому входу порогового блока, а второй вывод подключен через буферный усилитель, пик-детектор, фильтр и делитель 5 напряжения ко второму входу порогового блока, а непосредственно - к первому его входу 2.

Недостатком известных синхроселекторов является нарущение выделения синхроим,пульсов при их малой величине.20

Цель изобретения - повышение устойчивости селекции синхроимпульсов при их малой величине- в защумленном сигнале.

Поставленная цель достигается тем, что в синхроселекторе, содержащем входной конденсатор, второй вывод которого подключен к последовательно .соединенным усилителю и пик-детектору, а также к первому входу порогового блока, дифференцирующий блок, делитель напряжения, выход которого подсоединен ко второму входу порогового блока, и, ключ, усилитель выполнен дифференциальным, неинвертирующий бход его заземлен, выход пик-детектора через резистор обратной связи соединен со вторым выводом входного конденсатора, который подключен также к первому входу ключа, выход которого соединен со входом делителя напряжения, а управляющий вход которого подключен к выходу дифференцирующего блока, вход которого соединен с выходом дифференциального усилителя.

При этом делитель напряжения выполнен на конденсаторе с параллельно подключенными к нему двумя последовательно соединенными резисторами, средняя точка подключения которых является выходом делителя. Предлагаемый селектор позволяет обеспечить выделение синхроимпульсов прр. их малой величине в ТВ сигнале и при наличии значительного уровня помех за счет фиксации уровня синхронизирующих импульсов ТВ сигнала методом компенсационного детектирования и изменения уровня ограничения в зависимости от размаха синхроимпульсов в ТВ сигнале. На фиг. 1 представлена структурная схема синхроселектора; на фиг. 2 - диаграммы, поясняющие его работу. Синхроселектор содержит на входе 1 конденсатор 2, второй вывод которого подключен к одному из входов дифференциального усилителя (ДУ) 3, второй вход которого заземлен. Выход ДУ подключен к упомянутому выводу конденсатора 2 через пиковый детектор (ПД) 4 и резистор 5. Кроме того, выход ДУ соединен через дифференцирующий блок (ДБ) б с управляющим входом ключа 7. Ключ 7 соединяет первый вход ДУ 3 с параллельно включенными вторым конденсатором 8 и резисторами 9 и 10 делителя И напряжения. Первый вход ДУ подключен также к первому входу порогового блока 12, на второй вход которого поступает напряжение с делителя напряжения. На выходе порогового блока 12 выделяются синхроимпульсы. Синхроселектор работает следующим образом. На вход 1 поступает полный ТВ сигнал (фиг. 2а). Этот сигнал подается через конденсатор 2 на инверсный вход ДУ 3, прямой вход которого заземлен. Инверсный вход ДУ соединен с его выходом через ПД и 4 и резистор 5. Схема, содержащая ДУ 3, ПД 4 и резистор 5, представляет собой компенсационный детектор. В начальный момент подачи ТВ сигнала на вход ДУ, обладающего больщим коэффициентом усиления, на его выходе выделяется усиленный и ограниченньш ТВ сигнал обратной полярности. При этом пиковый детектор заряжается и положительное напряжение обратной связи через резистор 5 поступает на вход ДУ. Указанное положительное напряжение будет изменять положение уровня синхроимпульсов ТВ сигнала (фиг. 2а) до тех пор, пока он не станет равным уровню нулевого потенциала, соответствующего потенциалу прямого входа ДУ. В этом случае на выходе ДУ 3 сигнал станет малым по величине и ПД 4 начнет разряжаться. Таким образом, в установивщемся режиме уровень синхроимпульсов на входе ДУ 3 будет соответствовать уровню нулевого потенциала. Точность этого соответствия определяется коэффициентом усиления ДУ и коэффициентом обратной связи. На выходе ДУ выделяются усиленные и ограниченные верщины синхроимпугьсов ТВ сигнала, которые подаются на ДБ 6. На выходе ДБ формируется двухполярный сигнал (фиг. 26). Импульсы отрицательной полярности этого сигнала несколько смещены относительно срезов синхроимпульсов ТВ сигнала за счет частотных свойств ДУ и соответствуют передаче задних площадок строчных гасящих импульсов. Эти импульсы обеспечивают замыкание ключа 7. Во время замыкания ключа конденсатор 8 заряжается до уровня гасящих импульсов и на-пряжение на нем оказывается равным размаху синхроимпульсов в ТВ сигнале. Выделенное постоянное напряжение делится пополам резисторами 9 и 10 и поступает на второй вход порогового блока 12, на другой вход которого подается ТВ сигнал, уровень синхроимпульсов которого соответствует нулевому потенциалу. Таким образом, пороговый блок 12 всегда обеспечивает ограничение ТВ сигнала на уровне половины размаха синхроимпульсов (фиг. 2а) и их выделение на выходе 13 (фиг. 20). Использование компенсационного детектирования для фиксации уровня синхроимпульсов ТВ сигнала позволяет обеспечить нормальное выделение синхроимпульсов при значительных низкочастотных помехах Изменение уровня ограничения в зависимости от размаха синхроимпульсов во входном ТВ сигнале обеспечивают высокую помехоустойчивость синхроселектора. Испытания -предлагаемого синхроселектора показывают, что он обеспечивает устойчивое выделение синхроимпульсов при уменьщении их размаха во входном ТВ сигнале до 10-20 мВ (при размахе ТВ сигнала до 2В), а также при наличии фоновой помехи размахом до 1 В и квазипиковом размахе флуктуационной помехи, равном размаху синхроимпульсов. Это позволяет использовать предлагаемый Синхроселектор в устройствах, в которых необходимо выделение синхроимпульсов при значительных изменениях ТВ сигнала. Формула изобретения 1. Синхроселектор, содержащий входной конденсатор, первый вывод которого предназначен для подачи полного телевизионного сигнала, а второй вывод подключен к последовательно соединенным усилителю и пикдетектору, а также к первому входу порогового блока, дифференцирующий блок, делитель напряжения, выход которого подключен ко второму входу порогового блока, и ключ, отличающийся тем, что, с целью повыщения устойчивости селекции синхроимпульсов при их малой величине в защумленном сигнале, усилитель выполнен дифференциальным, причем неинвертирующий вход его заземлен, выход пик-детектора через резистор обратной связи соединен со вторым выводом входного конденсатора, который подключен также к первому входу клю ча, выход которого соединен со входом делителя напряжения, а управляющий вход которого подключен к выходу дифференцирующего блока, вход которого соединен с выходом дифференциального усилителя.

2. Синхроселектор по п. 1, отличающийся тем, что делитель напряжения выполнен на конденсаторе с параллельно подключенными к нему двумя последовательно соединенными резист/Орами, средняя точка подключения которых является выходом делителя.

Источники информации, принятые во внимание при экспертизе

1.Авторское свидетельства СССР № 437246, кл. Н 04 N 5/08, 1971.2.Processing amplif. Ampex catalog number 168130.01. Схема амплитудного синхроселектора видеомагнитофона VR-2000 (прототип).

SU 886 314 A1

Авторы

Дворкович Виктор Павлович

Зверев Юрий Борисович

Фадин Александр Васильевич

Даты

1981-11-30Публикация

1980-03-03Подача