Изобретение относится к области радиотехники и связи и может быть использовано в качестве выходного каскада для усиления быстроизменяющихся аналоговых сигналов по мощности (буферного усилителя с опцией Rail-to-rail) в структуре аналоговых микросхем различного функционального назначения, например операционных усилителях с токовой обратной связью.
Одной из проблем построения современных микроэлектронных операционных усилителей (ОУ) с низковольтным питанием (1÷1,5 В) является создание инвертирующих двухтактных выходных каскадов (повторителей тока, токовых зеркал и т.д.), статический уровень напряжения на входах которых близок к нулю. Это позволяет обеспечить предельно возможный диапазон изменения входных синфазных сигналов ОУ Uc.max. В современной патентной литературе известно только несколько схемотехнических решений [1-4], удовлетворяющих данному требованию. Заявляемая схема относится именно к такому классу устройств.
Ближайшим прототипом (фиг.1) заявляемого устройства является выходной каскад (токовое зеркало), описанный в патенте US 5.357.188 (фиг.1), содержащий первый выходной транзистор 1, коллектор которого соединен с нагрузкой 2 выходного каскада, эмиттер через первый вспомогательный резистор 3 подключен к первой шине питания 4, а база связана с первым источником опорного тока 5 и через первый прямосмещенный p-n переход 6 подключена к первому входу 7 выходного каскада, причем между первым входом выходного каскада и первой шиной источника питания 4 включен второй вспомогательный резистор 8.
Статический уровень входного напряжения каскада фиг.1 (Uвх.0) равен падению напряжения на резисторе 8 от тока Iвх и может выбираться в диапазоне десятков-сотен милливольт. Это главное достоинство данного выходного каскада фиг.1, которое широко используется в операционных усилителях с низковольтным питанием [4].
Существенный недостаток известного устройства состоит в том, что оно имеет сравнительно большое время установления переходного процесса (tфр) при работе с быстроизменяющимися импульсными сигналами большой амплитуды, а также невысокие предельные значения максимальной скорости нарастания выходного напряжения (ϑвых). Это связано с тем, что при импульсном увеличении входного тока (iвх) происходит достаточно быстрое запирание p-n перехода транзистора 6. При этом эквивалентное сопротивление в цепи базы транзистора 1 резко возрастает и существенно увеличивается постоянная времени в цепи базы транзистора 1. Как следствие, эквивалентная емкость коллектор-база Скб транзистора 1 заряжается постоянным током источника 5, что вызывает достаточно медленные изменения тока в нагрузке Rн.
Основная цель предлагаемого изобретения состоит в повышении быстродействия выходного каскада - уменьшении в 2÷5 раз времени установления переходного процесса (tфр) для заданной зоны динамической ошибки (ε0=10%) и увеличении максимальной скорости нарастания выходного напряжения ϑвых.
Поставленная цель достигается тем, что в выходной каскад (ВК) фиг.1, содержащий первый выходной транзистор 1, коллектор которого соединен с нагрузкой 2 выходного каскада, эмиттер через первый вспомогательный резистор 3 подключен к первой шине питания 4, а база связана с первым источником опорного тока 5 и через первый прямосмещенный p-n переход транзистора 6 подключена к первому входу 7 выходного каскада, причем между первым входом выходного каскада и первой шиной источника питания 4 включен второй вспомогательный резистор 8, вводятся новые элементы и связи - первый дополнительный транзистор 9, база которого соединена с первым входом 7 выходного каскада, коллектор соединен с нагрузкой 2 выходного каскада, а эмиттер подключен к первой шине источника питания 4.
Схема заявляемого устройства в соответствии с п.1 формулы изобретения приведена на фиг.2.
На фиг.3 показан заявляемый ВК по п.2 формулы изобретения.
Схема фиг.4 представляет собой быстродействующий ОУ в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НПП "Пульсар". Он является полным аналогом СВЧ - операционного усилителя фирмы Texas Instruments THS 4303, который однако реализован на базе отечественной микронной технологии. Особенность схемы фиг.4 - применение в выходном каскаде заявляемого устройства фиг.2.
На фиг.5 показан переходный процесс в заявляемом (фиг.3, фиг.4) и известном (фиг.4, без элементов Q13, Q18) устройствах, что позволяет сравнить их параметры в одинаковом масштабе и одинаковых режимах измерения.
Выходной каскад фиг.2 содержит первый выходной транзистор 1, коллектор которого соединен с нагрузкой 2 выходного каскада, эмиттер через первый вспомогательный резистор 3 подключен к первой шине питания 4, а база связана с первым источником опорного тока 5 и через первый прямосмещенный p-n переход транзистора 6 подключена к первому входу 7 выходного каскада, причем между первым входом выходного каскада и первой шиной источника питания 4 включен второй вспомогательный резистор 8. В схему введены первый дополнительный транзистор 9, база которого соединена с первым входом 7 выходного каскада, коллектор соединен с нагрузкой 2 выходного каскада, а эмиттер подключен к первой шине источника питания 4.
В выходном каскаде фиг.3 нагрузка 2 выходного каскада связана с коллектором второго выходного транзистора 10, эмиттер которого через третий вспомогательный резистор 11 подключен ко второй шине 12 источника питания, база связана со вторым источником опорного тока 13 и через второй прямосмещенный p-n переход транзистора 14 подключена ко второму входу выходного каскада, между вторым входом выходного каскада 15 и второй шиной 12 источника питания включен четвертый вспомогательный резистор 16, база второго дополнительного транзистора 17 соединена со вторым входом 15 выходного каскада, его коллектор подключен к нагрузке 2 выходного каскада, а эмиттер связан со второй шиной 12 источника питания, причем типы проводимости второго выходного 10 и второго дополнительного 17 транзисторов противоположны типу проводимости первого выходного 1 и первого дополнительного 9 транзисторов.
Рассмотрим работу заявляемого устройства фиг.2.
В статическом режиме падение напряжения на резисторе 8 Uвх.0 мало, транзистор 9 заперт и не влияет на работу схемы. Приращения входного тока iвх (например, выходного тока ДУ 18 фиг.3) с единичным коэффициентом (при R8=R3) передаются в нагрузку 2.
Если iвх получает большое импульсное приращение (десятки миллиампер), то транзистор 6 практически мгновенно переходит в режим отсечки. При этом нарушается пропорциональность между током нагрузки iн, изменения которого определяются зарядом паразитных емкостей СΣ в базе транзистора 1 постоянным током I5
С другой стороны, при больших iвх в работу включается нелинейный параллельный канал на транзисторе 9. Его коллекторный ток возрастает пропорционально iвх, что способствует существенному ускорению процесса перезаряда емкостей в цепи нагрузки Rн, повышению быстродействия устройства.
Представленная на фиг.3 схема реализует принцип двухтактного усиления входного сигнала на базе двух заявляемых выходных каскадов, реализованных на n-p-n и p-n-p транзисторах.
Как показывает компьютерное моделирование схемы фиг.4, нелинейное форсирование тока перезаряда корректирующей емкости Ск, которое обеспечивается за счет новых связей, повышает быстродействие ОУ в 2÷3 раза. Это позволяет получить на основе отечественной технологии почти такие же параметры по максимальной скорости нарастания выходного напряжения, что и в ОУ THS 4303, реализованном по более современным технологическим процессам фирмы Texas Instruments. При этом ОУ фиг.4 имеет меньшее (в 4 раза) энергопотребление (8 мА ОУ фиг.4 - против 38 мА в ОУ THS 4303).
Литература
1. Патент США №5.357.188 (прототип).
2. Патент США №5.907.262.
3. Патент США №5.736.902.
4. Texas Instruments OA - THS 4303, 2003, SLOS421B, www.ti.com.
название | год | авторы | номер документа |
---|---|---|---|
ВЫХОДНОЙ КАСКАД ОПЕРАЦИОННОГО УСИЛИТЕЛЯ | 2006 |
|
RU2307455C1 |
ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ | 2011 |
|
RU2474952C1 |
ИЗБИРАТЕЛЬНЫЙ УСИЛИТЕЛЬ | 2012 |
|
RU2475947C1 |
БИПОЛЯРНО-ПОЛЕВОЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ НА ОСНОВЕ "ПЕРЕГНУТОГО" КАСКОДА | 2015 |
|
RU2592429C1 |
БЫСТРОДЕЙСТВУЮЩИЙ ДВУХТАКТНЫЙ БУФЕРНЫЙ УСИЛИТЕЛЬ НА КОМПЛЕМЕНТАРНЫХ ПОЛЕВЫХ ТРАНЗИСТОРАХ | 2022 |
|
RU2784047C1 |
КОМПЛЕМЕНТАРНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ | 2011 |
|
RU2450423C1 |
ВЫХОДНОЙ КАСКАД ОПЕРАЦИОННОГО УСИЛИТЕЛЯ | 2006 |
|
RU2311729C1 |
ИЗБИРАТЕЛЬНЫЙ УСИЛИТЕЛЬ | 2012 |
|
RU2479109C1 |
РАДИАЦИОННО-СТОЙКИЙ МУЛЬТИДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ ДЛЯ РАБОТЫ ПРИ НИЗКИХ ТЕМПЕРАТУРАХ | 2016 |
|
RU2628131C1 |
ВХОДНОЙ КАСКАД БЫСТРОДЕЙСТВУЮЩЕГО ОПЕРАЦИОННОГО УСИЛИТЕЛЯ | 2012 |
|
RU2509406C1 |
Изобретение относится к области радиотехники и связи. Технический результат заключается в повышении быстродействия выходного каскада. Для этого устройство содержит первый выходной транзистор (1), коллектор которого соединен с нагрузкой (2) выходного каскада, эмиттер через первый вспомогательный резистор (3) подключен к первой шине питания (4), а база связана с первым источником опорного тока (5) и через первый прямосмещенный р-n переход транзистора (6) подключена к первому входу (7) выходного каскада, причем между первым входом выходного каскада и первой шиной источника питания (4) включен второй вспомогательный резистор (8), также в схему введены первый дополнительный транзистор (9), база которого соединена с первым входом (7) выходного каскада, коллектор соединен с нагрузкой (2) выходного каскада, а эмиттер подключен к первой шине источника питания (4). 1 з.п. ф-лы, 5 ил.
US 5357188, 18.10.1994 | |||
Устройство защиты | 1978 |
|
SU708490A1 |
Выходной каскад операционного усилителя | 1986 |
|
SU1480094A1 |
0 |
|
SU381152A1 | |
US 5907262, 25.05.1999 | |||
US 5736902, 07.04.1998. |
Авторы
Даты
2007-10-27—Публикация
2006-03-27—Подача