Предлагаемое изобретение относится к вычислительной технике, в частности к контрольным устройствам и может быть использовано в научных исследованиях и технике, где необходимо определять время наступления постепенного отказа, оптимальный период технического обслуживания, очередной период регламентированного технического обслуживания изделия, полный коэффициент готовности изделия с учетом постепенных и внезапных отказов и коэффициент технического использования изделия, осуществляя гибкую стратегию технического обслуживания.
Известно устройство для определения оптимального периода технического обслуживания изделия, содержащее блок памяти, таймер, четыре вычитателя, четыре блока деления, два блока определения абсолютного значения, два сумматора, компаратор, ключ, элемент памяти, три умножителя, блок извлечения квадратного корня при этом первый выход блока памяти подключен к входу таймера, первый вход первого вычитателя подключен к третьему выходу блока памяти, вторые входы первого и второго вычитателей объединены и подключены ко второму выхода блока памяти, первый вход второго вычитателя подключен к четвертому выходу блока памяти, первый и второй входы блока первого блока деления подключены соответственно к шестому и пятому выходам блока памяти, выходы первого и второго вычитателей через первый и второй блоки определения абсолютного значения подключены к первым входам второго и третьего блоков деления соответственно, второй вход второго блока деления подключен к выходу таймера и второму входу ключа, второй вход третьего блока деления подключен к пятому выходу блоку памяти, выходы второго и третьего блоков деления подключены соответственно к первому и второму входу третьего вычитателя, выход которого подключен к первому входу четвертого блока деления, на второй вход которого поступает сигнал с выхода первого блока деления, выход четвертого блока деления подключен к второму входу компаратора, первый вход которого подключен к седьмому выходу блока памяти, выход компаратора соединен с первым входом ключа и первым входом элемента памяти, выход ключа подключен к второму входу элемента памяти выход которого является первым выходом устройства, второй вход первого сумматора подключен к восьмому выходу блока памяти, девятый и десятый выходы блока памяти подключены к первому и второму входам четвертого вычитателя соответственно, первый и второй входы первого умножителя подключены к одиннадцатому и двенадцатому выходам блока памяти, выход четвертого вычитателя и первого блока умножения подключены к первому и второму входам второго блока умножения соответственно, выход которого подключен к первому входу первого сумматора, выход которого соединен с первым и вторым входами второго сумматора, выход которого подключен к первому входу третьего блока умножения, на первый вход которого поступает сигнал с выхода элемента памяти, выход третьего блока умножения подключен к входу блока извлечения квадратного корня, выход которого является вторым выходом устройства /патент РФ №111327, МПК G07C 3/00, 2011/.
Устройство позволяет определить время наступления постепенного отказа и с учетом этого, оптимальный период технического обслуживания с учетом внезапных и постепенных отказов.
Известно также устройство для определения оптимального периода технического обслуживания изделия содержащее, блок памяти, таймер, четыре вычитателя, шесть блоков деления, два блока определения абсолютного значения, три сумматора, два компаратора, два ключа, два элемента памяти, четыре блока умножения, блок извлечения квадратного корня, блок выделения целой части, вычитающий счетчик при этом первый выход блока памяти подключен к входу таймера, первый вход первого вычитателя соединен с третьим выходом блока памяти, вторые входы первого и второго вычитателей объединены и подключены ко второму выходу блока памяти, первый вход второго вычитателя соединен с четвертым выходом блока памяти, первый и второй входы блока первого блока деления подключены соответственно к шестому и пятому выходам блока памяти, выходы первого и второго вычитателей через первый и второй блоки определения абсолютного значения соединены с первыми входами второго и третьего блоков деления соответственно, второй вход второго блока деления подключен к выходу таймера и второму входу ключа, второй вход третьего блока деления соединен с пятым выходом блока памяти, выходы второго и третьего блоков деления подключены соответственно к первому и второму входу третьего вычитателя, выход которого подключен к первому входу четвертого блока деления, на второй вход которого поступает сигнал с выхода первого блока деления, выход четвертого блока деления соединен с вторым входом компаратора, первый вход которого подключен к седьмому выходу блока памяти, выход компаратора соединен с первым входом ключа и первым входом элемента памяти, выход ключа подключен к второму входу элемента памяти выход, которого является первым выходом устройства, второй вход первого сумматора подключен к восьмому выходу блока памяти, девятый и десятый выходы блока памяти подключены к первому и второму входам четвертого вычитателя соответственно, первый и второй входы первого блока умножения подключены к одиннадцатому и двенадцатому выходам блока памяти, выход четвертого вычитателя и первого блока умножения подключены к первому и второму входам второго блока умножения соответственно, выход которого подключен к первому входу первого сумматора, выход которого соединен с первым и вторым входами второго сумматора, выход которого подключен к первому входу третьего блока умножения, первый вход которого связан с выходом элемента памяти, выход третьего блока умножения соединен с входом блока извлечения квадратного корня, выход которого является вторым выходом устройства, тринадцатый выход блока памяти подключен к первым входам пятого блока деления и четвертого блока умножения, второй вход пятого блока деления соединен с выходом блока извлечения квадратного корня, восьмой выход блока памяти связан с первым входом третьего сумматора, второй вход которого подключен к выходу четвертого блока умножения и входу второго элемента памяти, выход пятого блока деления через блок выделения целой части подключен к первому входу вычитающего счетчика, выход которого соединен с вторым входом четвертого блока умножения, выход третьего сумматора связан с первым входом шестого блока деления, второй вход которого подключен к выходу первого элемента памяти, четырнадцатый выход блока памяти соединен с вторым входом второго компаратора, первый вход которого связан с выходом шестого блока деления, первый выход второго компаратора соединен со вторым входом вычитающего счетчика, второй выход второго компаратора подключен ко второму входу второго ключа, первый вход которого соединен с выходом второго элемента памяти, выход второго ключа является третьем выходом устройства / патент РФ №2537040, МПК G07C 3/00, 2014/.
Устройство позволяет определить время наступления постепенного отказа и с учетом этого, оптимальный период технического обслуживания, очередной период регламентированного технического обслуживания с учетом заданного коэффициента готовности изделия по постепенным отказам.
Наиболее близким по технической сущности к предлагаемому техническому решению является устройство для определения значений характеристик готовности изделия к применению содержащее блок памяти, таймер, четыре вычитателя, семь блоков деления, два блока определения абсолютного значения, четыре сумматора, два компаратора, два ключа, три элемента памяти, четыре блока умножения, блок извлечения квадратного корня, блок выделения целой части, вычитающий счетчик, суммирующий-вычитающий блок, при этом первый выход блока памяти подключен к входу таймера, первый вход первого вычитателя соединен с третьим выходом блока памяти, вторые входы первого и второго вычитателей объединены и подключены ко второму выходу блока памяти, первый вход второго вычитателя соединен с четвертым выходом блока памяти, первый и второй входы блока первого блока деления подключены соответственно к шестому и пятому выходам блока памяти, выходы первого и второго вычитателей через первый и второй блоки определения абсолютного значения соединены с первыми входами второго и третьего блоков деления соответственно, второй вход второго блока деления подключен к выходу таймера и второму входу ключа, второй вход третьего блока деления соединен с пятым выходом блока памяти, выходы второго и третьего блоков деления подключены соответственно к первому и второму входу третьего вычитателя, выход которого подключен к первому входу четвертого блока деления, на второй вход которого поступает сигнал с выхода первого блока деления, выход четвертого блока деления соединен с вторым входом компаратора, первый вход которого подключен к седьмому выходу блока памяти, выход компаратора соединен с первым входом ключа и первым входом элемента памяти, выход ключа подключен к второму входу элемента памяти выход, которого является первым выходом устройства, второй вход первого сумматора подключен к восьмому выходу блока памяти, девятый и десятый выходы блока памяти подключены к первому и второму входам четвертого вычитателя соответственно, первый и второй входы первого блока умножения подключены к одиннадцатому и двенадцатому выходам блока памяти, выход четвертого вычитателя и первого блока умножения подключены к первому и второму входам второго блока умножения соответственно, выход которого подключен к первому входу первого сумматора, выход которого соединен с первым и вторым входами второго сумматора, выход которого подключен к первому входу третьего блока умножения, первый вход которого связан с выходом элемента памяти, выход третьего блока умножения соединен с входом блока извлечения квадратного корня, выход которого является вторым выходом устройства, тринадцатый выход блока памяти подключен к первым входам пятого блока деления и четвертого блока умножения, второй вход пятого блока деления соединен с выходом блока извлечения квадратного корня, восьмой выход блока памяти связан с первым входом третьего сумматора, второй вход которого подключен к выходу четвертого блока умножения и входу второго элемента памяти, выход пятого блока деления через блок выделения целой части подключен к первому входу вычитающего счетчика, выход которого соединен с вторым входом четвертого блока умножения, выход третьего сумматора связан с первым входом шестого блока деления, второй вход которого подключен к выходу первого элемента памяти, четырнадцатый выход блока памяти соединен с вторым входом второго компаратора, первый вход которого связан с выходом шестого блока деления, первый выход второго компаратора соединен со вторым входом вычитающего счетчика, второй выход второго компаратора подключен ко второму входу второго ключа, первый вход которого соединен с выходом второго элемента памяти, выход второго ключа является третьем выходом устройства, вход седьмого блока деления соединен с девятым выходом блока памяти, выход седьмого блока деления соединен с первыми входами четвертого сумматора и восьмого блока деления, одиннадцатый выход блока памяти соединен с вторым входом четвертого сумматора выход которого соединен с вторым входом восьмого блока деления, выход восьмого блока деления соединен с вторым входом суммирующего-вычитающего блока, первый вход которого связан с выходом третьего элемента памяти, первый и второй входы которого соединены с выходом шестого блока деления и с вторым выходом второго компаратора соответственно, выход суммирующего-вычитающего блока является четвертым выходом устройства / патент РФ №2720382, МПК G07C 3/00, 2020/.
Устройство позволяет определять время наступления постепенного отказа, определять оптимальный период технического обслуживания, очередной период регламентированного технического обслуживания изделия и полный коэффициент готовности изделия с учетом постепенных и внезапных отказов.
Задачей, на решение которой направлено заявляемое изобретение, является расширение функциональных возможностей области применения устройства, за счет определения коэффициента технического использования изделия.
Для достижения указанного технического результата в известное устройство, содержащее блок памяти, таймер, четыре вычитателя, семь блоков деления, два блока определения абсолютного значения, четыре сумматора, два компаратора, два ключа, три элемента памяти, четыре блока умножения, блок извлечения квадратного корня, блок выделения целой части, вычитающий счетчик, суммирующий-вычитающий блок, при этом первый выход блока памяти подключен к входу таймера, первый вход первого вычитателя соединен с третьим выходом блока памяти, вторые входы первого и второго вычитателей объединены и подключены ко второму выходу блока памяти, первый вход второго вычитателя соединен с четвертым выходом блока памяти, первый и второй входы блока первого блока деления, подключены соответственно к шестому и пятому выходам блока памяти, выходы первого и второго вычитателей через первый и второй блоки определения абсолютного значения соединены с первыми входами второго и третьего блоков деления соответственно, второй вход второго блока деления подключен к выходу таймера и второму входу ключа, второй вход третьего блока деления соединен с пятым выходом блока памяти, выходы второго и третьего блоков деления подключены соответственно к первому и второму входу третьего вычитателя, выход которого подключен к первому входу четвертого блока деления, на второй вход которого поступает сигнал с выхода первого блока деления, выход четвертого блока деления соединен с вторым входом компаратора, первый вход которого подключен к седьмому выходу блока памяти, выход компаратора соединен с первым входом ключа и первым входом элемента памяти, выход ключа подключен к второму входу элемента памяти выход, которого является первым выходом устройства, второй вход первого сумматора подключен к восьмому выходу блока памяти, девятый и десятый выходы блока памяти подключены к первому и второму входам четвертого вычитателя соответственно, первый и второй входы первого блока умножения подключены к одиннадцатому и двенадцатому выходам блока памяти, выход четвертого вычитателя и первого блока умножения подключены к первому и второму входам второго блока умножения соответственно, выход которого подключен к первому входу первого сумматора, выход которого соединен с первым и вторым входами второго сумматора, выход которого подключен к первому входу третьего блока умножения, первый вход которого связан с выходом элемента памяти, выход третьего блока умножения соединен с входом блока извлечения квадратного корня, выход которого является вторым выходом устройства, тринадцатый выход блока памяти подключен к первым входам пятого блока деления и четвертого блока умножения, второй вход пятого блока деления соединен с выходом блока извлечения квадратного корня, восьмой выход блока памяти связан с первым входом третьего сумматора, второй вход которого подключен к выходу четвертого блока умножения и входу второго элемента памяти, выход пятого блока деления через блок выделения целой части подключен к первому входу вычитающего счетчика, выход которого соединен с вторым входом четвертого блока умножения, выход третьего сумматора связан с первым входом шестого блока деления, второй вход которого подключен к выходу первого элемента памяти, четырнадцатый выход блока памяти соединен с вторым входом второго компаратора, первый вход которого связан с выходом шестого блока деления, первый выход второго компаратора соединен со вторым входом вычитающего счетчика, второй выход второго компаратора подключен ко второму входу второго ключа, первый вход которого соединен с выходом второго элемента памяти, выход второго ключа является третьем выходом устройства, вход седьмого блока деления соединен с девятым выходом блока памяти, выход седьмого блока деления соединен с первыми входами четвертого сумматора и восьмого блока деления, одиннадцатый выход блока памяти соединен с вторым входом четвертого сумматора выход которого соединен с вторым входом восьмого блока деления, выход восьмого блока деления соединен с вторым входом суммирующего-вычитающего блока, первый вход которого связан с выходом третьего элемента памяти, первый и второй входы которого соединены с выходом шестого блока деления и с вторым выходом второго компаратора соответственно, выход суммирующего-вычитающего блока является четвертым выходом устройства, согласно изобретения, дополнительно введены пятый сумматор и девятый блок деления, причем первый и второй входы пятого сумматора соединены с выходом четвертого сумматора и восьмым выходом блока памяти соответственно, выход пятого сумматора соединен со вторым входом девятого блока деления, первый вход которого соединен с выходом седьмого блока деления, выход девятого блока деления является пятым выходом устройства.
На фиг. 1 приведена схема предлагаемого устройства; на фиг. 2 - схема блока памяти.
Устройство содержит блок памяти 1, таймер 2, первый и второй вычитатели 3 и 4 соответственно, первый блок деления 5, первый и второй блоки определения абсолютного значении 6 и 7 соответственно, второй и третий блоки деления 8 и 9 соответственно, третий вычитатель 10, четвертый блок деления 11, первый компаратор 12, первый ключ 13, первый элемент памяти 14, первый сумматор 15, четвертый вычитатель 16, первый и второй блоки умножения 17 и 18 соответственно, второй сумматор 19, третий блок умножения 20, блок извлечения квадратного корня 21, пятый блок деления 22, блок выделения целой части 23, вычитающий счетчик 24, второй ключ 25, четвертый блок умножения 26, второй элемент памяти 27, третий сумматор 28, шестой блок деления 29, второй компаратор 30, третий элемент памяти 31, седьмой блок деления 32, четвертый сумматор 33, восьмой блок деления 34, суммирующе-вычитающий блок 35, пятый сумматор 36, девятый блок деления 37, причем первый выход блока памяти 1 подключен к датчику таймера 2, первый вход первого вычитателя 3 соединен с третьим выходом блока памяти 1, вторые входы первого 3 и второго 4 вычитателей объединены и подключены ко второму выходу блока памяти 1, первый вход второго вычитателя 4 соединен с четвертым выходом блока памяти 1, первый и второй входы первого блока деления 5 подключены соответственно к шестому и пятому выходам блока памяти 1, выходы первого 3 и второго 4 вычитателей через первый 6 и второй 7 блоки определения абсолютного значения соединены с первыми входами второго 8 и третьего 9 блоков деления соответственно, второй вход второго блока деления 8 подключен к выходу таймера 2 и второму входу ключа 13, второй вход третьего блока деления 9 соединен с пятым выходом блока памяти 1, выходы второго 8 и третьего 9 блоков деления подключены соответственно к первому и второму входу третьего вычитателя 10, выход которого подключен к первому входу четвертого блока деления 11, второй вход которого связан с выходом первого блока деления 5, выход четвертого блока деления 11 соединен со вторым входом компаратора 12, первый вход которого подключен к седьмому выходу блока памяти 1, выход компаратора 12 соединен с первым входом ключа 13 и первым входом элемента памяти 14, выход ключа 13 подключен ко второму входу элемента памяти 14, выход которого является первым выходом устройства, второй вход сумматора 15 подключен к восьмому выходу блока памяти 1, девятый и десятый выходы блока памяти 1 подключены к первому и второму входам четвертого вычитателя 16 соответственно, первый и второй входы первого умножителя 17 подключены к одиннадцатому и двенадцатому выходам блока памяти 1, выход четвертого вычитателя 16 и первого блока умножения 17 подключены к первому и второму входам второго блока умножения 18 соответственно, выход которого подключен к первому входу первого сумматора 15, выход которого соединен с первым и вторым входом второго сумматора 19, выход которого подключен к второму входу третьего блока умножения 20, первый вход которого связан с выходом элемента памяти 14, выход третьего блока умножения 20 подключен к входу блока извлечения квадратного корня 21, выход которого является вторым выходом устройства, тринадцатый выход блока памяти 1 подключен к первым входам пятого блока деления 22 и четвертого блока умножения 26, второй вход пятого блока деления 22 соединен с выходом блока извлечения квадратного корня 21, восьмой выход блока памяти 1 связан с первым входом третьего сумматора 28, второй вход которого подключен к выходу четвертого блока умножения 26 и входу второго элемента памяти 27, выход пятого блока деления 22 через блок выделения целой части 23 подключен к первому входу вычитающего счетчика 24, выход которого соединен с вторым входом четвертого блока умножения 26, выход третьего сумматора 28 связан с первым входом шестого блока деления 29, второй вход которого подключен к выходу первого элемента памяти 14, четырнадцатый выход блока памяти 1 соединен со вторым входом второго компаратора 30, первый вход которого связан с выходом шестого блока деления 29, первый выход второго компаратора 30 соединен со вторым входом вычитающего счетчика 24, второй выход второго компаратора 30 подключен к второму входу второго ключа 25, первый вход которого соединен с выходом второго элемента памяти 27, выход второго ключа является третьем выходом устройства, вход седьмого блока деления 32 соединен с девятым выходом блока памяти 1, выход седьмого блока деления 32 соединен с первыми входами четвертого сумматора 33 и восьмого блока деления 34, одиннадцатый выход блока памяти 1 соединен с вторым входом четвертого сумматора 33, выход которого соединен с вторым входом восьмого блока деления 34, выход восьмого блока деления 34 соединен с вторым входом суммирующего-вычитающего блока 35, первый вход которого связан с выходом третьего элемента памяти 31, первый и второй входы которого соединены с выходом шестого блока деления 29 и с вторым выходом второго компаратора 30 соответственно, выход суммирующего-вычитающего блока 35 является четвертым выходом устройства, первый и второй входы пятого сумматора 36 соединены с выходом четвертого сумматора 33 и восьмым выходом блока памяти 1 соответственно, выход пятого сумматора 36 соединен со входом девятого блока деления 37, выход которого является пятым выходом устройства.
Блок памяти 1 содержит четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый, одиннадцатый, двенадцатый, тринадцатый, четырнадцатый и пятнадцатый элементы памяти 38-50 соответственно.
Устройство работает следующим образом.
На вход l1 блока памяти 1 поступает номинальное значение определяющего параметра W0. На вход 12 блока памяти 1 поступает допустимое значение определяющего параметра Wд (верхняя либо нижняя граница параметра). На вход 13 поступает текущее значение параметра W. На вход 14 поступает значение tто, т.е предыдущее значение времени начала технического обслуживания (ТО) при котором было определено W. На вход 16 поступает значение D дисперсии определяющего параметра. На вход 17 поступает u1-ε значение квантиля стандартного нормального распределения (соответствующее вероятности безотказной работы). На вход 18 поступает значение τто, среднее время проведения одной профилактики. На вход 19 поступает λт - интенсивность внезапных отказов при работе под током. На вход 110 поступает значение λвык - интенсивность внезапных отказов в выключенном состоянии. На вход 111 поступает значение Тв - среднее время устранения одной неисправности. На вход 112 поступает значение tт - время работы изделия под током. На вход 113 поступает значение Тто p.min - минимальный период проведения регламентированного технического обслуживания изделия. На вход 114 поступает Кг.зад.п - значение заданного коэффициента готовности изделия с учетом постепенных отказов. На вход 15 поступает управляющий сигнал, необходимый для записи в элементы памяти 31-43 сигналов W0, Wд,W, tто, D, u1-ε, τто, λт, λвык, Тв, tт, Тто p.min, Кг.зад.п. Значения W0, Wд, W, tто,D, u1-ε, τто, λт, λвык, Тв, tт, Тто p.min, Кг.зад. с входов элементов памяти поступают соответственно на второй, третий, четвертый, шестой, седьмой, восьмой, девятый, десятый, одиннадцатый, двенадцатый и тринадцатый выходы блока памяти 1. Управляющий сигнал с входа 15 поступает на первый выход блока памяти 1. По управляющему сигналу, поступающему с первого выхода блока памяти 1 на вход таймера 2, таймер включается в работу и на его выходе формируется сигнал Uвых=t, который поступает на второй вход второго блока деления 8, на второй вход ключа 13. Со второго выхода блока памяти 1 значение W0 поступает на второй вход первого вычитателя 3 и второй вход второго вычитателя 4. С третьего входа блока памяти 1 значение Wд поступает на первый вход первого вычитателя 3. С четвертого выхода блока памяти 1 значение W поступает на первый вход второго вычитателя 4. С пятого выхода блока памяти 1 значение tто поступает на второй вход первого блока деления 5 и второй вход третьего блока деления 9. С седьмого выхода блока памяти 1 значение u1-ε поступает на 1 первый вход компаратора 12. Значение сигнала Wд-W0 с выхода первого вычитателя 3 поступает на вход первого блока определения абсолютного значения 6, с выхода которого сигнал - |Wд-W0| поступает на первый вход второго блока деления 8. Значение сигнала W-W0 с выхода второго вычитателя 4 поступает на вход второго блока определения абсолютного значения 7, с выхода которого сигнал |W-W0| поступает на первый вход третьего блока деления 9. Значение сигнала D/tто=σ с выхода первого блока деления 5 поступает на второй вход четвертого блока деления 11. Значение сигналов (|Wд-W0|)/t с выхода второго блока деления 8, (|W-W0|)/tто с выхода третьего блока деления 9 поступает соответственно на первый и второй входы третьего вычитателя 10. Значение сигнала (|Wд-W0|)/t-(|W-W0|)/tто с выхода третьего вычитателя 10 поступает на первый вход четвертого блока деления 11. Значение сигнала ((|Wд-W0|)/t - (|W-W0|)/tто)/σ с выхода четвертого блока деления 11 поступает на второй вход компаратора 12, где сравнивается с значением Как только в момент времени t сигнал ((|Wд-W0|)/t-(|W-W0|)/tто)/σ становится равным u1-ε на выходе компаратора 12 появляется управляющий сигнал, который поступает на управляющие входы ключа 13 и элемента памяти 14. В элементе памяти 14 записывается значение t, которое поступает с таймера 2 через открытый ключ 13. В результате на первом выходе устройства (выход элемента памяти 14) будет максимальное значение t=Тпо времени наступления постепенного отказа изделия, в течение которого значение определяющего параметра W не выйдет за границу допустимого значения Wд с заданной вероятностью безотказной работы. С восьмого выхода блока памяти 1 значение сигнала τТО поступает на второй вход сумматора 15. Значения сигналов λт, λвык с выходов девять, десять блока памяти 1 поступают на первый и второй входы четвертого вычитателя 16 соответственно. Значение сигналов Тв, tТ с выходов одиннадцать и двенадцать блока памяти 1 поступают на первый и второй входы первого блока умножения 17 соответственно. Значение сигналов (λТ-λвык) с выхода четвертого вычитателя 16, Tвtт с выхода первого блока умножения 17 поступают соответственно на первый и второй входы второго блока умножения 18, с выхода которого сигнал Τвtт(λТ-λвык) поступает на первый вход сумматора 15. Сигнал (τто+Твtт(λТ-λвык)) с выхода первого сумматора 15 поступает на первый и второй входы второго сумматора, выходной сигнал которого 2(τто+Τвtт(λТ-λвык)) поступает на первый вход третьего блока умножения 20, на первый вход которого поступает сигнал Тпо с выхода элемента памяти 14. Сигнал 2Τпо(τто+Tвtт(λT-λвык)) с выхода третьего блока умножения 20 поступает на блок вычисления квадратного корня 21, на выходе которого получается сигнал В результате на втором выходе устройства (выход блока вычисления квадратного корня) появляется значение времени Тп.опт, соответствующее оптимальному периоду технического обслуживания.
С тринадцатого выхода блока памяти 1 значение Тто р.min поступает на первый вход пятого блока деления 22 и первый вход четвертого блока умножения 26. Значение сигнала Тп.опт с выхода блока вычисления квадратного корня поступает на второй вход пятого блока деления 22, с выхода которого сигнал Тп.опт/Тто p.min поступает на вход блока выделения целой части 23, с выхода которого целое число поступает на первый вход вычитающего счетчика 24 (в результате чего в счетчике записывается начальное значение N, соответствующее виду технического обслуживания, кратному минимальному регламентированному техническому обслуживанию). Значение N с выхода вычитающего счетчика 26 поступает на второй вход четвертого блока умножения 26, с выхода которого сигнал ΝΤто p.min поступает на второй вход третьего сумматора 28 и записывается во второй элемент памяти 27. Значение τто с восьмого выхода блока памяти 1 поступает на первый вход третьего сумматора 28, с выхода которого значение сигнала (NТто p.min+τто) поступает на первый вход шестого блока деления 29. Сигнал Тпо с выхода первого элемента памяти 14 поступает на второй вход шестого блока деления 29. Значение Kгп=Тпо/(NTтo p.min+τто) с выхода шестого блока деления 29 и Kг.зад с четырнадцатого выхода блока памяти 1 поступают на первый и второй входы второго компаратора 30 соответственно, где производится сравнение Kгп и Kг.зад. В случае, когда Kгп<Kг.зад, на первом выходе второго компаратора 30 формируется сигнал, поступающий на второй (счетный) вход вычитающего счетчика 24, на выходе которого формируется значение Ν=(Ν-1), которое поступает на второй вход четвертого умножителя 26, и вычисление Kг повторяется и производится пока Kгп≥Kг.зад, как только Kгп≥K.гзад на втором выходе второго компаратора 30 появляется сигнал, который поступает на управляющий вход второго ключа и управляющий вход третьего элемента памяти, в результате NТто p.min (значение очередного регламентированного периода технического обслуживания изделия) с выхода второго элемента памяти 27 через открытый ключ 25 поступит на третий выход устройства, а значение Kгп с выхода 6 блока деления запишется в третий элемент памяти 31. Значение λт с выхода 9 блока памяти 1 поступает на вход седьмого блока деления 32 с выхода которого сигнал То=1/λТ поступает на первые входы четвертого сумматора 33 и восьмого блока деления 34. Значение сигнала Тв с 11 выхода блока памяти 1 поступает на второй вход четвертого сумматора 33, значение сигнала (То+Тв) с выхода четвертого сумматора 33 поступает на второй вход восьмого блока деления 34 и первый вход пятого сумматора 36. Значение сигнала Kгв=То/(То+Тв) с выхода восьмого блока деления 34 поступает на второй вход суммирующего-вычитающего блока 35 на первый вход которого поступает сигнал Kгп в результате сигнал Kг=Kгв+Kгп-1 (сигнал значения полного коэффициента готовности) с выхода суммирующего-вычитающего блока 35 поступит на четвертый выход устройства. Значение сигнала τто, с выхода восемь блока памяти 1, поступает на второй вход пятого сумматора 36, с выхода которого сигнал (То+Тв+τто) поступает на второй вход девятого блока деления 37 на первый вход которого поступает значение То с выхода седьмого блока деления 32, в результате сигнал Kти=То/(То+Тв+τто) с выхода девятого блока деления 37 поступит на пятый выход устройства.
Таким образом, предлагаемое устройство позволяет определить, время наступления постепенного отказа, оптимальный период технического обслуживания изделия, а также очередной регламентированный период технического обслуживания с учетом заданного коэффициента готовности по постепенным отказам, полный коэффициент готовности изделия с учетом постепенных и внезапных отказов и коэффициент технического использования изделия. Устройство успешно прошло испытание и используется при планировании технического обслуживания изделий.
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ЗНАЧЕНИЙ ХАРАКТЕРИСТИК ГОТОВНОСТИ ИЗДЕЛИЯ К ПРИМЕНЕНИЮ | 2019 |
|
RU2720382C1 |
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ОПТИМАЛЬНОГО ПЕРИОДА ТЕХНИЧЕСКОГО ОБСЛУЖИВАНИЯ ИЗДЕЛИЯ | 2013 |
|
RU2537040C1 |
Устройство для определения оптимального времени начала проведения технического обслуживания изделия | 1991 |
|
SU1800468A1 |
Устройство для определения времени начала технического обслуживания изделия | 1991 |
|
SU1800469A1 |
Модулярное устройство вычисления систем линейных алгебраических уравнений | 2015 |
|
RU2611963C1 |
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ОПТИМАЛЬНОГО ПЕРИОДА КОНТРОЛЯ И УПРАВЛЕНИЯ ТЕХНИЧЕСКИМ СОСТОЯНИЕМ ИЗДЕЛИЯ | 2011 |
|
RU2479041C1 |
УСТРОЙСТВО ДЛЯ РАСЧЕТА РАЗМЕРОВ ОБЛАСТИ ВЕРОЯТНОГО НАХОЖДЕНИЯ ЦЕЛИ | 2014 |
|
RU2554534C1 |
Адаптивный временной дискретизатор | 1990 |
|
SU1791822A1 |
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ОПТИМАЛЬНОЙ ПЕРИОДИЧНОСТИ КОНТРОЛЯ СОСТОЯНИЯ ИЗДЕЛИЯ | 2011 |
|
RU2476934C1 |
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ОПТИМАЛЬНОЙ ПРОГРАММЫ ТЕХНИЧЕСКОГО ОБСЛУЖИВАНИЯ СИСТЕМЫ | 2007 |
|
RU2358320C2 |
Изобретение относится к области вычислительной техники. Техническим результатом является расширение функциональных возможностей и области применения устройства для определения значений характеристик готовности изделия к применению за счет определения коэффициента технического использования изделия. Раскрыто устройство для определения значений характеристик готовности изделия к применению, содержащее блок памяти, таймер, четыре вычитателя, семь блоков деления, два блока определения абсолютного значения, четыре сумматора, два компаратора, два ключа, три элемента памяти, четыре блока умножения, блок извлечения квадратного корня, блок выделения целой части, вычитающий счетчик, суммирующий-вычитающий блок, при этом в устройство введены дополнительные сумматор и блок деления. 2 ил.
Устройство для определения значений характеристик готовности изделия к применению, содержащее блок памяти, таймер, четыре вычитателя, семь блоков деления, два блока определения абсолютного значения, четыре сумматора, два компаратора, два ключа, три элемента памяти, четыре блока умножения, блок извлечения квадратного корня, блок выделения целой части, вычитающий счетчик, суммирующий-вычитающий блок, при этом первый выход блока памяти подключен к входу таймера, первый вход первого вычитателя соединен с третьим выходом блока памяти, вторые входы первого и второго вычитателей объединены и подключены ко второму выходу блока памяти, первый вход второго вычитателя соединен с четвертым выходом блока памяти, первый и второй входы блока первого блока деления подключены соответственно к шестому и пятому выходам блока памяти, выходы первого и второго вычитателей через первый и второй блоки определения абсолютного значения соединены с первыми входами второго и третьего блоков деления соответственно, второй вход второго блока деления подключен к выходу таймера и второму входу ключа, второй вход третьего блока деления соединен с пятым выходом блока памяти, выходы второго и третьего блоков деления подключены соответственно к первому и второму входу третьего вычитателя, выход которого подключен к первому входу четвертого блока деления, на второй вход которого поступает сигнал с выхода первого блока деления, выход четвертого блока деления соединен с вторым входом компаратора, первый вход которого подключен к седьмому выходу блока памяти, выход компаратора соединен с первым входом ключа и первым входом элемента памяти, выход ключа подключен к второму входу элемента памяти, выход которого является первым выходом устройства, второй вход первого сумматора подключен к восьмому выходу блока памяти, девятый и десятый выходы блока памяти подключены к первому и второму входам четвертого вычитателя соответственно, первый и второй входы первого блока умножения подключены к одиннадцатому и двенадцатому выходам блока памяти, выход четвертого вычитателя и первого блока умножения подключены к первому и второму входам второго блока умножения соответственно, выход которого подключен к первому входу первого сумматора, выход которого соединен с первым и вторым входами второго сумматора, выход которого подключен к первому входу третьего блока умножения, первый вход которого связан с выходом элемента памяти, выход третьего блока умножения соединен с входом блока извлечения квадратного корня, выход которого является вторым выходом устройства, тринадцатый выход блока памяти подключен к первым входам пятого блока деления и четвертого блока умножения, второй вход пятого блока деления соединен с выходом блока извлечения квадратного корня, восьмой выход блока памяти связан с первым входом третьего сумматора, второй вход которого подключен к выходу четвертого блока умножения и входу второго элемента памяти, выход пятого блока деления через блок выделения целой части подключен к первому входу вычитающего счетчика, выход которого соединен с вторым входом четвертого блока умножения, выход третьего сумматора связан с первым входом шестого блока деления, второй вход которого подключен к выходу первого элемента памяти, четырнадцатый выход блока памяти соединен с вторым входом второго компаратора, первый вход которого связан с выходом шестого блока деления, первый выход второго компаратора соединен со вторым входом вычитающего счетчика, второй выход второго компаратора подключен ко второму входу второго ключа, первый вход которого соединен с выходом второго элемента памяти, выход второго ключа является третьим выходом устройства, вход седьмого блока деления соединен с девятым выходом блока памяти, выход седьмого блока деления соединен с первыми входами четвертого сумматора и восьмого блока деления, одиннадцатый выход блока памяти соединен со вторым входом четвертого сумматора, выход которого соединен со вторым входом восьмого блока деления, выход восьмого блока деления соединен со вторым входом суммирующего-вычитающего блока, первый вход которого связан с выходом третьего элемента памяти, первый и второй входы которого соединены с выходом шестого блока деления и с вторым выходом второго компаратора соответственно, выход суммирующего-вычитающего блока является четвертым выходом устройства, отличающееся тем, что в него согласно изобретению введены пятый сумматор и девятый блок деления, причем первый и второй входы пятого сумматора соединены с выходом четвертого сумматора и восьмым выходом блока памяти соответственно, выход пятого сумматора соединен со вторым входом девятого блока деления, первый вход которого соединен с выходом седьмого блока деления, выход девятого блока деления является пятым выходом устройства.
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ЗНАЧЕНИЙ ХАРАКТЕРИСТИК ГОТОВНОСТИ ИЗДЕЛИЯ К ПРИМЕНЕНИЮ | 2019 |
|
RU2720382C1 |
Устройство для формования трубчатых изделий | 1957 |
|
SU111327A1 |
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ОПТИМАЛЬНОГО ПЕРИОДА ТЕХНИЧЕСКОГО ОБСЛУЖИВАНИЯ ИЗДЕЛИЯ | 2013 |
|
RU2537040C1 |
Станок для изготовления деревянных ниточных катушек из цилиндрических, снабженных осевым отверстием, заготовок | 1923 |
|
SU2008A1 |
Авторы
Даты
2021-05-25—Публикация
2020-10-13—Подача