Изобретение относится к электросвязи и может быть использовано при передаче данных. Известен приемник биимпульсного сигнала, содержащий последовательно включенные усилитель-ограничитель, преобразователь биимпульсного сигнала в телеграфный сигнал и фазовый детектор, а также блок автоподстройки фазы тактовой частоты, вход и выход которого подключены соответствен но к выходу преобразователя биимпуль сного сигнала в телеграфный сигнал и другому входу фазового детектора Наиболее близким по технической сущности к изобретению является приемник биимпульсного сигнала, содержа щий последовательно соединенные ждущий мультивибратор и первый дифферен цирукядий блок,а также второй и третий дифферен1щрующре блоки, первый и вто рой блоки памяти и формирователь так товых импульсо, выход которого явля ется тактовым выходом приемника биим пульсного сигнала, при этом первый выход ждущего мультивибратора через второй дифференцирующий блок подсоединен к входу первого блока памяти, второй выход ждущего мультивибратора через формирователь импульсов и третий дифференцируюпщй блок подсоединен к входу второго блока памяти, выход которого через блок сравнения подключен к другому входу первого бл ка памяти, а вход первого дифференцирующего блока объединен с другими входами второго блока памяти и блока сравнения Ш. Недостатком известных приемников биимпульсных сигналов является низкая помехоустойчивость при наличии стираний и вставок в канале связи. Цель изобретения - повышение помехоустойчивости при наличии стираний и вставок в канале связи. Для достижения поставленной цели в приемник биимпульсйого сигнала, содержащий последовательно .соединен ные ждущий мультивибратор и первый дифференцирующий блок, а также второй и третий дифференцирукнцне блоки первый и второй блоки памяти и формирователь тактовых импульсов, выход которого является тактовым выходом приемника биимпульсного сигнала, введены последовательно соединен ные первый преобразователь биимпульсного сигнала в моноимпульсный сигна дополнительный ждущий мультивибратор и первый элемент ИЛИ, а также второй преобразователь биимпульсного сигнала в моноимпульсный сигнал, второй элемент ИЛИ и решающий блок, при этом первый и второй входы решающего блока подключены соответственно к выходам первого и второго блоков памяти, объединенные тактовые входы которых подключены к выходам второго элемента ИЛИ, выход первого преобразователя биимпульсного сигнала в моноимпульсный сигнал подсоединен к информационному входу первого блока памяти, выход второго преобразователя биимпульсного сигнала в моноимпульсный сигнал - к информационному входу второго блока памяти и входу ждущего мультивибратора, выход которого подсоединен к другому входу первого элемента ИЛИ, в,ыход которого через второй дифференцирующий блок подсоединен к первому входу второго элемента ШЖ, второй и третий входы которого подключены соответственно к выходам первого дифференцирующего блока и третьего дифференцирующего блока, вход которого подключен к выходу дополнительного ждущего мультивибратора, а выход второго элемента ИЛИ подсоединен к входу формирователя тактовых импульсов, при этом объединенные входы первого и второго преобразователей биимпульсного сигнала в моноимпульсный сигнал являются входом приемника биимпульсного сигнала, а выход решаквцего блока является выходом приемника биимпульсного сигнала. На чертеже изображена структурная электрическая схема приемника биимпульсного сигнала. Приемник биимпульсного сигнала содержит первый и второй преобразователи 1 и 2 биимпульсного сигнала в монаимпульсный сигнал, ждущий мультивибратор 3, дополнительный ждущий мультивибратор 4, первый и второй дифференцирующие блоки 5 и 6, третий дифференцирующий блок 7, первый и второй элевгенты ИЛИ 8 и 9, первый и второй блоки 10 и 11 памяти, решающий блок 12 и формирователь 13 тактовых импульсов. Приемник биимпульсного сигнала работает следующим образом. Информация, закодированная в биимпульсный сигнал, поступает на объединенные входы первого преобразователя 1 и второго преобразователя 2, которые преобразуют биполярный сигнал в моноимпульсные сигналы, соответствующие каждой полярности нхрА-кого сигнала. Моноимпульсные сигналы поступают на информационные входы первого и второго блоков 10 и 11 памяти и входы ждуа1его мультивибратора 3 и дополнительного ждущего мультивибратора 4. Ждущий мультивибратор 3 и дополнительный ждущий мультивибратор 4 запускаются передним фронтом импульсов, поступающих на их входы, причем длительность формирующего ими импульса составляет 0,75 Т, где Т период следования входных импульсов. Сигналы с выходов ждущего мультивибратора 3 и дополнительного лодущегр мультивибратора 4 поступают через первый элемент ИЛИ 8 и второй дифференцирующий блок 6 на первый вход второго элемента ИЛИ 9, на второй и третий входы которого поступают соответственно сигналы с выходов первого дифференцирующего блока 5 и третьего дифференцирующего блока 7. Последовательность импульсов с выхода второго элемента ЛПИ 9 поступает на тактовые входы первого и второго блоков 10 и 11 памяти, выполненных в виде сдвиговых четырехразрядных регистров. Выходные сигналы разрядов первого и второго блоков 10 и 11 памяти поступают соответственно на первьгй
и второй входы решающего блока 12, в котором путем сравнения информации, записанной в двух-соседних тактах производится определение исходной информации. При этом, если сумма по модулю два бит-информации в первом и четвертом разрядах сдвиговых регистров первого 10 или второго 11 блоков памяти равна 1, то принятая информация равна 1, а в противном случае - О. В случае стирания информации или появления новых импульсов (вставок) не чаще одного искажения длительностью в половину тактового интервала на интервале в два тактовых интервала искажения входных сигналов выявляются решающим блоком 12 В последнем осуществляется суммирование по модулю два содержимого сдвиговых регистров первого и второго блоков 10 и 11 памяти. Если эта сумма равна 1, то данный канал (например, последовательно соединен- ные первый преобразователь 1 и первый блок 10 памяти) принимает информацию с ошибкой и на выход решакяцего блока поступает информация со второго канала (последовательно соединены г второй преобразователь 2 и второй блок 11 памяти).
Таким образом обеспечивается восстановление исходной информации из принимаемых сигналов при их искажении стираниями и вставками.
J
название | год | авторы | номер документа |
---|---|---|---|
Приемник биимпульсного сигнала | 1974 |
|
SU497740A1 |
Преобразователь биимпульсного сигнала в двоичный | 1980 |
|
SU886283A1 |
Приемник биимпульсного сигнала | 1985 |
|
SU1282349A1 |
Приемник биимпульсного сигнала | 1982 |
|
SU1069181A1 |
Устройство для формирования тактового синхросигнала | 1983 |
|
SU1099402A1 |
МОНОИМПУЛЬСНЫЙ ИЗМЕРИТЕЛЬ СРЕДНЕЙ ЧАСТОТЫ СИГНАЛОВ | 1982 |
|
SU1841121A1 |
Устройство для определения энергетических параметров антенны | 1991 |
|
SU1797081A1 |
Устройство обработки информации | 1989 |
|
SU1817255A1 |
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ЭНЕРГЕТИЧЕСКИХ ПАРАМЕТРОВ АНТЕННЫ | 1995 |
|
RU2139549C1 |
Устройство для синхронизации биимпульсного сигнала | 1985 |
|
SU1350837A1 |
ПРИЕМНИК БИИМПУЛЬСНОГО СИГНАЛА, содержащий последовательно соединенные ждущий мультивибратор и первый дифференцирующий , a также второй и третий дифференцирующие блоки, первый и второй блок памяти и формирователь тактовых импульсов, выход которого является тактовым выходом приемника биимпульсного сигнала, о тличающийся тем, что, с целью повышения помехоустойчивости, в него введены последовательно соединенные первый преобразователь биимпульсного сигнала в моноимпульсный сигнал, дополнительныйждущий мультивибратор и первьй элемент ИЛИ, a также второй преобразователь биимпульсного сигнала в моноимпульсный сигнал, второй элемент ИЛИ и решающий блок, при этом первый и второй входы решающего блока подключены соответственно к выходам первого и второго блоков памяти, объединенные тактовые входы которых подключены к выходам второго элемента ИЛИ, выход первого преобразователя биимпульсного сигнала в моноимпульсный сигнал подсоединен к инфо мационному входу первого блока памяти, выход второго преобразователя бинмпульсного сигнала в. моноимпульсный сигнал - к информационному входу второго блока памяти и входу ждущего мультивибратора, выход которого подсоединен к другому входу первого элемента ИЛИ, выход которого через втог рой дифференцирующий блок подсоединен к первому входу второго элемента ШШ, второй и третий входы которого подключены соответственно к выходам первого дифференцирующего блока и третьего дифференцирующего блока, вход которого подключен к выходу дополнительного ждущего мультивибратора, a выход второго элемента ИЛИ подсоединен к входу формирователя 00 СХ) .тактовых импульсов, при этом объединенные входы первого и второго преобразователей биимпульсного сигнала в моноимпульсный сигнал являются вхо- 4; дом приемника биимпульсного сигнала, a выход решающего блока является выходом приемника биимпульсного сигналу.
П
I
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Инжектор | 1914 |
|
SU869A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Аппарат для очищения воды при помощи химических реактивов | 1917 |
|
SU2A1 |
Приемник биимпульсного сигнала | 1974 |
|
SU497740A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Авторы
Даты
1984-04-23—Публикация
1983-02-07—Подача