Способ одновременного считывания информации по n адресам и устройство для его осуществления Советский патент 1960 года по МПК G06K7/08 

Описание патента на изобретение SU128663A1

При решении математических задач иа вычислительных машинах с многоадресной системой команд необходимо для нроведения одной элементарной операции несколько раз в течение одного такта обргннаться к оперативному заномннающему устройству (ЗУ), что отнимает много рабочего времени и снижает быстродействие ман1Н11ы.

В описываемом способе считывания информации и устройстве, реализуюш,ем его, этот недостаток устранен тем, что считывание информации из одного магнитного оперативного ЗУ нронсходнт oднoвpe tcннo по нескольким адресам, соответствующил адресности машины, н одновременной заннсью в него по одному адресу, что нолностью соответствует логике операций с числами нри решении задач на ЭВМ.

Для проведения операции одновременного считывания но и различным адресам, где п - адресность системы команд, с выдачей ннформацин на п магистралей, ферритовые сердечники выбнраются из матрицы подачей 2/г радиоимиульсов, промодулнрованных соответствующими, заранее выбранными 2п частотами, и выделяются полезные сигналы фильтрами, настроенными на п адресных частот.

Принципиальная схема оперативного ЗУ с одновре.менным считыванием но дву.м адресам () изображена на чертеже.

Формирователи считывания / и J формируют начки нмпульсов на адресные нровода 3 и 4 считывания в соответствии с адресом, ноступнвшнм иа кодовые шины 5 адреса.и расшифрованным дешифратором 6 в два ортогональных выхода для выборки инфор.мации с сердечника 7 в двухкоординатной матрице, одна из ячеек 8 которой представлена на черте.же. При этом импульсы сформирователей считывания 1 и 2 промодулированы соответственно частотами /i н /2. Аналогично подаются импульсы на адресные провода 9 и 10 считывания своими формирователями 11 и 12 S соответствии с адресом, расшифрованны.м на дешифра№ 128663-- 2 71 скодовых шин 14 адреса, но промодулированные частотами /3 и /4- BfcfdpajtHtige двум адресам сердечники (в частном случае оди11 и тот же) .Щ.еобра ют колебания в спектр частот, которые в виде напряженияртзнбсттой fi|CTOTbi поразрядно выделяются с обмотки 15 считывания фазрчу5ествительными усилителями 16 и 17, настроенными соответственно на разностные частоты fi-/о и /з-/4. Выделенные си наф1 пос1 г1ают% кодовые шины 18 и 19 машины.

В запоминающих матрицах на единицу информации используются два сердечника: рабочий 7 и компенсационный 20. Обмотка 15 считывания и обмотка 21 записи и запрета проходят через оба сердечника так, что э.д.с. от изменения магнитных потоков в обоих сердечниках при записи компенсируются. Следовательно, в устройстве для устранения помехи при записи информации и обеспечения возможности обращения к каждой ячейке по адресу применены два сердечника 7 к 20 на один двоичный знак. Через сердечник 7 пропущены провода заниси и запрета, выходной провод считывания и адресные провода считывания , 4 и 5, 10, а через сердечник 20 пропущены противоположно направленные выходной провод считывания и провод записи-запрета. Схема записи осуществляется аналогично схемам матричных запоминающих устройств. Для простоты на чертеже эта схема показана в виде формирователя тока записи 22.

Предмет изобретения

1.Способ одновременного считывания информации по п адресам в оперативном запоминающем устройстве, отличающийся тем, что, с целью повыщения быстродействия в нем осуществляют одновременное обращение по п адресам, посылая в запоминающие матрицы In высокочастотных радиоимпульсов, и выделяют полезные сигналы фильтрами, построенными на п адресных частот.

2.Устройство для осуществления способа по п. 1, выполненное в виде магнитной матрицы, отличающееся тем, что, с целью устранения помехи при записи информации и обеспечения возможности обращения к каладой ячейке по адресу, соответствуюш,ему любой из я числовых магистралей, в нем применены на один двоичный знак два сердечника, через один из которых пропущены провода выходной и запрета и 2п адресных проводов считывания, а через другой пропущены противоположно направленные выходной и запрещающий провода.

Похожие патенты SU128663A1

название год авторы номер документа
СПОСОБ ЗАПИСИ ИНФОРМАЦИИ В ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО НА МАГНИТНЫХ СЕРДЕЧНИКАХ И ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО НА СЕРДЕЧНИКАХ 1992
  • Ермолин Юрий Сергеевич
RU2101784C1
УСТРОЙСТВО для КОНТРОЛЯ ВЫБОРА АДРЕСА ЗАПОМИНАЮЩИХ УСТРОЙСТВ 1969
SU235109A1
Управляющий автомат цифрового устройства числового управления 1972
  • Белов Е.К.
  • Гайда В.В.
  • Гульденбальк А.П.
  • Заборовский В.Г.
  • Иванов П.С.
  • Козлов Л.П.
  • Колосов В.Г.
  • Колосова Н.И.
  • Мелехин В.Ф.
SU507153A1
Способ обращения к запоминающему устройству на ферритовых сердечниках типа 2,5 Д 1984
  • Крупский Александр Александрович
  • Куперман Сергей Львович
SU1144151A1
БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО 1972
SU341083A1
Запоминающее устройство 1978
  • Салакатов Владимир Павлович
  • Шишкин Валентин Иванович
SU799001A1
Оперативное запоминающее устройство 1977
  • Войникова Нина Борисовна
  • Зуев Владимир Михайлович
  • Кравец Леонид Залманович
  • Селиванов Виталий Иосифович
SU708415A1
Магнитное оперативное запоминающее устройство 1983
  • Кулик Анатолий Тихонович
  • Попов Олег Сергеевич
  • Унтилов Василий Павлович
  • Суд Эдуард Наумович
SU1129654A1
МНОГОПОЗИЦИОННАЯ МАТРИЦА УПРАВЛЕНИЯ 1972
SU337818A1
Ассоциативное запоминающее устройство 1989
  • Федосов Юрий Федорович
  • Карякин Виктор Николаевич
SU1735907A1

Иллюстрации к изобретению SU 128 663 A1

Реферат патента 1960 года Способ одновременного считывания информации по n адресам и устройство для его осуществления

Формула изобретения SU 128 663 A1

SU 128 663 A1

Авторы

Гусев А.В.

Исаев В.П.

Федосов Ю.Ф.

Даты

1960-01-01Публикация

1959-08-06Подача