Устройство для измерения амплитуды и фазы сигналов излучателей фазированной антенной решетки Советский патент 1987 года по МПК G01R29/10 

Описание патента на изобретение SU1352408A1

Изобретение относится к технике антенных измерений и может быть использовано для измерения амплитуды и фазы сигналов излучателей фазированных антенных решеток.

Целью изобретения является повышение быстродействия.

На фиг. 1 приведена структурная электрическая схема устройства для измерения амплитуды и фазы сигналов излучателей фазированной антенной решетки; на фиг. 2 - функциональная схема блока преобразования частоты;

на фиг, 3 - функциональная схема бло- 15 принимаемых Р контролируемыми излука управления; на фиг. 4 - функцио- чателями 4 ФАР 3, изменяется одновре- нальная схема блока выделения сигнаменно на величину J cf, и с частотой Л„ раз за время t, равное периоду измерения амплитуды и фазы сигналов

лов; на фиг. 5 - функциональная схема блока управления и регистрации;

чем величина

остается постоян25

НОИ за дискрет времени

.t; -2i;

n - четна фиг. 6 - функциональная схема бло-20 р контролируемых излучателей 4. При- ка синхронизации.

Устройство для измерения амплитуды и фазы сигналов излучателей ФАР содержит генератор 1 СВЧ, зонд 2, контролируемую фазированную антенную решетку (ФАР) 3, состоящую из N излучателей 4, N фазовращателей 5,блока 6 преобразования частоты и сумма- .тора 7, блок 8 управления, многоотводную линию.9 задержки, инверторы, 10, первый 11 и второй 12 сумматоры, блок 13 выделения сигналов, блок 14 управления и регистрации, импульсные измерители 15.

В состав блока 6 преобразования частоты (фиг.2) входят2N ключей 16 .и 17, N смесителей 18 частоты.

В состав блока 8 управлейия (фиг.З) входят два регистра 19 и 20

30

где Z, t; - t,

ное целое число.

- 1 ..., п, S 2Tif „

35

При работе генератора 1 в импульсном режиме длительность излучаемого импульса i выбирается из условия

t: t

где п - целое четное число.

Последовательность контроля j-x групп излучателей 4 (j 1 ...N/P,

сдвига, 2mN логических элементов И 21 и 22, две линии 23 и 24 задержки, два блока 25 и 26 памяти, mN ключей 27, дешифратор 28, четыре вентиля 29-32.

В состав блока 13 вьщеления сигналов (фиг.4) входят Р+1 фильтров 33 и 34, 2Р-1 смесителей 35 и 36, два генератора 37 и 38, Р-2 умножителей 39 частоты.

Б состав блока 14 управления и регистрации (фиг.5) входят электронг но-вычислительная машина 40, блок 41 синхронизации, Р элементов связи ЭВМ с цифровым измерительным прибором 42.

В состав блока 41 синхронизации (фиг.6) входят два дешифратора 43 и

44, четыре логических элемента И 45- 48, четыре формирователя 49-52 им

пульсов, генератора 53 тактовых импульсов, RS-триггер 54, три линии 55- 57 задержки, три инвертора 58-60,три вентиля 61-63.

Устройство (фиг.1) работает следующим образом.

Тестовый сигнал сверхвысокой частоты (СВЧ) с генератора 1 на частоте top излучается с помощью зонда 2 и принимается излучателями 4 контролируемой ФАР 3, фазовращатели 5 которой управляются блоком 8 управления таким образом, что фаза сигналов.

принимаемых Р контролируемыми излучателями 4 ФАР 3, изменяется одновре-

менно на величину J cf, и с частотой Л„ раз за время t, равное периоду измерения амплитуды и фазы сигналов

чем величина

остается постоянр контролируемых излучателей 4. При-

НОИ за дискрет времени

25

.t; -2i;

n - чет

где Z, t; - t,

ное целое число.

- 1 ..., п, S 2Tif „

При работе генератора 1 в импульсном режиме длительность излучаемого импульса i выбирается из условия

35

t: t

где п - целое четное число.

Последовательность контроля j-x групп излучателей 4 (j 1 ...N/P,

где Р - количество одновременно контролируемых излучателей 4, входящих в каждую группу) устанавливает блок 14 управления и регистрации, выходы которого подключены к входам блока 8 управления.

Сигналы от N фазовращателей 5 контролируемой ФАР 3 подаются .на N соответствующих входов первой группы входов блока 6 преобразования часто-. ты ФАР 3. В блоке 6 преобразования частоты происходит преобразование частоты WP сигналов Р контролируемых излучателей 4 j-й группы на соответ

Wnp +

5

Wnp WQUJi U)

kwp, где

/0.,

Р

Пр

ствующие частоты k 1...Р;

с (с - любое целое положительное число). Для этого на N/P входов второй группы блока 6 подаются управляющие сигналы с соответствующих N/P

выходов блока 8 управления, а на Р входов третьей группы блока 6 - гармонические колебания с частотами и - - 1ыр(1 0,1,..,,Р-1) с соответствующих Р выходов первой группы блока 13 выделения сигналов. С N выходов блока 6 сигналы подаются на N соответствующих входов сумматора 7 ФАР 3, с выходов которой суммарный сигнал от N излучателей подается на вход многоотводной линии (МЛЗ) 9 с N отводами. Время задержки t

ЗЧА

между

соседними отводами равно периоду коммутации Р контролируемых фазовращателей 5 ФАР 3 и выбирается из условия кратности частот (c+k)u;p частоте 2Л , а число отводов равно числу переключений (коммутации) Р контролируемых фазовращателей 5 за период измерения амплитуды и фазы сигналов, принимаемых Р контролируемыми излучателями, т.е.

ТГ (c+k)wp

С Лл

где с, - любое целое число; N п.

С выходов МЛЗ сигналы поступают да соответствующие входы сумматоров 11 и 12 , причем каждый четный отвод МЛЗ 9 подключен к входу сумматора 11 через один из инверторов 10.

Пусть N п, п - целое четное число, F сигналы на выходе контролируемого i-ro излучателя соответственно с 4Ц| О, , F. - ,сигнал на выходе каждого i-ro неконтролируемого излучателя соответственно с Л( 0. Тогда на выходе сумматора 11 складываются в фазе все сигналы 2 и в противофазе - F , т.е. выделяется сигнал, создаваемый за счет переключения фаз контролируемого фа

2Q подаются гармонические колебания на частоте а) на. первые входы ключей 16 и 17 соответствующих каналов. С выхода А, управляющий сигнал подается на вторые входы ключей 16 и 17 первой группы Р каналов, при этом ключи 17 первой группы Р каналов закрываются, а ключи 16 открываются. Поэтому на первые входы смесителей 18 первой группы Р каналов подаются гармонические колебания с частотой u)o , на вторые входы которых подаются с входов В ...,Вр блока 6 гармонические колебания с частотами WT- - е Шр (е 0,1,...Р-1). С выходов

зовращателя F. На выходе сумматора смесителей 18 первой группы Р кана- 12, наоборот, в фазе складываются F , лов подаются гармонические колебания Fj - в противофазе, и вьщеляется сигнал контролируемой ФАР 3, называемый опорным (F). При суммировании дискретов увеличивается точность из50

с частотами (c+k) и)р (k 1,2,...Р) на выходы с ...с блока 6. На входах А2... блока 6 отсутствуют управляющие сигналы, поэтому ключи 17 других групп каналов открыты, а ключи 16 закрыты, поэтому с выходов этих каналов снимаются гармонические колебания на частоте ш. Для измерения параметров сигналов второй группы каналов необходимо подать управляющий сигнал с входа А/; блока 6 на вторые входы ключей 16 и 17, третьей группы - с входа А и т.д.

мерений за счет уменьшения быстроменяющейся фазовой нестабильности сигналов F, и Fj по сравнению с F и F,, при этом

(N-P)NiN

I

n .

Ч;

с выхода сумматора 11 сигналы F j (k 1...) с частотами (c+k)ujp подаются на первый вход блока 13, на второй вход которого подается опорный сигнал F . В блоке 13 вначале происходит частотное разделение сигналов

F , а затем преобразование каждого из сигналов на частоту и . С Р выходов второй группы блока 13 сигналы на частоте ы подаются на первые входы Р соответствующих импульсных измерителей 15, на третьи входы которых подается опорный сигнал F. Измерение параметров Р сигналов F импульсными измерителями 15 осуществляется только в том случае, когда на их вторые входы поступает с первого выхода блока 14 сигнал, совпадающий по времени с дискретом tj(tf n t,), где п - целое четное число). Значения амплитуды и фазы измеренных Р сигналов в двоично- десятичном коде подаются в блок 14 управления, в котором после завершения процесса измерения хранятся значения амплитудно-фазового распределения по излучателям 4 исследуемой ФАР.

Блок 6 преобразования частоты (фиг. 2) работает следующим образом.

д

С выходов с,

,Ср...С |.,..г,С|

Q подаются гармонические колебания на частоте а) на. первые входы ключей 16 и 17 соответствующих каналов. С выхода А, управляющий сигнал подается на вторые входы ключей 16 и 17 первой группы Р каналов, при этом ключи 17 первой группы Р каналов закрываются, а ключи 16 открываются. Поэтому на первые входы смесителей 18 первой группы Р каналов подаются гармонические колебания с частотой u)o , на вторые входы которых подаются с входов В ...,Вр блока 6 гармонические колебания с частотами WT- - е Шр (е 0,1,...Р-1). С выходов

смесителей 18 первой группы Р кана- лов подаются гармонические колебания

смесителей 18 первой группы Р кана- лов подаются гармонические колебания

с частотами (c+k) и)р (k 1,2,...Р) на выходы с ...с блока 6. На входах А2... блока 6 отсутствуют управляющие сигналы, поэтому ключи 17 других групп каналов открыты, а ключи 16 закрыты, поэтому с выходов этих каналов снимаются гармонические колебания на частоте ш. Для измерения параметров сигналов второй группы каналов необходимо подать управляющий сигнал с входа А/; блока 6 на вторые входы ключей 16 и 17, третьей группы - с входа А и т.д.

5

Блок 8 управления (фиг.З) работает следующим образом.

С выхода и импульс положительной полярности подается на (т+2) I, входы (R-входы) регистров 19 и 20 сдвига и на входы вентилей 31 и 32, с выходов которых импульс положителной полярности подается на вторые входы (R-входы RS-триггеров) блоков 25 и 26 памяти соответственно.

Таким образом, элементы блока 8 устанавливаются в исходное состояни

С выходов Е .,.Е коды фаз и с входов F...F коды адресов подаютс параллельно-последовательным кодом на m входов (D-входов) регистров сдвига 19 и 20 соответственно, а затем сдвигаются по регистрам сдвига

19и 20 тактовыми импульсами, которые поступают на (т+1)-е входы регистров 19 и 20 сдвига с входов К и

L блока 8 соответственно. После запси в регистрах требуемых кодов адреса и кодов фаз с входов М и Т блока 8 подаются положительные импульсы н входы вентилей 29 и 30 соответствен но. С выхода вентиля 29 импульс полжительной полярности подается на втрые входы блока 25 памяти и на вход линии 24 задержки, с выхода которой импульс положительной полярности подаются на вторые входы.логических элементов И 21, на первые входы которых подаются коды фаз с выходов ргистра 19 сдвига (Q-выходы). С выхо вентиля 30 импульс положительной полярности подается на вторые в ходы блока 26 памяти и на вход линии 23 задержки, с выхода которой импульс йоложительной полярности подается на вторые входы логических элементо Е 22., на первые входы которых подаются коды адресов с выходов регистр

20сдвига (Q-ВЫХОДЫ). С выхода логических элементов И 21 и 26 коды фаз и коды адресов подаются на первые входы (S-входы RS-TpHrrepoB) блока 25 памяти и 26 соответственно, С выходов (Q-выходы RS-триггеров) блока 25 памяти коды фаз подаются на вход mN соответствующих ключей 17, с выходов которых уровни напряжения требуемой величины подаются на выходы

11

Ml

G N m блока

С выходов (Q-выходы RS-триггеров) блока 26 памяти коды адресов подаются на входы деишфратора 28, с N/P выходов которого уровни 1 или уровни

6

О подаются на выходы А...А блока 8.

Блок 13 выделения сигналов (фиг,4) работает следующим образом.

С входа V блока 13 опорный сигнал F на ча.стоте ujp подается на фильтр 33, с выхода которого подается на выход V блока 13. С входа X сигналы

F

5

0

5

0

5

0

5

0

5

2(k l525...sP) с частотами (c+k)up подаются на входы фильтров 34, которые осуществляют частотное разделение сигналов. С выходов фильтров 24 сигналы подаются на входы соответствующих смесителей 35. С выхода генератора 38 гармоническое коле бание с частотой Ыр подается на первый вход первого смесителя 36 и на входы Р-2 умножителей 39 частоты, с выходов которых гармонические колебания с частотами Шрk (k 2,...,Р-1) подаются на первые входы смесителей 36, на вторые входы которых подается гармоническое колебание с частотой и), с генератора 37, выход которого подключен также к выходу В блока 13 и к второму йходу Р-го- смесителя 35, с выхода которого сигнал, преобразованный на частоту UJg, подается на, выход Y блока 13. С выходов Р-1 смесителей 36 гармонические колебания с частотами и.,- e (.ijp(e 1,..., Р1) подаются на выходы Во... Bj. .„ Вр блока 13 и на вторые входы Р-1 смесителей сигналы на выходы Y2 ... Y ц... YP блока 13.

Блок 14 (фиг. 5) работает следующим образом.

С выходов Упр ЭВМ 40 выдается первый код адреса на выходы F, ... F| блока 14, входы блока 41, входы Г элементов связи ЭВМ с цифровым измерительным прибором (УС ЭВМ с ЦИП) 42. Одновременно на входы блока 41, УС ЭВМ с измерительным прибором 42 подается синхроимпульс Вв (Ввод- вывод) с выхода Вв ЭВМ 40. Под воздействием первого кода адреса и синхроимпульса Вв на выходе U блока 41 появляется импульс положительной полярности, кроме того, на вход СИП (синхроимпульс периферийного устройства) ЭВМ 40 с выхода блока 41 через интервал времени, необходимый для срабатывания элементов устройства, поступает импульс отрицател зной полярности, с приходом которого -с выходов Упр ЭВМ 40 снимаются второй

35, с выходов которых частоте ы. подаются на

код адреса и синхроимпульс Вв, под воздействием которых на выходах L и К блока 41 появляются тактовые импульсы (ТИ) положительной полярности Кроме того, на вход СИП ЭВМ 40 с выхода блока 41 начинают поступать ТИ отрицательной полярности, задержанные относительно положительной полярности на интервал времени, необходимый для срабатывания элементов устройства. С приходом каждого ТИ отрицательной полярности на выходы Упр и Выв ЭВМ 40 подаются новые код адреса и код фазы соответственно, а также выдается синхроимпульс Вв, при этом коды фазы подаются на выходы Е,..Е блока 14. После записи в блоке 8 информации, необходимой для изменения фазы сигналов Р контролируемых каналов на величину i , и Подачи управляющего сигнала на определенный j-й вход (J 1 ... N/P) блока 6 ФАР 3 (управляющий сигнал с j-ro входа блока 6 подается на входы ключей той группы каналов, которые контролируются) блок 41 синхронизации прекращает выдачу ТИ на выходы L и К и подает импульсы положительной полярности на выходы Т и М, кроме того, на вход СИП ЭВМ 40 поступает импульс отрицательной полярности (через интервал времени t - dt). После поступления импульса отрицательной полярности на вход СИП ЭВМ 40 на ее выходах Упр и Вв появляются второй код адреса и синхроимпульс Вв соответственно. В результате дешифрации нового кода адреса и воздействия синхроимпульса Вв блок 41 начинает выдавать на выход К ТИ положительной полярности, кроме того, на вход СИП поступают ТИ импульсы отрицательной полярности, задержанные относительно ТИ положительной полярности. С приходом каждого ТИ отрицательной полярности на выходы Выв подается новый код фазы а также синхроимпульс Вв. После записи в блоке 8 информации, необходимой для изменения фазы контролируемы каналов на величину 1д,блок 41 прекращает вьщачу ТИ на выход К и подае импульс положительной полярности на выход Т, Кроме того, на вход СИП ЭВМ 40 поступает импульс отрицательной полярности (через интервал времени t. - dt.). В дальнейшем блок 14 раг

ботает аналогичным образом. В момент

времени t , n . t (п - целое четное число) на выходах Упр и Вв появляются код адреса и синхроимпульс Вв соответственно, в результате воздействия которых с выхода первого УС ЭВМ с ЦИП 42 на выход W блока 14 поступает импульс положительной полярности, который затем поступит на

0 вторые входы Р импульсных измерителей 15, с выходов которых измеренные значения амплитуды и фазы сигналов в двоично-десятичном коде поступают на входы Z... Zp УС ЭВМ с 1ЩП 42,

5 с выходов которых информация поочередно (с 1-го, 2-го и т.д.) подается на входы Ввод ЭВМ 40, при этом информация с К-го УС ЭВМ с ЦИП 42 (К 1,2,...) считывается после поступQ ления на вход СИП ЭВМ 40 с выхода К-го УС ЭВМ- с ЦИП 42 импульса отрицательной поляности, который появляется на его выходе в результате поступления на его входы соответствую5 щего кода адреса и синхроимпульса Вв.

Работа блока 14 в случае измерения параметров сигнала Р контролируемых каналов той же группы при других сосО тояниях фазовращателей аналогична. Отличие будет заключается в том, что ЭВМ 40 на свои выходы Упр вьщает сразу же второй код адреса. Работа блока 14 в случае измерения параметров сигналов другой группы Р контролируемых каналов аналогична.

Блок 41 (фиг. 6) работает следующим образом.

С выходов Упр ЭВМ 40 на входы

0 F ... F дешифраторов 43 и 44 поступает первый код адреса, под воздействием которого на выходе дешифратора 43 устанавливается уровень 1, который поступает на первый вход логи5 ческого элемента И 45, на второй вход которого подается синхроимпульс Вв. С выхода логического элемента И 45 уровень 1 подается на вход формирователя 49 импульсов, с выхода котоQ рого импульс положительной полярности требуемой длительности и амплитуды подается на выход U блока 41, вход формирователя 51 импульсов, R-вход . RS-триггера 54, вход линии 56 задерж ки, с выхода которой импульс положительной полярности подается на вход инвертора 60, с выхода которого импульс отрицательной полярности подается на вход вентиля 63, с выхода которого импульс отрицательной полярности подается на выход СИП блока 41 При поступлении второго кода адреса на выходе дешифратора 44 устанавли- BaefCH уровень 1, который поступает на первый вход логического элемента И 46, на второй вход которого подается синхроимпульс Вв. С выхода логического элемента И 46 уровень 1 подается ца вход формирователя импульсов 50, с выхода которого им- пульс положительной полярности подается на первый вход генератора тактовых импульсов (ГТИ) 53, с первого выхода которого ТИ положительной полярности подаются на выход К блока 41, вход линии задержки 55, с выхода которой ТИ положительной полярности подаются на вход инвертора 58, с вы- хода которого ТИ отрицательной полярности подаются на вход вентиля

61,с выхода которого ТИ отрицательной полярности подаются на выход СИП блока 41, первый вход логического элемента И 48, на второй вход которого подается уровень 1 с Q-выхода RS-триггера 54, С выхода логического элемента И 48 ТИ положительной полярности подаются на выход L блока 41. После появления на первом выходе ГТИ

53 требуемого количества ТИ с его второго выхода уровень 1 поступает на его второй вход и на вход формирователя импульсов 50. С приходом уровня 1 на второй вход ГТИ 53 работа его прекращается. С выхода формирователя 52 импульсов импульс положительной полярности поступает на S-вход RS-триггера 54, второй вход логического элемента И 47, на первьш вход которого подается импульс положительной полярности, длительность которого равна t, + ut вход линии 56 задержки, с выхода ко- торой через интервал времени t. - at импульс положительной полярности подается на вход инвертора 59, с выхода которого импульс отрицательной полярности подается на вход вентиля

62,с выхода которого импульс отрицательной полярности подается на выход СИП блока 41, выход блока 41. С выхода логического элемента И 47 импульс положительной полярности пода- ется на выход Т блока 41. При поступлении второго кода адреса на входы

F. ... F блока 41 тактовые импульсы

-1 п

положительной полярности и имцульс

положительной полярности подаются только на выходы К и М блока 41 соответственно. В дальнейшем блок 41 работает аналогичным образом.

Формула изобретения

1. Устройство для измерения амплитуды и фазы сигналов излучателей фазированной антенной решетки, содержащее генератор СВЧ, соединенный с зондом для облучения фазированной антенной решетки (ФАР), многоотводную линию задержки, четные выходы которой подключены к соответствующим входам первого сумматора, а нечетные выходы - к соответствующим входам второго сумматора, импульсный измеритель,выходы которого подключены к соответствующим входам блока управления и регистрации, первый выход которого подключен к первому входу импульсного измерителя, отличающееся тем, что, с целью повышения быстродействия, введен блок преобразования частоты, блок управления, инверторы, блок выделения сигналов дополнительных импульсных измерителей, первые входы которых соединены с первым входом основного импульсного измерителя, при этом входы блока преобразования частоты являются входами дпя подсоединения выходов соответствующих фазовращателей контролируемой ФАР, управляющие входы блока преобразования частоты подключены к соответствующим входам блока управления, опорные входы блока преобразования частоты подключены к соответствующим выходам первой группы выходов блока выделения сигналов, причем выходы блока преобразования частоты являются выходами для подключения соответствующих входов сумматора контролируемой ФАР, входы инверторов подключены соответственно к четным выходам многоотводной линии задержки, а их выходы соответственно к входам второго сумматора, при этом выходы первого и второго сумматоров подключены . соответственно к входам блока выделения сигналов, выходы второй группы выходов которого подключены к вторым входам соответствующих импульсных измерителей, третьи входы импульсных измерителей подключены к дополнительному выходу блока выделения сигналов, синхронизирующие выходы блока управления и регистрации подключены к соответствующим входам блока управлени дополнительные выходы которого являются выходами для подключения входов соответствуюш;их фазовращателей контролируемой ФАР, при этом выходы дополнительных импульсных измерителей . подключены к соответствующим входам блока управления и регистрации.

2„ Устройство ПОП.1, отличающееся тем, что блок преобразования частоты содержит N/P групп одинаковых каналов по Р каналов в

каадой группе, где N - число излучателей в контролируемой ФАР, причем каждый из каналов состоит из двух ключей, первые входы ключей объединены и являются первым входом канала, вторые входы ключей объединены и являются вторым входом канала, первый вход смесителя соединен с выходом первого ключа, второй вход является вторым входом канала, а выход соединен с выходом второго ключа и является выходом канала, причем, входы блока преобразования частоты являются соответственно первыми входом соответствующего канала, управляющие входы блока преобразования частоты подключены соответственно к вторым входам соответствующих каналов, а опорные входы блока преобразования частоты соответственно подключены к

третьим входам соответствующих каналов.

I

3, Устройство по пп,1 и 2, о т - личающееся тем, что блок вьщеления сигналов содержит (Р+1) фильтр, две группы смесителей, два генератора, (Р-2) умножителей частоты,, входы Р фильтров являются первым входом блока вьщеления сигнашов, выходы Р фильтров подключены к первым входам соответствующих Р смесителей первой группы, выходы которых являются выходами второй группы выходов блока выделения сигналов, при этом выход первого генератора подключен к первому входу первого смесителя второй группы смесителей и к выходам

соответствующих умножителей частоты, выходы которых подключены к первым входам соответствующих (Р-2) смесителей второй группы, при этом выходы (Р-1) смесителей второй группы подключены к вторым входам соответству- Ю1ЦИХ (Р-1) смесителей первой группы и являются соответствующими выходами первой группы блока выделения сигналов, при этом выход второго генератора подключен к второму входу Р-го смесителя первой группы, вторым входам (Р-1) смесителей второй группы и является Р-м выходом первой группы выходов блока вьщеления сигналов.

V(ji.2

Похожие патенты SU1352408A1

название год авторы номер документа
УСТРОЙСТВО КОНТРОЛЯ ПАРАМЕТРОВ ДВИЖЕНИЯ ТРАНСПОРТНОГО СРЕДСТВА (ЧЕРНЫЙ ЯЩИК) 2017
  • Дикарев Виктор Иванович
  • Коновалов Владимир Борисович
  • Березин Борис Викторович
  • Казаков Николай Петрович
  • Королев Евгений Анатольевич
RU2651935C1
Способ мониторинга состояния подземных сооружений и система для его реализации 2019
  • Бирюков Юрий Александрович
  • Бирюков Александр Николаевич
  • Бирюков Дмитрий Владимирович
  • Бирюков Николай Александрович
  • Борисов Алексей Александрович
  • Ваучский Михаил Николаевич
  • Лебедкин Анатолий Петрович
  • Ефремов Сергей Павлович
RU2717079C1
УСТРОЙСТВО ДЛЯ НАСТРОЙКИ ФАЗИРОВАННОЙ АНТЕННОЙ РЕШЕТКИ 1987
  • Старовойтов С.С.
RU2024886C1
УСТРОЙСТВО КОНТРОЛЯ ПАРАМЕТРОВ ДВИЖЕНИЯ ТРАНСПОРТНОГО СРЕДСТВА 2011
  • Рогалёв Виктор Антонович
  • Бугров Сергей Иванович
  • Дикарев Виктор Иванович
  • Рыбкин Леонид Всеволодович
RU2481641C2
ИМИТАТОР ИСТОЧНИКОВ РАДИОСИГНАЛОВ 1994
  • Еремин Е.И.
  • Половников Л.П.
RU2094815C1
Способ контроля работоспособности фазированной антенной решетки 1989
  • Корнилов Сергей Михайлович
  • Стаценко Сергей Иванович
  • Выломова Людмила Федоровна
SU1793394A1
Устройство для цифровой фильтрации на основе дискретного преобразования Фурье 1988
  • Берендс Александр Кириллович
SU1640710A1
Устройство для контроля параметров 1988
  • Федоренко Владимир Васильевич
  • Глазко Олег Владимирович
SU1665390A1
Система дистанционного контроля поставки материальных и технических ресурсов для восстановления объектов инфраструктуры 2020
  • Бирюков Юрий Александрович
  • Бирюков Александр Николаевич
  • Бирюков Дмитрий Владимирович
  • Бирюков Николай Александрович
  • Добрышкин Евгений Олегович
  • Курашев Никита Владимирович
RU2734064C1
Многоканальный ультразвуковой дефектоскоп 1988
  • Дуфанец Любомир Степанович
  • Кошевой Владимир Викторович
  • Кривин Евгений Вольфович
  • Михайленко Николай Петрович
  • Рекун Наталья Михайловна
  • Стецко Игорь Григорьевич
SU1606926A1

Иллюстрации к изобретению SU 1 352 408 A1

Реферат патента 1987 года Устройство для измерения амплитуды и фазы сигналов излучателей фазированной антенной решетки

Изобретение обеспечивает повышение быстродействия. Устр-во содержит генератор 1 СВЧ, зонд 2, контролируемую фазированную антенную решет- ,ку (ФАР) 3, блок 8 управления, многоотводную линию задержки (МЛЗ) 9, инверторы 10, сумматоры 11,12, блок выделения сигналов 13, блок 14 управления и регистрации и имйульсные измерители 15. ФАР 3 состоит из N излучателей 4, N фазовращателей (ФВ) 5, блока 6 преобразования частоты и сумматора 7. Тестовый сигнал генератора 1 принимается излучателями 4 контролируемой ФАР 3 и через ФВ 5 поступает на блок 6. Блок управления 8 управляет ФВ 5 т.обр., что фаза Р проходящих сигналов изменяется одновременно на I с частотой SI. раз за время, равное периоду измерения амплитуды и фазы сигналов Р.излучателей 4. Последовательность контроля j-x групп излучателей 4 (j N/P, где Р - количество одновременно контролируемых излучателей 4) устанавливает блок 14. После преобразования в блоке 6 и суммирования в сумматоре 7 сигналы с ФАР 3 поступают на МЛЗ 9 и далее на сумматоры 11,12. Сумматор 11 выделяет сигнал, создаваемый за счет переключения фаз ФВ 5, а сумматор 12 - сигнал контролируемой ФАР 3 (опорньй сигнал). Измеренные значения параметров Р сигналов поступают в блок 14, в котором после окончания измерения будут храниться значения амплитудно-фазового распределения по излучателям ФАР 3. 2 з.п. ф-лы, 6 ил. S (Л со СП o 4 О 00 ipael

Формула изобретения SU 1 352 408 A1

XJl/

Yf

J / /

f, fmff FfT, if т L H и

Документы, цитированные в отчете о поиске Патент 1987 года SU1352408A1

Авторское свидетельство СССР № 675377
кл
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Устройство для измерения амплитуды и фазы излучателей фазированной антенной решетки 1979
  • Геллер Илья Владимирович
  • Серяков Юрий Николаевич
SU907468A1
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1

SU 1 352 408 A1

Авторы

Мошняков Николай Видинеевич

Рожков Евгений Иосифович

Подуто Николай Николаевич

Корнилов Сергей Михайлович

Даты

1987-11-15Публикация

1984-10-29Подача