со со
sj
00
ел
00
Изобретение относится к измерительной технике и предназначено для контроля логических элементов при настройке и эксплуатации цифровой радиоэлектронной аппаратуры.
Цель изобретения - расширение области применения за счет уменьшения тока, потребляемого пробником от источников питания проверяемых схем.
На чертеже приведена принципиаль ная электрическая схема устройства.
Устройство состоит из двух идентичных каналов соответственно высокого и низкого исходного уровня, канал низкого исходного уровня содержит компаратор 1, преобразователь 2 уровня , одновибратор 3, индикатор 4, стабилизатор 5 тока и стабилизатор 6 напряжения.
Компаратор 1 содержит первый 7, второй 8, третий 9 и четвертый 10 транзисторы, первый 11, второй 12, третий 13 и четвертый 14 резисторы.
Преобразователь 2 уровня содержит пер-25 через стабилизатор 5 тока от стабили- выи 15 и второй 16 резисторы, первый 17 и второй 18 транзисторы. Стабилизатор 5 тока реализован на полевом транзисторе 19, а стабилизатор 6 напряжения - на двух стабисторах 20 и 30 21, включенных последовательно. В качестве индикатора 4 использован транзисторный ключ (транзистор 22, резисторы 23 и 24), у которого нагрузкой является светодиод 25.
35
Одновибратор 3 содержит первый 26 и второй 27 транзисторы, первый 28 и второй 29 конденсаторы, первый 30, второй 31, третий 32 и четвертый 33 Q резисторы.
Устройство дополнительно содержит положительную шину 34 питания и отрицательную шину 35 питания. Канал высокого исходного уровня содержит ком- . паратор 36, преобразователь 37 уровня, одновибратор 38, индикатор 39, стабилизатор 40 тока и стабилизатор 41 напряжения. Для канала с низким исходным уровнем первые выводы компаратора 1, преобразователя 2 уровня, одновибратора 3, индикатора 4, стабилизатора 6 напряжения соединены с отрицательной шиной 35 питания.устройства, положительная шина 34 питания которого соединена с вторым выводом компаратора 1 и через стабилизатор 5 тока - с вторыми выводами преобразователя 2 уровня одновибратора
50
55
затора 6 напряжения. Благодаря этому разделению возможен контроль логических схем с широким диапазоном напряжения питания.
Устройство работает следуюш,им образом.
При подаче питающего напряжения и при отсутствии входного сигнала на одном из выходов компаратора 1 устанавливается сигнал, близкий к -Up, а на другом - сигнал положительной полярности, амплитуда которого, в частности, определяется напряжением питания устройства. В свою очередь на одном вьгходе преобразователя 2 уровня устанавливается сигнал, близкий к нап{)яжению стабилизатора 6 напряжения, на другом - близкий к -U,. Аналогичный сигнал устанавливается на выходе одновибратора 3. Индикатор 4 светится. Одновибратор 3 выполнен по схеме мультивибратора. Парафазное управление сразу по двум входам делает этот мультивибратор ждущим и не дает ему возможность войти в режим автоколебаний. При подаче на вход компаратора 1 сигнал, близкого к -и (логический О), сигналы на его выходах и соответственно на выходах преобразователя 2 уровня меняют свои логические состояния на противоположные. Происходит запуск одновибратора 3. Транзистор 26 открывается, транзистор 27 закрывается, что приво3, индикатора 4, вход которого соединен с третьим выводом одновибратрра 3, первый и второй входы которого соединены соответственно с третьим и четвертым выводами преобразователя 2 уровня, первый и второй входы которого соединены соответственно с третьим и четвертым выводами компаратора 1, информационный вход которого соединен с входом устройства и с информационным входом компаратора 36, второй вход которого соединен с третьим выводом стабилизатора 6 напряжения, второй вход компаратора 1 соединен с третьим выводом стабилизатора 41 напряжения в канале с высоким исходным уровнем, положительная и отрицательная шины 34(+и),35(-и) устройства подсоединены наоборот.
Измерительная часть устройства - компаратор 1 - питается непосредственно от источника питания испытуемой схемы, а вся остальная часть питается
5 через стабилизатор 5 тока от стабили- 30
5
Q
.
0
5
затора 6 напряжения. Благодаря этому разделению возможен контроль логических схем с широким диапазоном напряжения питания.
Устройство работает следуюш,им образом.
При подаче питающего напряжения и при отсутствии входного сигнала на одном из выходов компаратора 1 устанавливается сигнал, близкий к -Up, а на другом - сигнал положительной полярности, амплитуда которого, в частности, определяется напряжением питания устройства. В свою очередь на одном вьгходе преобразователя 2 уровня устанавливается сигнал, близкий к нап{)яжению стабилизатора 6 напряжения, на другом - близкий к -U,. Аналогичный сигнал устанавливается на выходе одновибратора 3. Индикатор 4 светится. Одновибратор 3 выполнен по схеме мультивибратора. Парафазное управление сразу по двум входам делает этот мультивибратор ждущим и не дает ему возможность войти в режим автоколебаний. При подаче на вход компаратора 1 сигнал, близкого к -и (логический О), сигналы на его выходах и соответственно на выходах преобразователя 2 уровня меняют свои логические состояния на противоположные. Происходит запуск одновибратора 3. Транзистор 26 открывается, транзистор 27 закрывается, что приво
13
дит к изменеь ию входного сигнала од- новибратора 3 на противоположный. Индикатор fj канала не светится, В течение порядка 100 мс (это определяется параметрами RC цепей одновибратора 3 и скважностью входного сигнала) работа этой части схемы уже не зависит от входных сигналов. По истечении перезаряда емкостей одновибратора 3 схема оказывается готовой к очередному запуску, но теперь уже положительным фронтом (т.е. при появлении логической 1). При этом схема работает аналогично,
Та;ким образом, если длительность импульса короче времени перезаряда емкостей одновибратора 3, то его прохождение вызывает индикацию в течение порядка 100 мс, В противном случае время свечения индикатора определяется длительностью этого импульса.
При измерении периодической последовательности импульсов происходит периодическое мигание индикатора 4,
Разряд конденсаторов 28 и 29 одно- вибратора 3 происходит через базовые резисторы 30 и 31, являющиеся входными для одновибратора 3, Таким образом, время разряда емкостей однониб- ратора 3 зависит от скважности входного сигнала.
Благодаря- этому в рассматриваемой схеме предусмотрена зависимость частоты мигания индикатора от скважности входного сигнала,
Преобраз ователь 2 уровня служит для преобразования нестабильных входных уровней (так как компаратор 1 питается от напряжения проверяемых схем) в стабильные выходные уровни.
Канал с высоким исходным уровнем работает аналогично каналу с низким исходным уровнем. Следует отметить,
При свечении индикаторов обоих каналов измеряемый уровень соответствует логической 1.
При свечении индикатора 4 канала с низким исходным уровнем измеряемое напряжение находится между уровнями логической 1 и логическо ч: О, При отсутствии свечения индикаторов обоих каналов измеряемое напряжение соответствует логическому О. При мигании измеряемый сигнал является периодической последовательностью.
15 Формул
изобретения
0
0
5
0
1. Логический пробник, содержащий первый, второй ог.повибраторы, первый, второй индикаторы, первый и второй компараторы, первые входы которых объединены, отличающийся тем, что, с целью расп1ирения области применения, в него введены первьй и второй преобразователи уровня, пер- 5 вьй и второй стабилизаторы напряжения, первьй и второй стабилизаторы тока, причем первые выводы первого и второго компараторов, первого преобразователя уровня, первого одновибратора, первого индикатора, первого стабилизатора напряжения и первого стабилизатора тока соединены с отрицательной шикой питания.устройства положительная шина питания которого соединена с ваорыми выводами первого и второго компараторов, с первыми вь;- водами второго преобразователя уровня, второго одновибратора, второго индикатора, второго ртабилизатора напряжения и второго стабилизатора тока, второй вывод которого соединен с вторыми выводами первого одновибратора, первого преобразователя уровня, первого индикатора и первого стабили
название | год | авторы | номер документа |
---|---|---|---|
Логический пробник | 1981 |
|
SU995030A1 |
Пробник для проверки логических устройств на микросхемах эмиттерно-связанной логики | 1983 |
|
SU1108373A1 |
Электрический пробник СИП | 1987 |
|
SU1492317A1 |
Устройство для автоматизированного контроля параметров реле | 1985 |
|
SU1265704A1 |
Логический пробник | 1984 |
|
SU1215071A1 |
Пробник для диагностики логических схем | 1982 |
|
SU1084750A1 |
Логический пробник | 1984 |
|
SU1205085A1 |
Логический пробник | 1981 |
|
SU1019378A1 |
Устройство для перезапуска и контроля электропитания микроЭВМ | 1989 |
|
SU1797122A1 |
УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ РАДИАЦИИ | 1992 |
|
RU2030765C1 |
Изобретение предназначено для контроля логических элементов при настройке и эксплуатации цифровой радиоэлектронной аппаратуры. Логический пробник состоит из двух идентичных каналов высокого и низкого исходных уровней (ИУ), Канал низкого ИУ содержит компаратор 1, включающий транзисторы 7-10 и резисторы (Р) 11-14, преобразователь 2 уровня, включающий Р 15, 16 и транзисторы 17,18, стабилизатор 5 тока, реализованный на поле-, вом транзисторе 19, стабилитрон 6 напряжения, реализованньй на стабилитронах 20, 21, одновибратор 3, - включающий транзисторы 26, 27, конденсаторы 28, 29 и Р 30-33, индикатор 4 в виде транзисторного ключа ( гран- зистор 22, Р 23, 24) со светодиодом 25, Канал высокого ИУ содержит компаратор 36, преобразователь 37 уровня, одновибратор 38, индикатор 39, стабилизаторы 40 и 41 тока и напряжения соответственно. Логический пробник имеет расширенную область использования, 1 з,п, ф-лы, 1 ил. (Л
что канал с высоким исходным уровнем- затора напряжения, второй вьшод перво- это канал, регистрирующий переходы го стабилизатора тока соединен с втр- между высоким (логическая 1) и низ- рым выводом второго одновибратора, КИМ (логический 0) или средним ис- второго преобразователя уровня, второ- ходными уровнями. Канал с низким ис- го индикатора и второго стабилизатора ходным -ровнем - это канал, регистри- напряжения, третий вывод которого
рующий переход между низким и высоким или средним исходными уровнями, Исходные уровни заводятся на второй вход соответствующего компаратора 1,
Логический уровень входного сигнала определяется комбинацией свечения индикаторов как в статическом, так и в динамическом режимах.
соединен с вторым входом первого KONT- паратора, третий и четвертый выводы которого соединены соответственно с первым и вторым входами первого преоб- gg разователя .уровня, третий и четвертый выводы которого соединены соответст венно с первым и вторым входами первого одновибратора, третий вывод которого соединен с входом первого индисоединен с вторым входом первого KONT- паратора, третий и четвертый выводы которого соединены соответственно с первым и вторым входами первого преоб- gg разователя .уровня, третий и четвертый выводы которого соединены соответст венно с первым и вторым входами первого одновибратора, третий вывод которого соединен с входом первого индикатора, третий вывод первого стабилизатора напряжения соединен с вторым входом второго компаратора, третий и четвертый вьгаоды которого соединены соответственно с первым и вторым входом второго преобразователя уровня, третий и четвертый выводы которого соединены соответственно с первым и
вторым входами второго одновибратора, ю йена с первым входом одновибратора.
третий вывод которого соединен с входом второго индикатора, первые входы первого и второго компараторов соединены с входом устройства.
2, Логический пробник.по п.1, отличающийся тем, что од- новибратор содер;иит первый, второй транзисторы, первый, второй, третий, четвертый резисторы, первый и второй
Редактор С,Пекарь
Составитель В.Юхлин Техред Л.Сердюкова
Заказ 2267/45
Тираж 772
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
конденсаторы, причем эмиттеры первого и второго транзисторов соединены с первым выводом одновибратора, второй вывод которого соединен через первый резистор с коллектором первого транзистора и через второй резистор с коллектором второго транзистора, база которого че|)ез третий резистор соедивторой вход которого через четвертый резистор соединен с базой первого транзистора и с первым выводом первого конденсатора, второй вывод которого соединен с коллектором второго .. транзистора, база которого через второй конденсатор соединена с коллектором . первого транзистора и с выходом одновибратора.
Корректор Г.Решетник
Подписное
Пробник для проверки цепей логических устройств | 1982 |
|
SU1112325A1 |
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Авторы
Даты
1988-05-23—Публикация
1986-01-03—Подача