Изобретение f) riiociiTC и к импульс;- 11ОЙ и анфрож) технике.
Целью изоГфетения является повышение быстродействия актилной ii. J- грузки.
На чертеже представлена схеил ак- тииной нагрузки.
Актинная нагрузка содержит управляющий транзистор 1 , выходной i-pan- зистор 2, дополнительный резистор 3, токозадающий резистор А, диод 5, форсирующий конденсатор 6, выходную шину 7 и шину 8 питания. На чертеже изображен также оконечный транзистор 9 цифровой схемы с открытым коллектором 10,
Анод диода 5 объединен с эмиттером выходного транзистора 2 и является выходом 7 схемы, первый вывод токоз дающего- резистора 4 соединен с базой выходного транзистора 2, коллетор которого объединен с вторым выводом токозадающего резистрра 4 и подключен к шине 8 питания, база уп- равляющего транзистора 1 соединена с первым выводом форсирующего конденсатора 6, с первым выподом дополнительного резистора 3 и с катодом
последнео псогд.ч иышипшмо, если транзистор 1 1ч 1: маниеп1,1Й, л транчис- тор 2 кремниеный),
При отпирании окон(чнг)го транзистора 9 управляющий транзистор 1 остается откр|.1тым, а транзистор 2 запертым. Емкости., под1 люченная к выходу 7, разряжается через тр.ипчстор 9.
При запирании оконечного транзистора цифровой схем1-1 (к моменту окончания рассасывания заряда его базы) напряжение на базе управляюа1его транзистора 1 фиксируется заряжонн1г7 конденсатором 6, в то время как напряжение на его эмиттере, соединенном с выходом 7, уветгичивается, в результате транзистор 1 закрывается, а выходной ранзистор 2 открырл :. тся тoкo от источника питания через токозадаю- щий резистор А. Емкость, подключенная к выводу 7, заряжается эмиттер- ным током транзисторе 2, в 0 раз превосхоДя1цим ток резистора А.
Чтобы выходной транзистор 2 бьш открыт в течение ьсего времени заряда емкости, иодк. гюченной к выходу 7, постоянная времени , цепи Сазы транзистора 1 должна быть в 5-6 раз
название | год | авторы | номер документа |
---|---|---|---|
Преобразователь логических уровней | 1987 |
|
SU1466004A1 |
Амплитудный формирователь | 1989 |
|
SU1698964A1 |
Ячейка временной задержки импульсов | 1980 |
|
SU945967A1 |
Импульсный модулятор | 1980 |
|
SU932610A1 |
Устройство выборки и хранения | 1988 |
|
SU1571680A1 |
КОНВЕРТЕР ПОСТОЯННОГО НАПРЯЖЕНИЯ | 2011 |
|
RU2479101C1 |
БИПОЛЯРНЫЙ КЛЮЧЕВОЙ КАСКАД | 2013 |
|
RU2524679C1 |
Формирователь импульсов | 1981 |
|
SU1081781A2 |
Импульсный источник тока | 1982 |
|
SU1034181A1 |
УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ СИЛОВЫМ ТРАНЗИСТОРНЫМ КЛЮЧОМ | 1991 |
|
RU2012982C1 |
Изобретение относится к импульсной и цифровой технике. Цель изобретения - повышение быстродействия активной нагрузки. Устройство содержит управляющий транзистор 1, выходной транзистор 2, дополнительный резистор 3, токозадающий резистор 4, диод 5, форсирующий конденсатор 6, выходную шину 7 и шину питания 8. За счет введения управляющего транзистора 1, дополнительного резистора 3 и форсирующего конденсатора 6 активная нагрузка обеспечивает увеличение коллекторного тока оконечного транзистора цифровой схемы при его запирании. Это приводит к уменьшению степени насыщения оконечного транзистора и повышению быстродействия. 1 ил.
диода 5, коллектор управляющего тран- 30 больше постоянной времени / м.е35
зистора 1 соединен с базой выходного транзистора 2, второй вывод дополнительного резистора 3 соединен с вторым выподом форсирующего конденсатора бис шиной 8 питания, эмиттер управляющего транзистора 1 соединен с эмиттером выходного транзистора 2 и с коллектором 10 оконечного транзистора 9 цифровой схемы.
Активная нагрузка работает следую- 40 щим образом.
В любом статическом состоянии (открыт, закрыт) оконечного транзистора 9 цифровой схемы управляющий транзис /ор 1 открыт и насьпцен током 45 базы от источника питания через дополнительный резистор 3. Выходной транзистор 2 закрь Т и ток, потребляемый от источника питания, ограничивается токозадаюии1м резистором А, (уело-, вие насьш;ения транзистора 1 : Кз Ыр Н, где R , R. - сопротивления резисторов 3, А; - коэффициент усиления транзистора 1 по току; N 2-3 - копи эмиттера. Отсюда, учитывая приведенное выше условие насыщения, получим оценку емкости форсирующего конденсатора 6
Cg7. (5-6) ,Л /5 )- ,
где
1суммарная емкость, связанная с выходом 7 и коллектором транзистора 9.
Формула изобретения
Активная нагрузка цифровых схем с открытым коллектором, содержащая выходной транзистор, токозадающий резистор и диод, анод которого объе- динеи с эмиттером выходного транзистора и является выходом схемы, первый вывод токозадающего резистора соеди- иен с базой выходного транзистора, коллектор которого соединен с вто- рым выводом токозадающего резистора и с шиной питания, отличающаяся тем, что, с целью повыэффициент нас1 щения; условие надежно-,, шения быстродействия, в нее введены
го запирания транзистрра 2; напряже- ние насыщения коллектор - эмиттер транзистора 1 меньше напряжения отпирания база - эмиттер транзистора 2;
управляющий транзистор, дополнитель ный резистор и форсирующий конденсатор, причем база управляющего транзистора соединена с первым выводом
5
пи эмиттера. Отсюда, учитывая приведенное выше условие насыщения, получим оценку емкости форсирующего конденсатора 6
Cg7. (5-6) ,Л /5 )- ,
где
1суммарная емкость, связанная с выходом 7 и коллектором транзистора 9.
Формула изобретения
Активная нагрузка цифровых схем с открытым коллектором, содержащая выходной транзистор, токозадающий резистор и диод, анод которого объе- динеи с эмиттером выходного транзистора и является выходом схемы, первы вывод токозадающего резистора соеди- иен с базой выходного транзистора, коллектор которого соединен с вто- рым выводом токозадающего резистора и с шиной питания, отличающаяся тем, что, с целью повыуправляющий транзистор, дополнитель ный резистор и форсирующий конденсатор, причем база управляющего транзистора соединена с первым выводом
Г 1 :;977396
ф(1р ирукчцеГ11 Kciiuu iKMiop.), с- мернымлсиюлмитсльног-о резистора соединен с
рыгзодом донс лпш г.(И о ре-щсторл ивторым форсирующогч-) кондснкатодом диода, коллектор управляюще-саторл и с шнипй питания, гl иттep
Г о транзистора соединен с базой пы-упрапляюи1ег о транзистора соединен с
ОДНОГО транзистора, BTopoi i вывод-эмиттером выходного транзистора.
Титце У., Шенк К | |||
Полупроводниковая схемотехника | |||
М.: Кир, 1982, с | |||
Прибор для очистки паром от сажи дымогарных трубок в паровозных котлах | 1913 |
|
SU95A1 |
Авторы
Даты
1989-07-30—Публикация
1987-06-11—Подача