Изобретение относится к вычислительной технике и может быть использовано при построении мультипроцессорных систем повышенной надежности и живучести.Целью изобретения является повьппе- ние отказоустойчивости.
На чертеже представлена схема устройства.
На схеме обозначены шины 1 магистрали, согласующие резисторы 2 и 3, модули 4, элемент И 5, третий 6, первьш 7 и второй 8 элементы ИЛИ, второй 9 и первый 10 триггеры, п одно- вибраторов 11, (п+1)-й одновибратор 12, транзисторные ключи 13 и коммутационные элементы 14 группы.
Коммутахщонными элементами могут быть, например, плавкие перемычки, отключающие цепь при определенном токе линии.
Устройство работает следующим образом.
Первоначально сигналом начальной установки устройство приводится в исходное состояние. Цри этом транзисторные ключи 13 закрыты, на шинах 1 магистрали установлен высокий потенциал. При работе модуля 4 и передаче единичных логических сигналов на соответствующих шинах 1 магистрали устанавливается низкий (нулевой) потенциал. При этом происходит срабатывание одновибратора 11. Его параметры выбраны так, что при нормальной работе системы его срабатьюание не происходит. При неисправности, например, при отказе одного из элементов модуля 4 на соответствующей шине магистрали срабатывает одновибратор 11, соединенный с неисправной шиной магистрали.
Единичный сигнал с выхода этого одновибратора 11 через элемент ИЛИ 6 вызывает срабатывание триггера 10. Сигнал с выхода триггера поступает на входы установки модулей 4 и переводит их в исходное состояние, одновременно в исходное положение переходит сработавший одновибратор 11. Далее через
i
(Л
Ui
31509
заданную задержку происходит срабатывание одновибратора 12. Его параметры выбраны так, чтобы его срабатывание произошло после установки всех моду- лей 4 в исходное состояние. После появления сигнала на выходе одновибратора 12 срабатьгоает триггер 9. При этом транзисторный ключ, соединенный с дефектной шиной, имеющей нулевой потен- циал, открывается и через этот транзисторный ключ, соответствующий коммутационный элемент и дефектный прямопе- редатчик модуля 4 идет ток, который отключает данный коммутационный эле- мент, например, при использовании плавкой вставки она перегорит. Потенциал дефектной шины становится единичным, транзисторный ключ 13 закрывается, так как потенциал на его эм- митере не меньше, чем потенциал на его базе.
После того, как на всех шинах 1 магистрали установится высокий потенциал, срабатьшает элемент И 5 череа элемент ИЛИ 8 устанавливает триггеры 10 и 9 в исходное состояние. Система устанавливается в исходное состояние. Дефектные прямопередатчики отказавшего модуля 4 отключены от шины маг-). рали. Формула изобретения
Устройство для отключения модулей от магистрали, содержащее первый и второй элементы ПЛИ, первьй триггер и по два согласующих резистора на каждую шину магистрали, причем первые вьшоды всех пар согласующих резисторов объединены и являются входами ycTройства для подсоединения к соответствующим шинам магистрали, а вторые их выводы соединены соответственно с ши-ной питания и шиной нулевого цотенци- ала устройства, первые входы первого и второго элементов ИЛИ объединены и являются установочным входом устройства , выход второго элемента ШШ соединен с установочным входом первого триггера, отличающееся тем, что, с целью повьпиения отказоустойчивости, в устройство введены третий элемент ИЛИ, элемент И, второй триггер, (п+1) одновибраторов, где п - число шин магистрали, п транзисторных ключей и к групп из п коммутационных элементов, где к - число модулей, подключаемых к магистрали, причем запускающие входы п одновибраторов являются входами устройства для соединения с соответствующими шинами магистрали, установочные входы п одновибраторов объединены и подсоединены к выходу первого элемента ИЛИ, выходы п одновибраторов соединены с соответствующими входами третьего элемента I-LTM, выход которого соединен с синхровходом первого триггера, прямой выход которого соединен с устано- вочньм входом второго триггера, прямой выход которого соединен с базами п транзисторных ключей, коллекторы. которых подключены к шине питания устройства, а эмиттеры являются выходами устройства для подключения к соответствующим шинам магистрали и соединены с соответствующими входами элемента И, инверсный выход первого триггера соединен с запускающим входом (п+1)-го одновибратора и с вторым входом первого элемента ИЛИ и являет- ся выходом устройства для подсоединения к шинам блокировки модулей, выход (п+1)-го одновибратора соединен с синхровходом второго триггера, первый вывод каждого коммутационного элемента к групп является входом-выходом устройства для соединения с соответствующей, шиной магистрали , второй вывод каждого коммутационного элемента к групп является входом-выходом устройства для подсоединения к соответствующему входу-выходу управления и данных модуля, выход элемента И соединен с вторым входом второго элемента ШШ.
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО ОХРАННОЙ СИГНАЛИЗАЦИИ | 1991 |
|
RU2031445C1 |
Синхронизирующее устройство | 1977 |
|
SU658675A1 |
Транзисторный ключ с защитой от перегрузки по току | 1986 |
|
SU1345330A1 |
Одновибратор | 1980 |
|
SU892664A1 |
Одновибратор | 1981 |
|
SU980256A1 |
Устройство для автоматического учета распределения вызовов и отказов на сети телефонной связи | 1988 |
|
SU1570023A1 |
Ключ переменного тока | 1990 |
|
SU1725380A1 |
УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО КОНТРОЛЯ ГЕОМЕТРИЧЕСКИХ НЕРОВНОСТЕЙ КОЛЕСНЫХ ПАР ПОДВИЖНОГО СОСТАВА12 | 1973 |
|
SU384711A1 |
Автономная система энергоснабжения | 1989 |
|
SU1644357A1 |
Устройство для контроля времени срабатывания электроклапана | 1990 |
|
SU1748091A1 |
Изобретение относится к вычислительной технике и может быть использовано при построении мультипроцессорных систем повышенной надежности и живучести. Цель изобретения - повышение отказоустойчивости. Устройство содержит согласующие резисторы, элемент И, три элемента ИЛИ, два триггера, (N +1) одновибратор, группы коммутационных элементов. 1 ил.
Устройство для контроля магистралей ЭВМ | 1980 |
|
SU945868A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Ыевкопляс Б.В | |||
Микропроцессорные структуры | |||
- М.: Радио и связь, 1986, с | |||
Способ утилизации отработанного щелока из бучильных котлов отбельных фабрик | 1923 |
|
SU197A1 |
Авторы
Даты
1989-09-23—Публикация
1987-02-18—Подача