12
13
название | год | авторы | номер документа |
---|---|---|---|
Устройство для автокорреляционного приема сигналов с фазоразностной модуляцией первого порядка | 1986 |
|
SU1363518A2 |
Автокорреляционный демодулятор псевдослучайных сигналов с относительной фазовой модуляцией второго порядка | 2017 |
|
RU2660594C1 |
Система связи с фазоразностной модуляцией первого порядка | 1975 |
|
SU543194A2 |
СИСТЕМА СВЯЗИ С ФАЗОРАЗНОСТНОЙ МОДУЛЯЦИСТГПЕРВОГО ПОРЯДКА | 1974 |
|
SU451166A1 |
СПОСОБ ПЕРЕДАЧИ ИНФОРМАЦИИ С ПОМОЩЬЮ ШУМОПОДОБНЫХ СИГНАЛОВ И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ | 2007 |
|
RU2362273C2 |
Демодулятор псевдослучайных сигналов с относительной фазовой модуляцией | 2014 |
|
RU2625529C2 |
Устройство приема сигналов с трехкратной фазоразностной модуляцией | 1989 |
|
SU1635276A1 |
Автокорреляционный демодулятор псевдослучайных сигналов с относительной фазовой модуляцией | 2017 |
|
RU2660595C1 |
Демодулятор сигналов с фазоразностной модуляцией | 1978 |
|
SU790361A1 |
Автокорреляционное устройство для приема сигналов с фазоразностной модуляцией первого порядка | 1985 |
|
SU1256237A1 |
Изобретение относится к электросвязи. Цель изобретения - повышение помехоустойчивости. Адаптивный приемник содержит перемножители 1,2,9 и 10, линию задержки 3, фазовращатель 4, интеграторы 5 и 6, блоки памяти 7 и 8, сумматоры 11 и 12, пороговый блок 13 и решающий блок 14. Цель достигается путем обеспечения выбора по минимуму вероятности ошибки приема сигналов с фазоразностной модуляцией первого или второго порядка. 1 ил.
CI
G
If
Ю
I
яг
Выход
СП
4Ь
со
Изобретение относится к электросвязи и может быть использовано в системах дередачи сигналов с фазораз ностной модуляцией.
Цель изобретения - повышение помехоустойчивости путем выбора по минимуму вероятности ошибки приема сигналов с фазоразностной модуляцией первого или второго порядка.I
На чертеже изображена структурная электрическая схема предложенного приемника.
Адаптивный приемник сигналов с фазоразностной модуляцией содержит пер- |г одинаковых по амплитуде, но противовый 1 и второй 2 перемножители, линию 3 задержки, фазовращатель 4, первый 5 и второй 6 интеграторы, первый 7 и второй 8 блоки памяти, третий 9 и четвертый 10 перемножители, первый 11 и второй 12 сумматоры, пороговый блок 13 и решающий блок 14.
Адаптивный приемник работает следующим образом.
Пусть на его вход поступает сигнал x(t) asin(tu0t +cf), состоящий из п последовательно поступающих посылок, где п - целое число, а - амплитуда сигнала, W0- частота сигнала, if- фаза сигнала.
Рассмотрим три посылки:
20
25
30
положных по знаку сигнала, а на его выходе сигнал отсутствует.
Пороговый блок 13 срабатьюает и решающий блок 14 подключает на свой выход сигнал с выхода интегратора 5, т.е. в случае отсутствия неаддитивных помех происходит выбор приемника с ФРМ-1.
Если в канале связи появляется неаддитивная помеха , сигнал на входе адаптивного приемника имеет вид:
х „, (t) asin (we +#t + ifn(,
(n-l)T t 4nT,
x n(t) asin (co0+ i)t + чп nT t(n+l)T,
,(t) asin (wct ,),
(n-l)T t inT;
aain(to0t
+ 4,.
xh(t )
nT t Ј(n+l)T, ХГ1+,С asin(w0t + 4V,), (n+l) (n+2)T,
где , tfn,
if, - фазы (n-1), n,(n+l), посылок сигнала соответственно j Т - длительность посылки
сигнала.
Пусть разность фаз между n-й и (п-1)-й посылками равна разности фаз между (п+1)-й и n-й посылками и составляет ЧГ , т.е.
М-п
(У.-Чм) ( v« . Тогда на выходе сумматора 11 синал пропорционален косинусу второй
разности фаз (t/n- М,,., ) ( V - ) в О и равен
а Т
а4 Т
Uafx(t)j - -jcos 0 -у- ,
304
где (t)J- напряжение на выходе
сумматора 1 1 .
На выходе интегратора 5 сигнал пропорционален косинусу первой разности фаз ( Ч п MV-, ) и равен
0,
cos
-а5Т
где иг tx (t)- напряжение на выходе
интегратора 5.
Таким образом, на входы дополнительного сумматора 12 поступают два
положных по знаку сигнала, а на его выходе сигнал отсутствует.
Пороговый блок 13 срабатьюает и решающий блок 14 подключает на свой выход сигнал с выхода интегратора 5, т.е. в случае отсутствия неаддитивных помех происходит выбор приемника с ФРМ-1.
Если в канале связи появляется неаддитивная помеха , сигнал на входе адаптивного приемника имеет вид:
х „, (t) asin (we +#t + ifn(,
(n-l)T t 4nT,
x n(t) asin (co0+ i)t + чп nT t(n+l)T,
x n+1(t) asin( ы„ + J)t + tfn+, t (n+l)T t 4(n+2)T,
но на выходе сумматора Il остается без изменения, так как Р (ФРК-2) in var ,
40
45
50
55
Вместе с тем сигнал на выходе интегратора 5 пропорционален cos (tfn- Ч п-1 + Ч ) где Длительность задержки сигнала в линии 3 задержки, которая выбирается из условия t Т.
В связи с этим разностный сигнал на выходе сумматора I2 отличен от нуля и в случае превышения его по- рового значения срабатывает пороговый блок 13 и решающий блок 14 подключает на свой выход сигнал с выхода сумматора 11 приемника с ФРМ-2.
Таким образом при превышении уровня неаддитивных помех порогового осуществляется выбор приемника с ФРМ-2.
Пороговый уровень помехи ( nof ) выбирается из условия
r-WU«wош
(ФРМ-2)7
где Рв„(ФРМ-1),
POU(ФРМ-2) - вероятность ошибки
приема сигнала в премниках с ФРМ-1 и с ФРМ-2, соответственно,
т.е. пороговый уровень неаддитивных помех выбирается из условия равной вероятности ошибок приема сигнала в приемниках с ФРМ-1 и ФРМ-2.
t
Таким образом, предложенный адаптивный приемник сигналов с фазораз- ностной модуляцией обладает лучшими показателями помехоустойчивости по сравнению с каждым из приемников с ф зоразностной модуляцией первого или второго порядка, взятыми в отдельности, так как, имея в своем составе оба эти приемника, он оптимальным образом (с точки зрения минимума вероятности ошибок приема сигнала) выбирает приемник с ФРМ-1 или ФРМ-2.
Формула изобретения
Адаптивный приемник сигналов с фазоразностной модуляцией, содержащий первый и второй перемножители, первые входы которых соединены с входом линии задержки, выход которой подключен к входу фазовращателя, и к второму входу первого перемножителя,
выход которого через первый интегратор соединен с первым входом третьего перемножителя и с входом первого блока памяти, выход которого подключен к второму входу третьего перемножителя, выход которого соединен с первым входом первого вентилятора сумматора, второй вход которого подключен к выходу четвертого перемножителя, второй вход которого подключен к выходу второго блока памяти, вход которого соединен с первым входом четвертого перемножителя и с выходом этого интегратора, вход которого подключен к выходу второго перемножителя, второй вход которого соединен с выходом фазовращателя, о т- л и ч а ю щ и и с я тем, что, с целью повышения помехоустойчивости путем выбора по минимуму вероятности ошибки приема сигналов с фазоразностной модуляцией первого или второго порядка, в него введены решающий блок, пороговый блок и второй сумматор, выход которого соединен с входом порогового блока, выход которого соединен с первым входом решающего блока, второй вход которого подключен к выходу первого интегратора и первому входу второго сумматора, второй вход которого соединен с выходом первого сумматора ь с третьим входом решающего блока,
Окунев Ю.Б | |||
Системы связи с инвариантными характеристиками помехоустойчивости,- М | |||
: Связь, 1973, .с | |||
Выбрасывающий ячеистый аппарат для рядовых сеялок | 1922 |
|
SU21A1 |
Авторы
Даты
1990-01-30—Публикация
1988-03-28—Подача