Изобретение относится к импульсной технике, предназначено для использования во входных и логических цепях широкодиапазонных времяимпульс- ных преобразователей и измерительных приборов (частотомеров, фазометров), а также обнаружителей сигналов на фоне широкополосных помех и является усовершенствованием устройства по авт. св. 961130.
Целью изобретения является расширение диапазона рабочих частот устройства.
На чертеже приведена функциональная схема формирователя.
Формирователь импульсных сигналов включает в себя входной усилитель-ограничитель 1 , управляющий вход которого подключен к выходу генератора 2 тактовых импульсов .Инверсный выход выходного усилителя-ограничителя 1 и выход генератора 2 тактовых импульссв соединены соответственно с первым и вторым входами блока 3 управления. Первый и третий, второй и четвертый выходы блока 3 управления подключены соответственно к суммирукщим и вычитающим входам первого 4 и второго 5 реверсивных счетчиков импульсов, выходы которых через первый 6 и втоОЪ W
ел
Ю
:л
го
i
рои 7 л см ii-u ipa i opi чоч к третьему и четиерт м нхонм блока J соответстнонно. Пятый, тестон и седьмом входы бчоьа 3 ynp i в соедини ны соответственно г прямым выходом входного утилитетя-ограничителя 1, обьединенного входом г точной шиной устройства и ным дами rpt ьег о 8 и четвертого Ч деиисЬрат орон . Входы третьего дешидфа горл 8 объединены с соот не гствутчими вхо ыми первого де- шифра i ора 6, РЬГХОЛ которо о подкчю- чен к первому вхсп асннхрпнпого i Mirrepa 10, сбъепннечно о выходом с выходной шиной с юрмиров т ( тя , Вто- иой ВУ |Д асинхронного триггера 10 поключен к выхо i,y второго детисЬгм гора 7, соединенного Влог vn соогвет- ствующимн ичг t IMH четвертого дешиЛ- рлт опя Ч .
Ьток viipan leiniH с iitp/иит. первый 11, второй 12, третий 13, четвертый 1ч элементы И, mi oni которых явтяются соответственно первым, вю- рым, третьим и четвертым ппхотами бчокп 3, и счетный трип ер IS. Выход счетного триггер 1S сое инел г neoBin i нхс дями neproio 11 и третьего 13 iieMPHioR И, i ьчои является вiорым вход м i ih i $ и обьепинсн с першгми иходямп вторсн 1 и четвертого 14 зпементон II, вторив в оды которых ораяуют соответственно ipe тин и четвертый входы бпов 3. Второй в on первого чементс1 И 11 COL динен L трет пим BXOJIOM чо 1 нерто о элемент t } } и яв уяетсч первим хо- дом б ока 3 управления, янш вход которого С1един°ч с вторьп и о т, ом третьего -элзмеш И 13 и третьим входом второго шемента И 12. Шестой и седьмой входи 6j ь т i ост- единены с 1рет ими вхо (дми c.oot ветственно первого 11 и третьего 13 элементов f, чегнер 1 о .( которых объединены с и с вт рым входом бпока 1 ТВПРНИЯ.
Влоднои vcn IT епь-ui раничит ель 1 включает в ceo coficineinio усипи- тель-ограничнт аг ь 16 и (.ннлргищ и D-триггер 17, ь торотс) об- пазуют ( оо г РР i r TBf нчо linnepLfni и прямой л( 1НТС я- прчничнте- ля 1 , упр inmpiM 1 и од i i оГч г тинен- ного с в (ом 1)-т inirr epi 17 а вхг|ДН( и пинii р си IHTOTI ограничит IT 1Ь « i in 1ЯППИМ входом.
д
,
Ю
15
20
25
6iS25i
Формирор i те ть UMiivnbCHbi ii naniin работает с 1ед Н)Г(Им ofpTj M.
Вводной гармонический сигнал поступает на входной уtилитеть-огранн- читель 1 , преобразуется в поспе- довательность прямоуголоных импульсов, соответствующих по длитечьно- с ги попорине перио ta 1 игнача. Эти импупГ)СЫ с выхода входном снпителя- ог раничит еля 1 чере-ч блок 3 правпе- ния задают раб nepnoi о и второго реверс ШН(гх счетчикон i и 5 тчким )тр юм, по во время пеисгвия отрйиат t ч .ной по гуво гны (Игната ,)r и in с к т ЧН1-, например первый 4, ртбс iatT HI i чммировтцие, второй S - HI вычиттчие а но время дей- стпня пол ел ыюи иолувотнп сигнала - нтопсфоi .
Счетные импульсы с част мои fn поступают в сп ток 3 упртвления с i енр- раторт 2 iактовых иппутьеов, где с помощью очечного триггера 1 rj Лорми- послег она ге.чьность (четных им- ПУПЫ.ОВ, имеищая частоту i0/2. Им- iiyirtcbi частотой Г0/2 поступают через зпсмснты (1 11 и 14 на входы суммирования ткр ого 4 и вторе) о Ь ревер- сивно. снгчиков, а с часто i ой t0 череч пем€нты И 12 и 14 - на н- вюг;ы вычитания. Выхот генера- горт сое uiHЈH также с (ополнитеть- ными входами литементов И 11 и 13 ис- хотя и з УСЛОВИЯ обеспечег ия единства затержек дня Лронтов счетных сигначов на обоих тактовых входах ререрснБных счетчиков + и S. Это пот- вотяв обеспечить работоспособность реверсиинь-х счетчиков 4 и 5 на предельно ЕМСОКИХ частотах генератора 2, что, ь свою очередь, появотяег расширить дитатон рабочих частот устройства в сторону верхних частот.
Синхронный D-триггер 17, входящий в состав входного усилителя-ограничителя 1, обеспечивает синхронизацию выходных импульсов усилителя-ограничителя 16 импульсами тактового генератора 2 для устойчивой работы реверсивны счетчиков 4 и 5 при квантовании попуволн входного сигнала по времени. При этом код, регистрируемый первым 4 и вторым 5 реверсивными счетчиками в режиме суммирования, не может превышать кода, фиксируемого соответственно третьим 8 и четвертым 9 деииЛраторами, при срабатывании которь- прекращается подача им30
40
45
50
55
f.T/4.
п ibrnn fenepnopa HI с vMMHpvH iHH
ВХПГ первого Ь ИЛИ FfTopnio 5 ftiei Ml
ка имлульгон. Это необходимо цля исключения возможности перепопнения счетчиков при ДЛНТРЦ мости по УВОПШ вхопно о сиг на т, превьп чоп,ей максимальное время по пни о ч.пю тения счетчика ИМПУЛГ амн с частотой Г0/, т.е. дтя расширения i юна pa бочих сигналов в облтсть ни и и частот. Рсти же та BI(мч но u i inu периотл входш i с IM пал тр пч1 Р или четвертьп- 9 трчиФр чт oj н HP cp t багыяают, то к мсмеч оюнчми я процесса о ммиро пнин i t твет. TF юшем счегч тке f4 nt т тип in коп
1/1 , г е Т - пс рио i н о и ( и напа.
КОД, рГГИС ТрИрУРМНМ РН Iх с
Bepi Игзным счетчик iM f nnp«,j irn
СТВИЯ Три Н,аТ IP НОЯ О i i I СИ напа, считывает (я но BPCMI IPI с - B.I i
ПОЛО КИТРЛШОИ ПО t Hi Т ПИ ( ЧТСТ
f0 в два рати бочмнрн, Ч(м частот-, суммирования. R момент HI ни,i
ветст .ии по к вине ч ж i- ления, кол MicTHHorr счетчика по- сгигает путево о зн,меняя, ioi pot регистрируется первим ,и шиЛп i u p и
Пол дрис1внеч упри IHIOI е о i a- пряжения с вуола ncjinoro it iiuSp гора 6 блок 3 vnpin тения i рп р i 11 ib- неишее СЧРТНЫ i iffne на вычитающии ч pnoi о р«. ирсив- ного счетчика, по тержичач его в ну- аевом состоянии г in cit туюпей отрицательной пол/но н i емп i ia . Лнатогично работает и второй реверсивный счетчик 5 с юд} ТЮЧРННШ-ГИ к нему четвертым пополнит тьным леишЛ- ратором 9 и вторым детиЛрлором /, н регистрируемни им момент вр емрни считывания располагается в отрицательной полуволне сигнала, соответствующей половине времени накопления в течение ПОНОАИТРПЬНОЙ полуволны.
Под действием имтг гоп привязки с выхода первого и nropoiо дешифраторов 6 и 7 переключается пoд ноченный к ним триггер 10. Фронты и срезы импульсов, формируемых этим триггером, привязаны либо к серединам входных сигналов на высоких частотах, когда t Т/2, либо отстоят на низких частотах, когда t.
nrxxx
Т/2, от перепадов входных сигналов на интервал времени trnax/2. Для упрощения струк0
5
0
5
T/.
перно о i второго дршнфр n r рои Ь и 7 считы IHHP к(Ла перво о и гч о- рог о ревсм сивных счетчиков Ь и S но 01 MUfci влят ь fie до ну lenor о i одч , как опт ано nbmie, а ио с 1РДук П1 го iод1, cootВРi(тв юпего -1 цпн единицам но тех разрядах. При этом в качь ( i ве lepnoro и Biopoici рпиЛра- н I ° ч 7 можно ИСРО 1х. 1овать спр- 1ЧИ1 , и-ц ьп омпыи разряг укяттнпых с i i iKi г i ннвррс йен .
i т i с 1 прпом, на ас инхрон- ит с IT Hilt 10 пудп г (Ьормиров,1Н имп i i i I ll i in нал и i копиях рас - шире iiH r i n1 iimom ч i м т вход- i м i t . i ji , причем при меньшении
TI ioi i rn i ого сигнчл,, т е. мри чепчгч 1г лпитс ты ос т и его риод i h i HI мтксималыю допустимом, ipi t i4i мои третьим 8 цстпертим
9icivbpiropiMir i HI на юн , ртбот огпо- i (чин м стро|1(тна не нарушается,
ч о н( х i нов i АНО дин пгир кодиапа юн- нь1-, (hopN и IOBIT ( леи H -invjibc 1 ых ( ш naif 1 В ,
1 о р м у j i итооретения
1.(Топчи; опат епь HM iviibciii.i снгна- ЧР i р аи i . в .М 30 , о т л и ч а- к ц i и с я TLM, (, с цепью рясш - pf HI н «и i i на P.I i (их ч и тот , i не10доюши с .но i i едены т ретин и деьигЬраторы, входы кото- ры cof/uii Piibi соответственно с вп ч- дамн ritpBoro и второ о pi верснв ых счетчиков импульсов, а выхоли - шест ым и сг пьчьпч НХО11МН блока управления, ко- торье в бпоке управтения полкпючены
к третьим допо шительным входам соответственно первого и третьего эпе- ментов И, четвертые j-опотнительные входы которых объединены между собой и i вторым входом блока управления, причем выход генеттгора тактовых импульсов соединен с управляющим входом РХОДНО о усилите тя-ограннчителя.
2.Формирователь по п. 1, от л и- чающийся тем, что входной тилитель-ограничитель содержит собственно усилитель-ограничитель и син- уронный D-триггер, управлявший вход
г оторого через угипитель-ограничи- тель соединен с входом входного усилителя-ограничителя, прямым ч инверсным выходами которого являются соответственно прямой и инверсный выходы синхронного D-триггера, тактовый вход которого объединен с управляющим входом входного усилителя-о рани нтеля.
0
5
0
5
0
5
название | год | авторы | номер документа |
---|---|---|---|
Устройство контроля сигналов импульсной последовательности | 1989 |
|
SU1635265A1 |
Стробоскопический измеритель временных интервалов | 1988 |
|
SU1656468A1 |
Цифровой детектор частотно-манипулированных сигналов | 1979 |
|
SU879812A1 |
Устройство автоматической регулировки амплитуды видеосигнала | 1987 |
|
SU1533014A1 |
Формирователь импульсных сигналов | 1984 |
|
SU1181126A1 |
Формирователь импульсных сигналов | 1981 |
|
SU961130A1 |
Формирователь импульсных сигналов | 1990 |
|
SU1798900A1 |
Устройство для измерения фазовых сдвигов | 1985 |
|
SU1287036A1 |
Устройство для приема сигналов с относительной фазовой модуляцией | 1989 |
|
SU1635278A1 |
Коррелятор | 1981 |
|
SU1024933A1 |
Изобретение относится к импульсной технике и предназначено для использования во входных и логических цепях шнрокодиапазонных время- импульсных преобразователей и измерительных приборов(частотомеров, фазометров), а также обнаружителей сигналов на фоне широкополосных помех. Пень изобретения - расширение диапазона рабочих частот - достигается рпе- дением в состав формирователя третьего 8 и четвертого 9 дополнительных дешифраторов с гоот нетствуюпими связями и выполнением входного усилителя- ограничшеля 1 синхронизируемым по выхочу сигналами тактового генератора 2, что обеспечивается подключением к ni.ry.irp усилителя-ограничителя 16 синхронного D-триггера 17. Кроме того, Формирователь содержит блок 3 управления, первый 4 и второй 5 реверсивные счетчики импульсов, первый 6 и второй 7 основные депгпЛ- раторы и асинхронный триггер 10. При этом блок 3 управления содержт элементы И 11-14 и счетный триггер 15. 1 з.п.ф-лы, 1 ил. Ј (Л
Формирователь импульсных сигналов | 1981 |
|
SU961130A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1991-03-15—Публикация
1988-10-11—Подача