Изобретение относится к радиотехнике и связи и может быть использовано при построении управляемых генераторов.
Целью изобретения является уменьшение нелинейных искажений и повышение стабильности амплитуд ортогональных сигналов.
На чертеже представлена структурная электрическая схема генератора ортогональных сигналов.
Генератор ортогональных сигналов содержит первый 1 и второй 2 дифференциальные интегрирующие усилители, первый 3 и второй 4 перемножители, сумматор 5i первый 6 и второй 7 блоки симметрирования, множительно-делительное устройство 8 и блок 9 эталонного напряжения. Первый и второй блоки симметрирования содержат усилитель 10, первый 11 и второй 12 блоки выборки-хранения, первый 13 и второй 14 компараторы, первый 15 и второй 16 формирователи импульсов.
Генератор ортогональных сигналов работает следующим образом.
Первый 1 и второй 2 дифференциальные интегрирующие усилители, охваченные общей отрицатальной обратной связью через сумматор 5, образуют линейное колебательное звено, перестраиваемое по частоте с помощью первого 3 и второго 4 перемножителей.
Для обеспечения требуемой стабильности параметров колебательного звена используется отрицательная обратная связь путем подачи сигнала с выхода второго перемножителя 4 на дополнительный инверс- ьый вход первого дифференциального интегрирующего усипителя 1.
На вход первого сомножителя от блока 9 поступает постоянное напряжение, значение которого Рэт определяет амплитудные значения Umi и Um2 сигналов на выходах генератора ортогональных сигналов. Напряжение Ui(t) Цл- s n ал поступает на вход второго сомножителя множительно-дели- тельного устройства 8, на вход делителя которого с выхода первого блока 11 выборки-хранения первого блока 6 симметрирования поступает сигнал положительной полярности, величина которого Еоп равна амплигудному значению SJmi. т.е. ЁОП Umi .
Таким образом, при коэффициент передачи множительно-делительного устройства 8, равным 1, на его выходе имеется
сигнал
U8(t)
fcam Umi Sin ЙД Umi
ЕЭт Sin urt ,
величина которого не зависит от амплитуды входного сигнала и определяется только значением Еэт,
Отсутствие высших гармоник в сигнале
положительной обратной связи значительно уменьшает коэффициент нелинейных искажений ортогональных сигналов и позволяет увеличить глубину отрицательной обратной связи с выхода второго пере0 меножителя 4 на дополнительный инверсный вход первого дифференциального интегрирующего усилителя 1, которая вносит затухание и снижает за счет этого влияние неидеальности применяемых пер5 вого 1 и второго 2 дифференциальных интегрирующих усилителей.
Для симметрирования ортогональных сигналов используются первый 6 и второй 7 блоки симметрирования, которые работают
0 следующим образом. На выходах первого и второго компараторов вырабатываются прямоугольные сигналы при переходе синусоиды через нуль. Первый 15 и второй 16 формирователи вырабатывают кроткие им5 пульсы по переднему фронту.
На выходе первого блока 11 выборки- хранения будет напряжение положительной полярности, равное амплитудному значению сигнала на его сигнальном входе,
0 а на выходе второго блока 12 выборки-хранения будет напряжение отрицательной полярности, равное амплитудному значению на его сигнальном входе. Разность напряжений на выходах первого 11 и второго 12
5 блоков выборки-хранения усиливается с помощью усилителя 10.
Величина и полярность сигнала коррек- ци-и на выходах первого 6 и второго блоков симметрирования зависит от величины и
0 знака внутрифазовой асимметрии сигналов на соответствующих выходах генератора ортогональных сигналов. Поскольку первый 1 и второй 2 дифференциальные усилители замкнуты в кольцо, можно считать, что кор5 ректировка внутрифазовой асимметрии ортогональных сигналов происходит каждую четвертую часть периода, что обеспечивает увеличение быстродействия и точности симметрирования ортогональных сигналов.
0 Введение множительно-делительного устройства 8 и блока 9 позволило уменьшить нелинейные искажения и повысить стабильность амплитуд ортогональных сигналов,
5
Формула изобретения Генератор ортогональных сигналов, содержащий последовательно соединенные сумматор, первый перемножитель, первый дифференциальный интегрирующий усилитель, второй перемножитель, второй дифференциальный интегрирующий усилитель, выход которого соединен с первым входом сумматора и первый и второй блоки симметрирования, каждый из Которых содержит усилитель, отличающий ся тем, что, с целью уменьшения нелинейных искажений и повышения стабильности амплитуд ортогональных сигналов, введены множительно- делительное устройство и блок эталонного напряжения, выход которого соединен с входом первого сомножителя множительно- делительного устройства, выход первого дифференциального интегрирующего усилителя соединен с сигнальным входом первого блока симметрирования, с управляющим входом второго блока симметрирования и входом второго сомножителя множительно-делитель но го устройства, выход которого соединен с вторым входом сумматора, выход второго дифференциального интегрирующего усилителя соединен с управляющим входом первого.блока симметрирования и с сигнальным входом второго блока симметрирования, выходы первого и второго блоков симметрирования соединены с прямыми входами соответственно первого и второго дифференциальных интегрирующих усилителей, каждый из
блоков симметрирования содержит последовательно соединенные первый компаратор, первый формирователь импульсов и первый блок выборки-хранения и последовательно соединенные второй компаратор, второй формирователь импульсов и второй блок выборки-хранения, опорные входы первого и второго компараторов соединены с общей шиной, в каждом из блоков симметрирования выходы первого и второго блоков выборки-хранения соединены соответственно с первым и вторым входами усилителя, при этом выход первого блока выборки-хранения первого блока симметрирования соединен с входом делителя множительно-делительного устройства, сигнальные входы первого и второго компараторов в каждом из блоков симметрирования соединены и являются управляющим входом этого блока симметрирования, а сиг- нальные входы первого и второго блоков выборки-хранения соединены и являются сигнальным входом этого блока симметрирования, выходом каждого из блоков симметрирования является выход усилителя, выход второго перемножителя соединен с дополнительным инверсным входом первого дифференциального интегрирующе-- го усилителя.
название | год | авторы | номер документа |
---|---|---|---|
Генератор ортогональных сигналов | 1986 |
|
SU1504782A1 |
Аналоговое множительное устройство | 1977 |
|
SU661561A1 |
Множительно-делительное устройство | 1981 |
|
SU993278A2 |
Многоканальное цифро-аналоговое множительное устройство | 1982 |
|
SU1049933A1 |
Измеритель проводимости земной поверхности | 2024 |
|
RU2820896C1 |
Преобразователь действующего значения напряжения | 1987 |
|
SU1437788A1 |
Интерференционный способ измерения перемещений и устройство для его осуществления | 1982 |
|
SU1108328A1 |
Преобразователь однофазного напряжения в трехфазное | 1991 |
|
SU1775820A1 |
Множительно-делительное устройство | 1986 |
|
SU1361581A1 |
Интеллектуальный счетчик электрической энергии | 2021 |
|
RU2786977C2 |
Изобретение относится к радиотехнике и связи. Цель изобретения - уменьшение нелинейных искажений и повышение стабильности амплитуд ортогональных сигналов. Генератор ортогональных сигналов содержит дифференциальные интегрирующие усилители (ДИУ) 1 и 2, перемножители 3 и 4, сумматор 5, множительно-делительное устройство 8, блок 9 эталонного напряжения и блоки 6 и 7 симметрирования, каждый из которых состоит из усилителя 10, блоков 11 и 12 выборки-хранения, компараторов 13 и 14 и формирователей 15 и 16 импульсов. В данном генераторе ДИУ 1 и 2 замкнуты в кольцо, поэтому корректировка внутрифазовой асимметрии ортогональных сигналов на соответствующих выходах генератора происходит каждую четверть периода, что обеспечивает увеличение быстродействия и точности симметрирования ортогональных сигналов. Цель достигается введением устройства 8 и блока 9. 1 ил.
Генератор ортогональных сигналов | 1986 |
|
SU1504782A1 |
кл | |||
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1991-07-23—Публикация
1988-11-23—Подача