Четырехпороговый экстраполяционный способ определения временного положения видеоимпульсов и устройство для его осуществления Советский патент 1992 года по МПК G04F10/04 

Описание патента на изобретение SU1723561A1

Изобретение относится к измерительной технике и может быть использовано в системах обработки информации.

Цель изобретения - повышение точйо- сти определения временного положения несимметричных видеоимпульсов с нелинейными фронтами и спадами.

Техническая сущность способа заключается в том, что формируют шкалу времени, фиксируют максимальное значение видеоимпульса Am, формируют четыре следящих порога U1 Ai Am, Ua ДгАт, Кз Аз Am и Ud Ад Am. причем 0 At Дг 1 и 0 Й4 Аз .1, где Ai - Аз - относительные уровни измерения, сдвигают видеоимпульс на время tc не меньшее, чем время достижения видеоимпульсом максимального значения,

последовательно сравнивают значения фронта сдвинутого видеоимпульса с первым и вторым следящими порогами, в моменты совпадения формируют первый и второй сигналы совпадения, которыми фиксируют значения времен ti и t2 по шкале времени соответственно, последовательно сравнивают значения спада сдвинутого видеоимпульса с третьим и четвертым следящими порогами, в моменты совпадения формируют третий и четвертый сигналы совпадения, которыми фиксируют значения вре.мен тз и t4 по шкале времени соответственно, и определяют временное положение видеоимпульса из зависимости

Кч ti - Ai t2 , /b - /U ta ° 2(A2-Ai) + 2(Лз-Л4).

V|

ГО GO СЛ О

где Ai, А2, Аз, Ал - относительные уровни измерения;

ti - время пересечения фронтом сдвинутого видеоимпульса первого следящего порога;

t2 - время пересечения фронтом сдвинутого видеоимпульса второго следящего порога;

тз - время пересечения спадом сдвинутого видеоимпульса третьего следящего по- рога;

t/ - время пересечения спадом сдвинутого видеоимпульса четвертого следящего порога;

tc - время смещения видеоимпульса.

Способ обеспечивается путем линейной аппроксимации фронта по двум точкам пересечения фронтом первого и второго следящих порогов, линейной аппроксимации спада по двум точкам пересечения спа- дом третьего и четвертого следящих порогов, экстраполяции полученных прямых до пересечения с осью абсцисс и выбором в качестве временного положения видеоимпульса среднего арифметического значения точек пересечения.

Целью устройства для осуществления способа является повышение точности определения временного положения видеоимпульсов.

Функциональная схема устройства для осуществления способа приведена на фиг. 1; на фиг.2 представлена функциональная схема блока памяти.

Устройство (фиг. 1) содержит вход 1 под- ачи напряжения порога обнаружения, вход 2 подачи напряжения видеоимпульса, входную шину Пуск и входную шину Стоп, компаратор 3, элемент 4 дифференцирования, элемент 5 задержки, триггер 6, генера- тор 7 импульсов, триггер 8, ключ 9, пиковый детектор 10, амплитудный квантователь 11, содержащий делители 12 и 13 напряжения, состоящие из последовательно соединенных резисторов 12.1-12.3 и 13.1-13.3 (Rt,R2. Ra и R4, RB. Re) соответственно, значения которых связаны системами уравнений:

RI 1 R -,

Ri + R2 + Rs Ri + R5 + Re

Ri+R2+R3 ;2 Al Ri+S +Re -

- 1 2 p. j p. i ri. 1 k

Ri + R2 Rs

Ri H-Rs-H- Re

где А1,А2,АзйА4 - относительные уровни измерения, и компараторы 14-17, элемент И 18, элементы 19, 20 задержки, элементы И 21-24, счетчик 25 импульсов, блок 26 па

0

5

0 5

0

5 0 5

0

5

мяти, элементы 27-30 дифференцирования, элементы НЕ 31-32, элемент 33 задержки, элемент ИЛИ 34, элементы И 35-39, регистр 40, группу элементов И 41, сумматор 42, триггеры 43-46, элемент 47 задержки, группу элементов И 48, элемент ИЛИ 49, группу выходов 50.1-50.т, где т - число разрядов сумматора 42.

Вход 1 подачи напряжения порога обнаружения соединен с первым входом компаратора 3.

Вход 2 подачи напряжения видеоимпульса подключен к второму входу компаратора 3 и к сигнальному входу ключа 9. Выход компаратора 3 соединен с входом элемента 4 дифференцирования и с управляющим входом ключа 9, выход которого подключен к сигнальному входу пикового детектора 10 и к входу элемента 19 задержки, выход которого соединен с вторым входом амплитудного квантователя 11, выход пикового детектора 10 соединен с первым входом амплитудного квантователя 11, первый выход которого подключен к входу элемента 27 дифференцирования, второй выход - к входу элемента 28 дифференцирования, третий выход-к входу элемента 29 дифференцирования, а четвертый выход подключен к входу элемента 30 дифференцирования.

Выход элемента 4 дифференцирования через элемент 5 задержки соединен с единичным входом триггера 6, прямой выход которого подключен к первым входам элементов И 35-39.

Выходы элементов 27 и 28 дифференцирования соединены с вторыми входами соответственно элементов И 35 и И 36, а выходы элементов 29 и 30 дифференцирования подключены соответственно к вторым входам элементов И 37 и И 38 через элементы НЕ 31 и.НЕ 32. Выход элемента НЕ 32 соединен с вторым входом элемента И 39.

Выходы элементов И 35-38 соединены с единичными входами триггеров 43-46 соответственно, нулевые входы которых объединены и подключены к выходу элемента ИЛИ 34, а прямые выходы триггеров соединены с вторыми входами соответственно элементов И 21-24, первые входы которых объединены и подключены к выходу элемента И 18.

Выход элемента И 39 соединен с входом элемента 47 задержки, отвод которого соединен с нулевым входом триггера 6, а выход подключен к обнуляющему входу пикового детектора 10 и объединенным первым входам элементов группы элементов И 48.

Входная шина Стоп устройства соединена с входом элемента 33 задержки и нулевым входом триггера 8, прямой выход

которого подключен к первому входу элемента И 18.

Выход генератора 7 импульсов соединен с вторым входом элемента И ТВ, выход которого через элемент 20 задержки под- ключей к счетному входу счетчика 25 импульсов, обнуляющий вход которого соединен с выходом элемента 33 задержки, а информационные выходы подключены к адресным входам блока 26 памяти.

Выходы элементов И 21-24. соединены соответственно с вторым, первым, третьим и четвертым входами считывания блока 26 памяти, информационные выходы которого соединены с входами элемента ИЛИ 34 и первой группой вхрдов сумматора 42, информационные выходы которого соединены с вторыми входами соответствующих элементов группы элементов И 48, выходы которых соединены с выходами 50.1-50.пл устройства и подключены к входам элемента ИЛИ 49. выход которого соединен с обнуляющим входом сумматора 42, и с вторыми входами группы элементов И 41. первые входы которых подключены к соответствую- щим информационным выходам регистра 40, а выходы соединены с второй группой входов сумматора 42.

Входная шина Пуск устройства соединена с единичным входом триггера 8.

Амплитудный квантователь 11 содержит два резистивных делителя 12 и 13 напряжения и четыре компаратора 14-17. Делители напряжения состоят из последовательно соединенных резисторов 12.112.3 и 13.1-13.3 (Ri, R2, R3 и Ri, Rs, Re). Резисторы Рз и RS соединены с первым входом амплитудного квантователя. Общая точка резисторов Ra и Ra соединена с первым входом компаратора 14, выход которого подключен к первому выходу амплитудного квантователя.

Общая точка резисторов Ri и R2 соединена с первым входом компаратора 15, выход которого подключен к второму выходу амплитудного квантователя.

Общая точка резисторов RS и Re соединена с первым входом компаратора 16f выход которого подключен к третьему выходу амплитудного квантователя.

Общая точка резисторов R4 и Rs соединена с первым входом компаратора 17, выход которого подключен к четвертому выходу амплитудного квантователя.

Вторые входы компараторов 14-17 объединены и подключены к второму входу амплитудного квантователя.

Резисторы RI и R4 соединены с нулевой шиной устройства.

Блок 26 памяти (фиг.2) содержит адресные входы 51.1-51.к, где - разрядность счетчика 25 импульсов, входы 52-55 считывания, дешифратор 56, первую группу из 2k регистров 57, вторую группу из 2 регистров 58, третью группу из 2k регистров 59 и четвертую группу из 2k регистров 60, первое объединение из 2k групп элементов И по m элементов И 61 в каждой группе, второе объединение из 2k групп элементов по m элементов И 62 в каждой группе, третье объединение из 2k групп элементов И по по элементов И 63 в каждой группе, четвертое объединение из 2k групп элементов И по m элементов И 64 в каждой группе, группу из m элементов ИЛИ 65 и группу информационных выходов 66.1-66.m блока памяти.

Адресные входы 51.1-51.k блока памяти соединены с соответствующими входами дешифратора 56, входы 52-55 считывания соединены со всеми первыми входами элементов И 61-64 соответственно, каждый i-й выход дешифратора 56 подключен ко всем вторым входам всех элементов И 61-64 1-й группы элементов, j-й (J .....т), разрядный выход 1-го регистра 57 соединен с третьим входом j-ro элемента И 61 i-й группы элементов, j-й разрядный выход 1-го регистра 58 соединен с третьим входом j-ro элемента И 62 1-й группы элементов, j-й разрядный выход i-ro регистра 59 соединен с третьим входом j-ro элемента И 63 1-й группы элементов, j-й разрядный выход 1-го регистра 6.0 соединен с третьим входом J-ro элемента И 64 i-й группы, одноименные элементы И 61-64 всех трупп объединены соответствующим элементом ИЛИ 65 группы, выходы элементов ИЛИ 65 группы служат информационными выходами 66.1-66.rn блока памяти.

Входы 52-55 являются первым, вторым, третьим и четвёртым входами блока 26 памяти,

Устройство работает следующим образом.

В исходном состояний на вход 1 подается напряжение порога обнаружения. На выходе компаратора 3 нулевой уровень, который запирает ключ 9. На выходе пикового детектора 10 - нулевой уровень напряжения.

Триггеры 6,8 43-46 - в нулевом состоянии.

Нулевые уровни напряжения с прямых выходов триггеров 43-46 запирают по вторым входам соответственно элементы И 21- 24. ... . . ,- ;

Счетчик 25 импульсов обнулен и предназначен для выполнения функции счетчика адреса блока 26 памяти, в котором: в i-й

регистр 57 занесен дополнительный код числа:

A2ATM/2(A2-Ai). в 1-й регистр 58-дополнительный код числа:

(-1) AiAT-i/2(A2-Ai). в 1-й регистр 59-дополнительный код числа:

(-1) А4АТ :ч/2(Лз-&), в 1-й регистр 60-дополнительный код числа:

Аз AT 1/2(Аз-А4), где l-1...2k;

к - разрядность счетчика 25 импульсов;

AT - период следования импульсов ге нератора 7 импульсов.

В регистр 40 ив сумматор 42 занесен дополнительный код значения числа (-1)tc, где tc - время задержки элемента 19 задержки.

Цепи начальных установок элементов на схемах не показаны.

При поступлении на входную шину Пуск запускающего импульса триггер 8 переключается в единичное состояние. Единичным уровнем с его прямого выхода отпирается элемент И 18 и импульсы с выхода генератора 7 импульсов поступают на счетный вход счетчика 25 импульсов.

Каждое значение счетчика 25 импульсов отслеживается формированием единичного уровня на соответствующем выходе дешифратора 56 блока 26 памяти.

При превышении напряжением фронта видеоимпульса, поступившего на вход 2, напряжения порога обнаружения, на выходе компаратора 3 формируется единичный уровень. Из единичного перепада напряжения элементом 4 дифференцирования формируется импульс/поступающий на вход элемента 5 задержки.

Единичный уровень с выхода компаратора 3 замыкает-ключ 9, что обеспечивает поступление напряжения видеоимпульса на входы элемента 19 задержки и пикового детектора 10.

Пиковый детектор 10 фиксирует максимальное значение видеоимпульсов Am и подает его на первый вход амплитудного квантователя 11. При этом в общей точке резисторов RI и R2 формируется напряжение первого следящего порога U1 At Am, которое подается на первый вход компаратора 15, в общей точке резисторов Ra и Ra формируется напряжение второго следящего порога Ua fa Am, которое подается на первый вход компаратора 14, в общей точке резисторов Re и Rg формируется напряжение третьего следящего порога 11з Аз Am. которое подается на первый вход компаратора 16, в общей точке резисторов RS и RQ формируется напряжение четвертого следящего гюрога U4 Аз Am, которое поступает на первый вход компаратора 17.

В элементе 19 задержки видеоимпульс задерживается на время tc не меньшее, чем

время достижения им максимального значения, измеряемого по уровню порога обнаружения,

Время задержки элемента 5 задержки меньше времени задержки элемента 19 зэдержки на время переключения триггера 6. Импульс с выхода элемента 5 задержки переключает триггер 6 в единичное состояние, единичный уровень с прямосф выхода которого отпирает элементы И 35й39.

Задержанный в элементе 19 задержки, видеоимпульс поступает на вторые вход)) компараторов 14-17.

Устройство в случае, когда AI Аа А2

Аз, работает следующим образом.

При совпадении напряжения фронту сдвинутого видеоимпульса с напряжением первого следящего порога на выходе компа ратора 15 формируется единичный положительный перепад напряжения, из которого элементом 28 дифференцирования формируется импульс положительной полярности, который проходит через элемент И 36 и переключает триггер 44 в единичное состояние. Единичный уровень с прямого выхода триггера 44 отпирает элемент И 22. Очередной ближайший импульс с выхода генератора 7 импульсов проходит через элементы И 18, И 22 и через первый вход поступает на

вход 52 считывания блока 26 памяти, считывает дополнительный код из Н-го регистра 57, где И - текущее значение счетчика 25 импульсов, который через И-ю группу элементов И 61 и элементы ИЛИ 65 поступает

на входы сумматора 42, в котором формируется значение

JiAllL-t 2(A2-Ai) tc 2(A2-Ai) tc

при этом AT h ti.

Импульсе выхода элемента И 18 задерживается элементом 20 задержки на время выборки информации из блока 26 памяти,

после чего увеличивает значение счетчика 25 импульсов на единицу.

При этом на {1+1)-м выходе дешифратора 56 устанавливается единичный уровень.

Импульсы с информационных выходов 66.1-66.rn блока 26 памяти объединяются элементом ИЛИ 34, и-сформированный импульс обнуляет триггер 44, нулевой уровень с прямого выхода которого запирает элемент И 22.

При совпадении напряжения фронта сдвинутого видеоимпульса с напряжением четвертого следящего порога на выходе компаратора 17 формируется единичный положительный перепад напряжения, из ко- торого элементом 30 дифференцирования формируется импульс положительной полярности. Проинвертированный в элементе НЕ 32 импульс гасится цепями диодной развязки элементов И 38-39.

При совпадении напряжения фронта сдвинутого видеоимпульса с напряжением второго следящего порога на выходе компаратора 14 формируется единичный положительный перепад напряжения, из которого элементом 27 дифференцирования формируется импульс положительной полярности, который, проходя через элемент И 35, переключает триггер 43 в единичное состояние.

Единичный уровень с прямого выхода триггера 43 отпирает элемент И 21.

Очередной ближайший импульс с выхо да генератора 7 импульсов через элементы И 18 и 21 через второй вход поступает на вход 53 считывания блока 26 памяти, считьК вает дополнительный код из la-го регистра 58, где 2 - текущее значение счетчика 25 импульсов, и выдает его через группу элементов И 62 и элементы ИЛИ 65 на входы сумматора 42, в котором фиксируется значе- ние .. ..; .

A2ti

Ai ATJ2

2(А2-АО 2(A2-Ai)

2 (As-Ai) tc

-tc

где 2 AT t2.

Импульсы с информационных выходов 66.1-66.m блока 26 памяти объединяются элементом ИЛИ 34, и сформированный импульс обнуляет триггер 43, нулевой уровень с прямого выхода которого запирает элемент И 21.. При совпадении напряжения фронта сдвинутого видеоимпульса с напряжением третьего следящего порога на выходе компаратора 16 формируется единичный полое жительный перепад напряжения, из которого элементом 29 дифференцирова- ния формируется импульс положительной полярности, который инвертируется элементом НЕ 31 и гасится цепями диодной развязки элемента И 37.

При совпадении напряжения спада сдвинутого видеоимпульса с напряжением третьего следящего порога на выходе компаратора 16 формируется единичный отрицательный перепад напряжения, из

которого элементом 29 дифференцирования формируется импульс отрицательной полярности Проинвертированный элементом НЕ 31 этот импульс через элемент И 37 переключает триггер 45 в единичное состояние. Единичный уровень с прямого выхода триггера 45 отпирает элемент И 23.

Очередной ближайший импульс с выхода генератора 7 импульсов через элементы И 18 и.23 и через третий вход поступает на вход 54 считывания блока 26 памяти, считывает дополнительный код из з-го регистра 59, где з - текущее значение счетчика 25 импульсов, и выдает его через 1з-ю группу элементов И 63 и элемент ИЛИ 65 на входы сумматора 42, в котором формируется значение

A2ti-Ait2

2(A2-Ai) 2(A2-A4)

A4t3

2(Аз-А4)

-tc

- tc

25 30

35

40 .4550 55где Is AT t3.

Импульсы с информационных выходов 66.1-66.rn блока 26 памяти объединяются элементом ИЛИ 34, и сформированный импульс обнуляет триггер 45, нулевой уровень с прямого выхода которого запирает элемент И 23. .

При совпадении напряжения спада сдвинутого видеоимпульса с напряжением второго следящего порога на выходе компаратора 14 формируется единичный отрицательный перепад напряжения, из которого элементом 27 дифференцирования формируется импульс отрицательной полярности, дальнейшее распространение которого блокируется цепями диодной развязки элемента И 35.

При совпадении напряжения спада сдвинутого видеоимпульса с напряжением четвертого следящего порога на выходе компаратора 17 формируется единичный отрицательный перепад напряжения, из которого элемент 30 дифференцирования формирует импульс отрицательной полярности, который инвертируется элементом НЕ 32 и через элемент И 39 поступает на вход элемента 47 задержки и через элемент И 38 переключает Триггер 46 в единичное состояние.

Единичный уровень с прямого выхода триггера 46 отпирает элемент И 24.

Очередной ближайший импульс с выхода генератора 7 импульсов через элементы И 18 и 24 и через четвертый вход поступает на вход 55 считывания блока 26 памяти, считывает дополнительный код из (4-го регистра 60, где U - текущее значение счетчика 25 импульсов, и подает его через 14-ю группу элементов И 64 и элемент ИЛИ 65 на входы сумматора 42, в котором формируется значение временного положения видеоимпульса

А2Т.1

A4t3

+

АзДТ14

(Аз-АО 2(Аз-А4) 2(Аз-А4)

А2 Т1 /1 t2 . Аз t4 - А4 t3 ...

- tc -

2(А2-А|) 2(Аз-А4)

tc

где AT М 14.

Импульсы с информационных выходов 66.1-66.m блока 26 памяти объединяются элементом ИЛИ 34, и сформированный импульс обнуляет триггер 46, нулевой уровень с прямого выхода которого запирает элемент И 24.

Импульс с отвода элемента 47 задержки, задержанный на время срабатывания триггера 46, обнуляет триггер 6.

Нулевой уровень с его прямого выхода запирает элементы И 35-39.

При совпадении напряжения спада сдвинутого видеоимпульса с напряжением первого следящего порога на выходе компаратора 15 формируется единичный отрицательный перепад напряжения, из которого элементом 28 дифференцирования формируется импульс отрицательной полярности, дальнейшее распространение которого блокируется запертым элементом И 36.

Импульс с выхода элемента 47 задержки, суммарно задержанный на период следования импульса генератора 7 импульсов, плюс время выполнения операции сложения в сумматоре 42 обнуляет пиковый детек- тор 10, считывает код временного положения видеоимпульса с информационных выходов сумматора 42 и через труппу элементов И 48 выдает на выходы 50.1-50,m устройства.

Импульсы с выходов группы элементов И 48 объединяются элементом ИЛИ 49, и сформированный импульс обнуляет сумматор 42, считывает дополнительный код значения (-1)tc из регистра 40 и через группу элементов И 41 заносит его в сумматор 42.

В момент совпадения напряжения спада видеоимпульса с напряжением порога обнаружения на выходе компаратора 3 формируется единичный отрицательный перепад напряжения, из которого элементом 4 дифференцирования формируется импульс отрицательной полярности, поступающий на вход элемента 5 задержки.

Установившийся нулевой уровень на выходе компаратора 3 запирает ключ 9.

Импульс отрицательной полярности с выхода элемента 5 задержки гасится диодной развязкой во входной цепи триггера 6. Устройство оказывается подготовлен1ным к определению временного положения очередного видеоимпульса.

По завершении измерений на входную шину Стоп устройства поступает сигнал, обнуляющий триггер 8 и поступающий на

вход элемента 33 задержки.

Нулевой уровень с прямого выхода триггера 8 запирает элемент И 18.

Сигнал с выхода элемента 33 задержки, время задержки которого больше времени

задержки элемента 20 на время переходного процесса в счетчике 25 импульсов, обнуляет последний.

В результате устройство оказывается в исходном состоянии.

Изобретение позволяет уменьшить погрешность определения временного положения видеоимпульса.

Формула изобретения

1. Четырехпороговый экстраполяционный способ определения временного положения видеоимпульсов, в котором формируют шкалу времени, осуществляют сравнение уровней видеоимпульса, формируют сигналы сравнения и фиксируют значение

времен по шкале времени, при этом, формируют максимальное значение видеоимпульса Am, формируют первый Lh At Am и второй U2--A2 Ат ел едящие пороги, причем О. AI А2 1, где AI, A2 - первый и второй

относительные уровни измерения, сдвигают видеоимпульс на время tc не меньшее, чем время достижения видеоимпульсом максимального значения, сравнивают значение фронта сдвинутого видеоимпульса с

первым следящим порогом, в момент совпадения уровней формируют первый сигнал сравнения, которым фиксируют значение времени ti no шкале времени, сравнивают значение фронта сдвинутого видеоимпульса с вторым следящим порогом, в момент сравнения формируют второй сигнал сравнения, которым фиксируют значение времени т.2 на шкале времени, отличающийся тем, что, с целью повышения точности

0 определения временного положения несимметричных видеоимпульсов с нелинейными фронтами и- спадами, формируют третий Оз Аз Am и четвертый 1)4 АзАт следящие пороги, причем 0 А/ Аз 1, где Аз и ХА 5 третий и четвертый относительные уровни измерения, сравнивают значение спада сдвинутого видеоимпульса с третьим следящим порогом, в момент сравнения формируют третий сигнал сравнения, которым

фиксируют значение времени з по шкале времени, сравнивают значение спада сдвинутого видеоимпульса- с четвертым следящим порогом, в момент сравнения формируют четвертый сигнал сравнения, которым фиксируют значение времени ц по шкале времени, и определяют временное положение видеоимпульса из зависимости

- h ti -Ai t2 , Дз 14 - An t3

to 2(-Ai) + 2(з-Л4) 2. Устройство для определения.вре менного положения видеоимпульсов, содержащее компаратор, три элемента дифференцирования, пять элементов за держки, четыре триггера, ключ, пиковый детектор, генератор импульсов, амплитудный квантователь, шесть элементов И. два элемента ИЛИ, два элемента НЕ, группу элементов И, счетчик импульсов, блок памяти, сумматор, вход подачи напряжения порога обнаружения, вход подачи напряжения видеоимпульса, шину Пуск и шину Стоп, причем вход подачи напряжения порога обнаружения соединен с первым входом ком- паратора, второй вход которого подключен к входу подачи напряжения видеоимпульса и к сигнальному входу ключа, выход которого соединен с входом пикового детектора, выход которого соединен с первым входом амплитудного квантователя, второй вход которого через первый элемент задержки подключен к выходу ключа, вход управления которым соединен с выходом компаратора и входом первого элемента дифференцирова- ния, выход которого через второй элемент задержки подключен к единичному входу первого триггера, прямой выход которого соединен с первыми входами первого, второго и третьего элементов И, второй вход последнего из которых подключен к выходу первого элемента НЕ, первый и второй выходы амплитудного квантователя соединены с входами второго и третьего элементов дифференцирования соответственно, выхо- ды первого и второго элементов И подключены к единичным входам соответственно второго и третьего триггеров, входы обнуления которых объединены и соединены с выходом первого элемента ИЛ1/К а прямые выходы подключены к вторым входам соответственно пятого и шестого элементов И, первые входы которых объединены и соединены через пятый элемент задержки со счетным входом счетчика и с выходом чет- вертого элемента И, первый вход которого подключен к прямому выходу четвертого триггера, единичный вход которого соединен с шиной Пуск, а нулевой вход подключен к шине Стоп устройства и через четвертый элемент задержки -- к входу обнуления счетчика, информационные выходы которого соединены с адресными входами блока памяти, выходы которого соединены с входами первого элемента ИЛИ и первой группой информационных входов сумматора, выходы которого подключены к вторым входам первой группы элементов И. первые входы которых объединены и соединены через третий элемент задержки с выходом третьего элемента И, а выходы подключены к выходным шинам устройства и через второй элемент ИЛИ к входу обнуления сумматора, выход генератора соединен с вторым входом четвертого элемента И, выходы пятого и шестого элементов И подключены соответственно к первому и второму входам блока памяти, отличающееся тем, что, с целью повышения точности определения временного положения выидеоимпуль- са, в него дополнительно введены два элемента дифференцирования, четыре элемента И, два триггера, вторая группа элементов И и регистр, причем третий выход амплитудного квантователя через четвертый элемент дифференцирования соединен с входом второго элемента НЕ, выход которого подключен к второму входу седьмого элемента И, выход которого соединен с единичным входом пятого триггера, нулевой вход-которого подключен к выходу первого элемента ИЛИ, а прямой выход соединен с вторым входом девятого элемента 14, выход которого подключен к третьему входу блока памяти, четвертый выход амплитудного квантователя через пятый элемент дифференцирования соединен с входом первого элемента НЕ, выход которого подключен к второму входу восьмого элемента И, выход которого соединен с единичным входом шестого триггера, нулевой вход которого подключен к выходу первого элемента ИЛИ, а прямой выход соединен с вторым входом десятого элемента И, выход которого подключен к четвертому входу блока памяти, выход второго элемента дифференцирования соединен с вторым входом второго элемента И, второй вход первого элемента И подключен к выходу третьего элемента дифференцирования, вывод третьего элемента задержки соединен с нулевым входом первого триггера, а выход подключен к входу обнуления пикового детектора, первые входы девятого и десятого элементов И объединены и соединены с выходом четвертого элемента И, первые входы седьмого и восьмого элементов И объединены и подключены к прямому выходу первого триггера, информационые выходы регистра соединены с первыми входами второй группы элементов И, выходы которых подключены к второй группе входов сумматора, а вторые входы объединены и соединены с выходом второго элемента ИЛИ.

3, Устройство по п,2, отличаю щ е е- с я тем, что в амплитудный квантователь, содержащий первый резистивный делитель напряжения из последовательно соединенных резисторов Ri, R2, RS, значения которых связаны системой уравнений;

Ri/(Ri + R2+ Rs) Ai,

R2/(Rt+ R2 + Ra) A2-Ai,

Ra/(Ri+ R2 + R3)1-A2, и два компаратора, причем свободный вывод резистора Ri соединен с общей шиной, общая точка резисторов Ri и R2 соединена с первым входом первого компаратора, общая точка резисторов R2 и Рз соединена с первым входом второго компаратора, вторые входы компараторов объединены и соединены с вторым входом амплитудного квантователя, первый вход которого соединен со свободным выводом резистора Rs,

0

5

0

выходы первого и второго компараторов соединены с первым и вторым выходами амплитудного квантователя, введены второй резистивный делитель из последовательно соединенных резисторов R4, RS, Re. значения которых связаны системой уравнений:

R4/(R4+ Rs+ Re) A/j,

Rs/(R4+ RB+ R6) Аз-Ao,

Re/(R4 + Rs+ Re) 1-Аз, а также третий и четвертый компараторы, причем, свободный вывод резистора Re соединен с первым входом амплитудного квантователя, общая точка резисторов Re и RS соединена с первым входом третьего компаратора, общая точка резисторов RS и R4 соединена с первым входом четвертого компаратора, свободный вывод резистора R4 соединен с общей шиной, вторые входы третьего и четвертого компараторов объединены и соединены с вторым входом амплитудного квантователя, а выходы соединены соответственно с третьим и четвертым выходами амплитудного квантователя.

Похожие патенты SU1723561A1

название год авторы номер документа
Способ определения временного положения видеоимпульсов 1988
  • Конищев Валерий Петрович
SU1636829A1
Двухпороговый экстраполяционный способ определения временного положения видеоимпульсов 1988
  • Конищев Валерий Петрович
  • Конищева Наталья Петровна
SU1596300A1
Устройство для определения центра площади квазисимметричных видеоимпульсов 1987
  • Москаль Виктор Иванович
  • Конищев Валерий Петрович
  • Худанов Андрей Алексеевич
  • Конищева Наталья Петровна
  • Соломаха Геннадий Михайлович
  • Сорокин Владимир Владимирович
SU1492312A1
Устройство для определения центра площади амплитудно-модулированных импульсов 1984
  • Смирнов Юрий Александрович
  • Водолазкий Валентин Иванович
  • Конищев Валерий Петрович
SU1224788A1
Устройство для определения центра площади прямоугольных и трапецеидальных видеоимпульсов 1986
  • Конищев Валерий Петрович
  • Корзиков Анатолий Иванович
  • Худанов Андрей Алексеевич
SU1441345A1
Устройство для определения центра площади видеоимпульсов 1987
  • Конищев Валерий Петрович
  • Конищева Наталья Петровна
SU1492342A1
Устройство определения центра площади прямоугольных и трапецеидальных видеоимпульсов 1985
  • Смирнов Юрий Александрович
  • Водолазкий Валентин Иванович
  • Конищев Валерий Петрович
  • Волченков Сергей Алексеевич
  • Антоненко Валерий Викторович
SU1246044A1
Устройство для формирования центра площади видеоимпульсов 1984
  • Смирнов Юрий Александрович
  • Водолазкий Валентин Иванович
  • Конищев Валерий Петрович
SU1241182A1
ПЕЛЕНГАЦИОННЫЙ СПОСОБ КОНИЩЕВА ОПРЕДЕЛЕНИЯ ВРЕМЕННОГО ПОЛОЖЕНИЯ ВИДЕОИМПУЛЬСА 1990
  • Конищев В.П.
RU2018860C1
Устройство для определения центра тяжести видеоимпульсов 1986
  • Смирнов Юрий Александрович
  • Конищев Валерий Петрович
  • Хлапонин Николай Иванович
  • Рубцов Владимир Сергеевич
  • Павличук Анатолий Владимирович
  • Конев Геннадий Николаевич
SU1409963A1

Иллюстрации к изобретению SU 1 723 561 A1

Реферат патента 1992 года Четырехпороговый экстраполяционный способ определения временного положения видеоимпульсов и устройство для его осуществления

Изобретение относится к измерительной технике и может быть использовано в системах обработки информации. Целью изобретения является повышение точности определения временного положения несимметричных видеоимпульсов с нелинейными фронтами и спадами. Способ предусматривает формирование шкалы времени и фиксацию максимального значения видеоимпульса. Способ обеспечивается путем линейной аппроксимации фронта по двум точкам пересечения фронтом первого и второго следящих порогов, линейной аппроксимации спада по двум точкам пересечения спадом третьего и четвертого следящих порогов, экстраполяции полученных прямых до пересечения с осью абсцисс и выбором в качестве временного положения видеоимпульса среднего арифметического значения точек пересечения/Описание устройства, реализующего способ, приводится в описании изобретения. 2 с и 1 з.п.ф-лы, 2 ил. ел С

Формула изобретения SU 1 723 561 A1

Фиг.1

Документы, цитированные в отчете о поиске Патент 1992 года SU1723561A1

Данилевич В.В
и Чернявский А.Ф
Временные измерения в физическом эксперименте
М.: Энергоатомиздат, 1984, с,73
Двухпороговый экстраполяционный способ определения временного положения видеоимпульсов 1988
  • Конищев Валерий Петрович
  • Конищева Наталья Петровна
SU1596300A1
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды 1921
  • Богач Б.И.
SU4A1

SU 1 723 561 A1

Авторы

Конищев Валерий Петрович

Конищева Наталья Петровна

Худанов Андрей Алексеевич

Даты

1992-03-30Публикация

1989-09-18Подача