Задача выделения последнего импульса из серии импульсов, следующих с постоянной частотой, возникает в различного рода цифровых измерительных и управляющих системах, где требуется преобразование измеряемой величины в отрезок времени, фиксируемый по первому и последнему импульсу серии импульсов, имеющей место в то время, пока измеряемая величина выходит за некоторые ограничения.
Известные устройства содержат или реверсивные счетчики с тремя состояниями, или статические триггеры с дешифратором.
Предложенное устройство содержит две феррит-транзисторные ячейки, задерживающую и запоминающую, ключевой транзистор и импульсный трансформатор и отличается тем, что, с целью повышения точности и надежности, в нем первичная обмотка импульсного трансформатора соединена последовательно с входной обмоткой сердечника запоминающей феррит-транзисторной ячейки. Коллектор транзистора запоминающей ячейки связан с эммитером ключевого транзистора, база которого подключена к вторичной обмотке импульсного трансформатора, вторая входная обмотка сердечника запоминающей ячейки соединена с коллектором транзистора задерживающей ячейки.
На чертеже изображена схема описываемого устройства.
Схема содержит задерживающую и запоминающую феррит-транзисторные ячейки 1 и 2, ключевой транзистор 3 и импульсный трансформатор 4.
Импульс исходной последовательности по такту Т1 поступает одновременно на ферритовые сердечники ячеек 1 и 2, записывая «1» на сердечник ячейки 1, а сердечник ячейки 2 оставляя в исходном нулевом состоянии. Пришедший за ним импульс считывания по такту Т2 подтверждает нулевое состояние сердечника ячейки 2, транзистор которой остается закрытым, прерывая цепь питания ключевого транзистора 3, в результате чего импульс на выходе схемы будет отсутствовать, несмотря на наличие отпирающего напряжения на базе транзистора 3 от импульса такта Т2 в первичной обмотке трансформатора 4. Поступающий затем на сердечник ячейки 1 импульс третьего такта Т3 считывает единицу, которая переписывается на сердечник ячейки 2. Следующий затем второй импульс исходной последовательности по такту Т1, считывая единицу, переводит сердечник ячейки 2 в нулевое состояние, но поскольку транзистор 3 остается закрытым, то на выходе схемы импульс отсутствует. Следующие затем вторые импульсы по тактам Т2 и T3 производят действия, аналогичные рассмотренным действиям, производимым первыми импульсами по тактам Т2 и Т3. Схема действует таким образом до тех пор, пока единица, записанная последним импульсом на сердечник ячейки 1, не будет переписана по такту Т3 на сердечник ячейки 2, где она уже не стирается импульсом исходной последовательности по такту Т1, так как последовательность прекращается. Пришедший импульс считывания списывает единицу с сердечника ячейки 2, транзистор которой открывается, а поскольку транзистор 3 открыт при поступлении на схему импульса по такту Т2, то на выходе схемы появляется импульс, свидетельствующий об окончании серии входных импульсов.
название | год | авторы | номер документа |
---|---|---|---|
Одноходовой феррит-транзисторный регистр сдвига | 1960 |
|
SU144643A1 |
СТАТИЧЕСКИЙ ТРИГГЕР | 1967 |
|
SU224900A1 |
Феррит-транзисторная ячейка | 1960 |
|
SU139480A1 |
РЕВЕРСИВНЫЙ СЧЕТЧИК | 1967 |
|
SU223479A1 |
УСТРОЙСТВО ТЕРМОКОМПЕНСАЦИИ ДЛЯ ФЕРРИТ-ДИОДНЫХ ЭЛЕМЕНТОВ | 1967 |
|
SU222461A1 |
ПРЕОБРАЗОВАТЕЛЬ НЕПРЕРЫВНОГО СИГНАЛА В ДИСКРЕТНЫЙ | 1971 |
|
SU312280A1 |
БЕСКОНТАКТНОЕ ПОЛУПРОВОДНИКОВОЕ РЕЛЕ | 1967 |
|
SU198396A1 |
ПЕРЕКЛЮЧАТЕЛЬ ИМПУЛЬСОВ | 1973 |
|
SU362483A1 |
КОЛЬЦЕВОЙ СЧЕТЧИК | 1970 |
|
SU278218A1 |
ИМПУЛЬСНЫЙ ИСТОЧНИК ПИТАНИЯ ТЕЛЕВИЗОРА ДЛЯ ВЫРАБАТЫВАНИЯ ВЫХОДНОГО НАПРЯЖЕНИЯ ПИТАНИЯ ВО ВРЕМЯ ДЕЖУРНОГО РЕЖИМА И РАБОЧЕГО РЕЖИМА | 1990 |
|
RU2113756C1 |
Устройство для выделения последнего импульса из серии, содержащее две феррит-транзисторные ячейки, задерживающую и запоминающую, ключевой транзистор и импульсный трансформатор, отличающееся тем, что с целью повышения точности и надежности, в нем первичная обмотка импульсного трансформатора соединена последовательно с входной обмоткой сердечника запоминающей феррит-транзисторной ячейки, коллектор транзистора запоминающей ячейки соединен с эммитером ключевого транзистора, база которого подключена к вторичной обмотке импульсного трансформатора, вторая входная обмотка сердечника запоминающей ячейки соединена с коллектором транзистора задерживающей ячейки.
Авторы
Даты
1968-10-25—Публикация
1967-06-01—Подача