Предложенный многотактный распределитель импульсов на тиристорах отличается от известных тем, что катод тиристора каждой ячейки распределителя через два последовательно включенных резистора соединен с управляющим электродом тиристора последующей ячейки, а общая точка этих резисторов через диод - с катодом тиристора предыдущей ячейки.
Это позволяет повысить надежность распределителя в работе.
На чертеже приведена принципиальная схема предлагаемого распределителя.
Распределитель состоит из определенного конечного числа ячеек. Каждая ячейка содержит в качестве основного коммутирующего элемента тиристор 1, в катодную цепь которого включен нагрузочный резистор 2. Аноды тиристоров группами, в зависимости от числа тактов распределителя, подключены к шинам управления А, Б. В, Г.
К резистору 3 в цепи управления тиристора, например, n ячейки подключается выход диоднорезистивной схемы совпадения, у которой один вход, образованный резистором 4, соединяется с катодом тиристора предыдущей n-1 ячейки, а другой вход, образованный диодом 5, соединяется с катодом ячейки n-2.
При нормальном режиме работы, когда сбои и отказы отсутствуют, принцип действия распределителя заключается в следующем.
В начальный момент времени на шины А и Б подано напряжение. При подаче управляющих сигналов тиристоры 1 первой и второй ячеек открываются. На входы схемы совпадения третьей ячейки подается положительное напряжение. Тиристор третьей ячейки оказывается подготовленным для включения по цепи управления. При подаче напряжения на шину В тиристор 1 третьей ячейки открывается, после чего шина А обесточивается и тиристор первой ячейки выключается. Напряжение на шине Г повлечет открывание тиристора 1 четвертой ячейки и т.д.
При пробое или произвольном открывании тиристора 1 любой ячейки, например ячейки n, следующая за ней ячейка n+1 при подаче положительного напряжения на шину Г не подключится до тех пор, пока не откроется тиристор n-1 ячейки. Действительно, при пробое тиристора 1, например, третьей ячейки ток подготовки тиристора четвертой ячейки будет шунтироваться диодом 5 этой ячейки. На выходе схемы совпадения четвертой ячейки появится напряжение статической помехи (напряжение «логического нуля»), для компенсации которой служит цепь смещения.
Таким образом, ложный выбор объекта возможен только при пробое или самооткрывании под воздействием помех не менее двух тиристоров рядом расположенных ячеек.
название | год | авторы | номер документа |
---|---|---|---|
РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ | 1969 |
|
SU248773A1 |
Реверсивный распределитель | 1974 |
|
SU734880A1 |
Двухтактный распределитель | 1987 |
|
SU1492483A1 |
Распределитель импульсов | 1977 |
|
SU739743A1 |
Устройство для передачи сигналов | 1988 |
|
SU1547012A1 |
Коммутатор | 1981 |
|
SU1014147A1 |
Многоканальный коммутатор | 1980 |
|
SU938406A1 |
Кольцевой счетчик | 1983 |
|
SU1095417A1 |
ТРЕХФАЗНЫЙ КОММУТАТОР | 2000 |
|
RU2192707C2 |
Устройство для передачи и приемаСигНАлОВ | 1979 |
|
SU809287A1 |
Многотактный распределитель импульсов на тиристорах, отличающийся тем, что, с целью повышения надежности, катод тиристора каждой ячейки распределителя через два последовательно включенных резистора соединен с управляющим электродом тиристора последующей ячейки, а общая точка этих резисторов через диод - с катодом тиристора предыдущей ячейки.
Авторы
Даты
1968-11-04—Публикация
1967-05-10—Подача