Изобретение относится к области преобразования и кодирования информации.
Известны преобразователи частоты в напряжение, содержащие триггеры, единичные выходы которых соединены с управляющими входами соответствующих разрядных ключей, связанных с интегрирующими RC-цепочками, зарядные ключи, соединенные с нулевыми выходами предыдущих триггеров, схемы «И, «ИЛИ и разделительные диоды.
Предложенное устройство отличается тем, что в нем первые входы схем «И объединены и подключены ко входной шине устройства, вторые входы связаны с выходами схем «ИЛИ, подключенными к выходам триггеров, счетные входы которых соединены с выходами схем «И, разделительные диоды катодами подключены к интегрирующим RCцепочкам, а их аноды объединены и связаны с нагрузкой.
Это позволяет повысить точность устройства.
На фиг. 1 представлена схема предложенного устройства; на фиг. 2 - графики, поясняющие работу устройства.
Преобразователь содержит устройство декодирования УД и схему управления СУ.
выходу через разделительные диоды Дь Д2, Дз соответственно, трех зарядных транзисторов TI-Гд, трех разрядных транзисторов (j и трех предохранительных диодов Д,
Дз, ДбСхема управления состоит из трех одинаковых статических триггеров Тр, Тр, Тр трех одинаковых логических схем «И - «Hi, «Иг, «Ид и трех логических схем «ИЛИ -
«ИЛИх, «ИЛИг, «ИЛИз. Импульсы, частота (период) следования которых преобразуется в напрял ение, поступают от источника импульсов ИИ. Нормальное состояние транзисторов
- открытое, благодаря чему конденсаторы Ci-Сз соответственно не зарял аются. Нормальное состояние транзисторов Г.-TQ - закрытое, поэтому конденсаторы не разряжаются.
Каждая интегрирующая RC-цепочка совместно со своими зарядными и разрядными транзисторами, предохранительным и разделительным диодами образуют звено. Для уяснения работы всего устройства
рассмотрим работу одного звена, например первого. На фиг. 2,а показана последовательность импульсов на входе схемы управления, а на верхнем графике фиг. 2,6 - закон управления разрядным транзистором Т. Закон
зан на верхнем графике фиг. 2,в. Как видно из графиков, при приходе, например, первого импульса на базу транзистора 7,1 поступает отрицательный сигнал, благодаря чему транзистор открывается, и конденсатор Ci начинает разряжаться. Разряд длится до прихода второго импульса, когда на базы транзисторов Ti и TI одновременно постунят положительные сигналы, которые полностью их закроют. Конденсатор начинает заряжаться, и напряжение относительно земли на его верхней обкладке возрастает.
Для увеличения линейности целесообразно увеличить постоянную времени цепи заряда путем увеличения емкости конденсатора. С ириходом третьего импульса на базу транзистора TI поступает отрицательный сигнал, который его открывает, а конденсатор остается заряженным до наиряжения, пропорционального интервалу времени между ноступлением второго и третьего импульсов.
В интервале между третьим и четвертым импульсами конденсатор разряжается только через сопротивление нагрузки R. Так как емкость конденсатора велика, то уменьшение потенциала на верхней обкладке конденсатора можно считать незначительным (предполагается, что сопротивление нагрузки значительно больнле зарядного сонротивления
i).
С приходом четвертого импульса на базу транзистора Tj, вновь поступает отрицательный сигнал, конденсатор начинает разряжаться и т. д.
Остальные два звена работают аналогичным образом, но норядок их работы таков, что обязательно в любой момент времени один из них находится в состоянии заряда, другой в состоянии хранения заряда, а третий- в состоянии разряда. Законы управления транзисторами Гд и Т показаны на втором и третьем соответственно графиках фиг. 2,6, а транзисторами Га и Ту - на втором и третьем графиках фиг. 2,в.. На графиках фиг. 2,г иоказаны изменения напряжений на верхних обкладках конденсаторов, а на графике фиг. 2,д - выходное нанряжение преобразователя.
Для уяснения работы схемы унравления будем считать, что в исходном состоянии на
всех левых выходах триггеров имеется положительный потенциал, а на правых - отрицательный и что схемы «И открываются положительным сигналом.
К приходу первого импульса первая схема «И открыта положительным сигналом, снимаемым с левого выхода второго триггера, а вторая и третья схемы «И закрыты.
Первый импульс перебросит только первый
триггер. К приходу второго импульса будут открыты первая и вторая схемы «И, поэтому второй импульс возвратит первый триггер в исходное состояние и перебросит второй триггер. К приходу третьего импульса первая
схема «И будет закрыта, а вторая и третья схемы «И открыты, поэтому третий импульс возвратит в исходное состояние второй триггер и неребросит третий. К приходу четвертого импульса будут открыты первая и третья
схемы «И, а вторая - закрыта. Поэтому четвертый импульс неребросит первый триггер и возвратит в исходное состояние третий Ц т. д. Таким образом, схема управления переводит все три конденсатора в соответствующее состояние одновременно, благодаря чему обеспечивается симметричность работы устройства.
Предмет изобретения
Преобразователь частоты в нанряжение, содержащий триггеры, единичные выходы которых соединены с управляющими входами соответствующих разрядных ключей, связанных с интегрирующими RC-цепочками, зарядные ключи, соединенные с нулевыми выходами предыдущих триггеров, схемы «И, «ИЛИ
и разделительные диоды, отличающийся тем, что, с целью повышения точности устройства, в нем первые входы схем «И объединены и подключены ко входной шине устройства, вторые входы связаны с выходами схем
«ИЛИ, подключенными к выходам триггеров, счетные входы которых соединены с выходами схем «И, разделительные диоды катодами подключены к интегрирующим RC-ценочкам, а их аноды объединены и связаны
с нагрузкой.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для подавления помех | 1983 |
|
SU1112539A1 |
Стабилизирующий преобразователь напряжения постоянного тока | 1988 |
|
SU1646027A1 |
Интегратор | 1979 |
|
SU802960A1 |
Устройство выделения кадровых синхронизирующих импульсов | 1977 |
|
SU684778A1 |
Интегратор | 1986 |
|
SU1376107A1 |
Реле времени | 1977 |
|
SU746764A1 |
Устройство для заряда аккумуляторной батареи | 1986 |
|
SU1374335A2 |
Интегратор | 1979 |
|
SU824226A1 |
Аналоговое запоминающее устройство | 1978 |
|
SU832601A1 |
Мультивибратор | 1978 |
|
SU741421A1 |
Даты
1969-01-01—Публикация