Предложение относнтся к области вычислительной техники и предназначено для математической обработки переменных, представленых частотой повторення импульсоз. , Известно частотно-импульсное делительное устройство, в котором одна из переменных может быть нредставлена в виде только равномерной нмнульсной последовательности.
Предложенное устройство отличается тем, что выход входной схемы совпадения соединен с одним из входов элемента «ИЛР1, выход элемента «ИЛИ соединен с входом счетчика, выходы которого соединены с входами дешифратора. Выходы дешифратора соединены с потенциальными входами импульсно-по тенциальных схем совпадения обеих групп, причем импульсные входы схем совпадения одной из групп соединены с шинами частот множимого, а выходы схем этой груииы соединены через схему сборки с шиной выходного сигнала. Имиульсные входы схем совнадения другой грунпы соединены с шинами частот делителя, а выходы схем этой группы соединены с входами элемента «ИЛИ. Входы установки нуля входного триггера и счетчика соединены с одним нз выходов дешифратора.
Это позволяет расширить функциональные возможности устройства за счет обработки (деления) неравномерных импульсных последовательностей с двоичного умножителя.
На фиг. 1 представлена схема оп сываемого устройства; на фиг. 2 - временные диаграммы работы устройства при заданных частотах делителя.
Устройство содержит входной триггер /, входную с.хему совпадения 2, элемент «ИЛИ 3, счетчик 4, дешифратор 5, группы 6 п 7 импульсно-иотенциальных схем совпадения, схему 8 сборки, шину 9 входной частоты, шины 10 частот делителя, шины 31 частот миожимого и шину 12 выходного сигнала.
Устройство работает следующим образом.
Основным узлом, оиределяющим принцип работы устройства, является дешифратор 5, уиравляюш,ий группами 6 и 7 импульсно-иотенциальных схем совпадения. ,.
Таблица соответствия входных и выходных сигналов дешифратора имеет следуюш,ий вид:
20
Хъ Лз, . п
25 PI - значения выходных сигналов дешифратора, обеспечивающие либо открытое, либо закрытое состояние схем совпадения групп 6 и 7; п -число разрядов счетчика 4). По приведенной таблице можно составить выражения, описывающие работу дещифратора для любого числа п. В общем случае число разрядов определяется из соотношения « loga (т + 1), число различных составляющих делигде т теля F, Рассмотрим работу устройства для случая, например, m 3, т. е. я 2. Выражения, описывающие работу дещифратора, имеют вид: PI 2 Р.2 XiX.2 / XiX2 РЗ XiX2 В исходный момент времени триггер / и счетчик 4 находятся в нулевом состоянии. В соответствии с выражениями (2) выходные сигналы дещифратора обеспечивают закрытое состояние схем совпадения групп б и 7, а триггер / обеспечивает закрытое состояние входной схемы совпадения 2. После поступления первого импульса частоты FI по шипе 9 на вход триггера 1 и записи в нем «1 открывается схема совпадения 2. Первый импульс частоты F2i (самой меньщей составляющей из номиналов f2т ) иоступающий по крайней левой из щин 10 (см. фиг. 1), пройдя через схему совпадения 2 и элемент «ПЛИ 3 на счетчик 4, занисывает в нем число JVi 1. В этот момент на всех выходах дешифратора возникают единичные потенциалы, открывающие все схемы совпадения групп 6 и 7. Пеобходимым условием нормальной работы устройства является отсутствие сдвига фаз между составляющими /г. Через время / - импульс больщей из составляющих F частоты , проходящий через одну из схем совпадения 6 и через элемент «ПЛП 3, записывает в счетчике 50 4 число N-2 2, что, в свою очередь, вызывает стирание единичного потенциала на первом выходе дешифратора (,см. фиг. 2, диаграмма 55 1 приводящее к запиранию тех изменениясхем совпадения 6 и 7, через которые поступали соответственно частоты и FQ-,,.
Через промежуток времени 1 - на дру--Fz2
гую схему совпадения из груииы 6 поступает импульс частоты F. Проходя через элемент «ИЛП 3, он записывает в счетчике 4 число 65
в частном случае, при F F, имеем 3, после чего на втором выходе дешифраСрсм, фиг. 2, диаграмма изменения - исчезает единичный потенциал, при этом закрывается та схема совпадения в группе 6, через которую проходит импульс частоты р22, а также схема совпадения в группе 7, пропускавщая до этого частоту foa. Через отрезок времени /з - на схему совпадения 2 приходит второй импульс частоты 21, который, проходя на счетчик, «обнуляет заиисанное до этого в счетчике число. При этом на третьем выходе дещцфратора потенциал становится равным нулю см. фиг. 2, диаграмма изменеи закрывается та схема совпадения кия из группы 7, которая пропускает частоту FOI, а триггер / переводится из единичного состояния в нулевое, что приводит к запиранию схемы совпадения 2. Рассмотренный процесс новторяется при поступлении на вход триггера / второго имиульса частоты fj и т. д. В случае т 3 и при условии m 2« - 1 все триггеры устройства переводятся в нулевое состояние задним фронтом большего по длительности строба (из общего их числа т) при подаче его на входы сигнала «Установка О, На выходах схем совпадения группы 7 формируются выходные сигналы, определяемые соотношениями г- с- т с р POS(Л F - F 22 - -TI -ТГ , - - . W zi - р r-ii Осуществляя их сборку на схеме 8, на выходной щине 12 получают последовательность импульсов с частотой . 1 V - где FI, , FZI -переменные входные частоты, каждая из которых может быть подана, в частном случае, с двоичного умножителя. Пеобходимым условием является отсутствие совпадающих импульсов в составляющих множимого .РОЩ поступающих по шинам 11, что может быть обеспечено их предварительной синхропизацией.
Предмет изобретения
Частотно-импульсное множительно-делительное устройство разомкнутого типа, содержащее входной триггер, входную схему совпадения, счетчик, дешифратор, две группы импульсио-потеициальных схем совпадения, элемент «ИЛИ и схему сборки, отличающееся тем, что, с целью расширения функциональных возможностей, выход входной схемы совпадения соединен с одним из входов элемента выход элемента «ИЛИ соединен со входом счетчика, выходы которого соединены с входами дешифратора; выходы дешифратора соединены с потенциальными входами нмпульсно-ПОтенцнальных схем совпадения обеих груп.п, причем импульсные входы схем совпадения одной из групп соединены с шинами частот мнолснмого, а выходы схем этой грунпы соединены через схему сборки с шиной выходного сигнала; импульсные входы схем совпадения другой груипы соединены с шинами частот делителя, а выходы схем этой груипы соединены с входами элемента входы установки нуля входного триггера и счетчика соединены с одним из выходов дешифратора.
23
fi fl,
t
Л fzi
t t
-«-
название | год | авторы | номер документа |
---|---|---|---|
ПРЕОБРАЗОВАТЕЛЬ ЧАСТОТЫ В КОД | 1970 |
|
SU287418A1 |
ПАТЕНТКО-ТЕХ;1И'!ЕСНАеБИБЛИОТЕКА | 1971 |
|
SU306473A1 |
ЧАСТОТНО-ИМПУЛЬСНОЕ УСТРОЙСТВО для ВЫЧИСЛЕНИЯ ТРИГОНОМЕТРИЧЕСКИХ ФУНКЦИЙ | 1973 |
|
SU389517A1 |
Цифровой функциональный преобразователь | 1972 |
|
SU454544A1 |
ЧАСТОТНО-ИМПУЛЬСНАЯ СЛЕДЯЩАЯ СИСТЕМА | 1973 |
|
SU372543A1 |
Устройство для позиционного управления | 1983 |
|
SU1124257A1 |
Делитель частоты следования импульсов с переменным коэффициентом деления | 1978 |
|
SU786010A1 |
Преобразователь код-сдвиг фазы | 1972 |
|
SU439917A1 |
Делитель частоты | 1980 |
|
SU921095A1 |
Устройство для преобразования частоты следования импульсов | 1978 |
|
SU764114A1 |
F
ftt
-,t
Даты
1970-01-01—Публикация