I Изобретение может применяться в устройствах преобразован 1я и кодирования информации вычислительно-управляющих и 1Гнформационных комплексов.
Известные преобразователи двоичного кода во временной интервал построены по принципу считывания обратного кода, записанного в соответствующие разряды двоичного счетчика. Точность такого преобразователя при достаточно большом количестве разрядов счетчика определяется в основном временем переноса единицы младшего разряда в старший
Для повышения точности в преобразователях код-время применяют счетчики со сквозным переносом, что значительно усложняет схему, снижает ее надежность, а точность преобразования ограничивается при этом суммарным временем естественной задержки на нескольких элементах схемы.
Цель изобретения - упрощение схемы устройства, повышение его
надежности и увелинение точности преобразования.
В предлагаемом преобразователе двоичного кода во временной ин 5 тервал цель достигается заменой счетчика со сквозным переносом более простым счетчиком с, поразрядным переносом и выдаче /У + 1-го импульса тактовой частоты на выход
0 устройства в качестве импульса конца временного интервала после предварительной подготовки схем устройства по /V -му импульсу тактовой частоты.
5 На чертеже дана схема предлагаемого преобразователя двоичного кода во временной интервал. Преобразователь состоит из ключа 1, схемы совпадения 2, счетчика 3, генератора 4 эталонной частоты, схемы сравнения 5, первой дополнительной схемы совпадения б, дополнительного ключа 7, второй дополнительной схемы совпадения 8 и элемента задержки 9. j Началу формирования временно-
го интервала предшествует запись в определенные разряды счетчика кода, обратного преобразуемому коду. момент поступления импульса разрешения преобразования соответствует началу временного интервала, При этом открывается ключ I, и через схему совпадения 2 на вход счетчика 3 поступают импульсы заполнения с генератора 4 эталонной частоты. .
После прохождения А-го импульса эталонной частоты все триггеры счетчика 3 устанавливаются в состояние I, при этом схема сравнения 5 формирует сигнал, поступающий на вход первой дополнительной схемы совпадения 6
На второй вход первой дополнительной схемы совпадения 6 подаются импульсы с генератора 4 эталонной частоты. В момент совпа дения этих сигналов дополнительный ключ 7 открывается и разрешает прохождение на выход устройства через вторую дополнительную, схему совпадения 8 следуюш,его//+1 го импульса эталонной частоты в качестве импульса конца временного интервала. Этот же импульс поступает через элемент задержки 9 на входы установки в О ключей I и 7, которые, запираясь, запрещают прохождение всех последующих после /V +1-ГО импульсов эталонной частоты на вход счетчика 3 и выход второй дополнительной схемы совпадения 8. При этом элемент задержки 9 выбирается так, чтобы суммарное время задержки на нем и ключе 7 не превышало периода следования импульсов эталонной частоты. Кроме того, для обеспечения открывания схемы совпадения 8 только на время прохождения п tl-ro импульса эталонной частоты формирование сигнала, открывающего ключ 7, начинается по заднему фронту ,У -го тактового импульса.
Это позволяет вместо сложного счетчика со сквозным переносом
с одинаково высоким быстродействием всех используемых элементов применять более простой счетчик с поразрядным переносом, в
котором быстродействующими должны быть только триггеры младших разрядов.
Если передний фронт импульса начала преобразования совпадает с передним фронтом , импульса заполнения, то погрешность преобразования равна времени задержки f tl-ro импульса на схеме совпадения 8. В противном случае
погрешность преобразования не превышает периода следования импульсов эталонной частоты, а при наличии генератора эталонной частоты со скважност-ью импульсов,
несколько меньшей 2, погрешность ,преобразования меньше или равна половине периода следования импульсов заполнения.
Предмет изобретения
Преобразователь двоичного кода во временной интервал, содержащий генератор эталонной частоты и ключ, соединенные с входами схемы совпадения, счетчик, вход которого соединен с выходом схемы совпадения, а выходы подключены к входам схемы сравнения, о т л и чающийся тем, что, с
целью упрощения устройства и увеличения точности преобразования ., в него введены первая дополнительная схема совпадения, к входам которой подключены генератор
эталонной частоты и схема сравне.ния, дополнительный ключ, вход установки которого подключен к первой дополнительной схеме совпадения, вторая дополнительная схема совпадения, входы которой соединены с генератором эталонной частоты и выходом дополнительного ключа, а также элемент задержки, через который выход второй
дополнительной схемы совпадения соединен с входами сброса ключей.
I
импульс / ff/ ifafpf
l///7 7ejDOff/ /Z
название | год | авторы | номер документа |
---|---|---|---|
Преобразователь двоичного кода во временной интервал | 1976 |
|
SU764124A1 |
Преобразователь двоичного кода во временной интервал | 1981 |
|
SU1001460A1 |
Преобразователь двоичного кода во временной интервал | 1981 |
|
SU980281A1 |
Преобразователь двоичного кода во временной интервал | 1981 |
|
SU1039028A1 |
Преобразователь код-временной интервал | 1986 |
|
SU1361721A1 |
Программируемая линия задержки | 1990 |
|
SU1723656A1 |
ВСЕСОЮЗНАЯ lEHTviO-:B'nB;iViOTEKA_|П«ТШТьО'':..п-;;;^'" ^Ч | 1971 |
|
SU299759A1 |
ЖДУЩИЙ ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ | 1993 |
|
RU2047939C1 |
Устройство для ввода информации | 1986 |
|
SU1339541A1 |
Преобразователь периода следования импульсов в цифровой код | 1974 |
|
SU598234A1 |
-ОН
имлуЛЬС f/ffVff/flX
дреме/ ffO2ff wmep D
1Я
05ратнь и ffod
Авторы
Даты
1974-09-30—Публикация
1972-09-29—Подача