Запоминающее устройство Советский патент 1975 года по МПК G11C11/06 

Описание патента на изобретение SU468302A1

столбцов одним концом подключены к БЫ-, ходу формирователя набора, другим - через разделительные диоды к упомянутым выходам адресных ключей; при этом последовательно соединенные обмотки вьто-; да для каждого а;феса подключены к вы-, ходу формирователя вывода и к адресным ключам вывода, а точки соединени : обмо-. ток переноса и возбуждения всех сердечников матрицы через разделительные диодьх подключены к одному из выходов коммутатора коллекторного напряжения, другой выход которого соединен с адресными ключами вьто да. На чертеже изображена блок-схема пред лагаемого ЗУ, На схеме показаны сердечники. матри цы 2, первый канал 3 этой же матрицы, адресный ключ набора 4, формирователь набора 5, обмотки считывания 6, диоды 7, источник опорного напряжения 8, коллектор ная обмотка 9, обмотка возбуждения 1О сердечника первого разряда 11, обмотка но мировки записи 12 этого сердечника, транзистор 13 переноса первого разряда, об- мотка переноса 14 сердечника 1-го разряда, разделительный диод 15, коммутатор коллекторного напряжения 16, положение вывод 17, коллекторное питание 18, формирователь вывода 19, обмотки вывода 20 ключ вывода 21 и эмит/герные резисторы 22. Работа устройства протекает следующим образом. Предположим, что в исходном состоянии все сердечники 1 матрицы 2 сброшены в О (цепь сброса не показана). Предположим также, что счет производится в первом канале 3 матрицы (открыт адресный.ключ набора 4 первого адреса). При этом запускается формирователь набора 5, выполненный по схеме ждущего магнитного мультивибратора на накопительном трансформаторе, сердечник которого имеет прямоугольную петлю гистерезиса. Выходной каскад мул1 тивибратора работает в режиме бло- . ки П-генератора с ненасыщенным транзисгором. Указанный режим обеспечивается за счет шунтирования нормирующей обмотки считывания 6 ограничителем напряжения СОС10ЯЩИМ из диода 7 и источника опорHOI-O напряжения 8. После начала блокинг-процесса скорость ГЕеремагничивания сердечника фиксируется 01 раништелем напряжения, транзистор счи1-ывг1ния обеспечивает режим источника тока и в коллекторной цепи ток постоянен: основная часть его идет на шеремагничива;ние сердечника трансформатора, а избыток - в ограничитель напряжения. При этом скорость изменения потока в сердечнике определяется ограничителем напряжения: где Ф - поток переключения сердечника;W - количество витков обмотки нормировки считывания; Е„- значение опорного напряжения; UQ - падение напряжения на диоде. Коллекторная обмртка 9 формирователя набора соединена последовательно с обмоткой возбуждения 10 сердечника первого разряда 11 выбранного канала. При этом обмотка нормировки записи 12 этого сердечника, содержащая в 1О раз больше витков, чем обмотка нормировки считывания, через диод подключена к источнику опорного напряжения. Так как сердечник формирователя и матрицы идентичны (потроки переключения равны), то за время f ; изменение потока выбранного сердечника ; матрицы будет обратно пропорционально отношению количества витков обмоток нормировки записи и считывания. Таким образом обеспечивается коэффихшент накопления сердечников матрицы 1:10. На этом процесс регистрации импульса по первому каналу заканчивается. Если регистрация продолжается по первому каналу, то после записи 10-го импульса происходит насыщение сердечника первого разряда выбранного канала и запускается транзистор переноса 13 первого разряда. Принцип считьшания аналогичен работе формирователя набора, рассмотренного выше. При этом коллекторный ток транзистора переноса через последовательно соединенные обмотку переноса 14 сердечника первого разряда, обмотку возбужде1шя следующего раз)яда и разделительный диод 15 протекает в выбранный ключ. Перемагничивание сердечника второго разряда при этом происходит на величину потока в 10 раз меньшую, чем полный поток считывания сердешика первог-о разряда. Таким образом производится запись (набор) информации. При выводе ин({юрмации из данного кана- ла коммутатор коллекторного напряжения 16 устанавливается в положение вьшод 17, токовые связи между разрядами разрываются, и коллекторное щмание 18 по- дается в каждый разряд. Затем запускается формирователь вывода 19, схема которого аналогична схеме формирователя набора. Коллекторная обмотка формирователя через разделительный диод связана с последовательно соединеннь1ми обмотками вывода 20 сердечников выбранного канала и адресным ключом вывода 21. При непрерывном досчете формирователя вьшода информация снимается поразрядно с эмиттерных резисторов 22 трагзисторов переноса. Предмет изобретения Запоминающее устройство, содержащее диоды, адресные ключи и матрицу из Т1 разрядов (строк) и ТП адресов (столбцов на сердечниках с прямоугольной петлей гистерезиса, прошитых рядом обмоток возбуж дения, записи, считывания, переноса и выв да, отли чающееся тем, что, с целью расширения eiX) 1|)ункциональных возможностей, оно содерйсит формирователи на бора и вывода, коммутатор коллекторно1Х) напряжения, источник опорного напряжения, tt гранзисторов переноса и обмотки нормировки записи и счшъшания, причем одни концы обмоток нормировки записи через разделительные диоды соединены с источником опорного напряжения, одни концы обмоток нормировки считывания сердечников каждой строки через разделительные диоды подключены к базам соответствующих транзисторов переноса и через общий разделительный диод - к источнику опорного напряжения, другие концы упомянутых обмоток подключены к щине нулевого потенциала, коллектор транзистора переноса каждого разряда через последовательно соеди-гненные обмотку переноса сердечников того же разряда, обмотку возбуждения следующего разряда и разделительный диод связан с выходом адресных ключей набора, а обмотки переноса сердечников первого разряда всех столбцов одним концом подключены к выходу формирователя набора, другим - через разделительные диоды к упомянутым выходам адресных ключей, при этом последовательно соеш ненные обмотки вывода для каждого адреса подключены к выходу формирователя вывода и к адресным ключам вывода, а точки соединения обмоток переноса и возбуждения всех серде п1иков матрицы через разделительные диоды подключены к одному из выходов коммутатора коллекторного напряжется, другой выход которого соединен с адресными ключами вывода.

Похожие патенты SU468302A1

название год авторы номер документа
Магнитный счетчик 1972
  • Иоффе Анатолий Федорович
  • Двойнишников Виктор Михайорвич
SU439926A1
Накопительный счетчик 1973
  • Гриценко Анатолий Федорович
  • Двойнишников Виктор Михайлович
SU541289A1
СОЮЗНАЯ ПАТЕНГйО-Т1:ХЦ{!'нрСК4БИБЛИО'-'ЕКА 1972
SU343387A1
УСТРОЙСТВО УПРАВЛЕНИЯ ЗАПОМИНАЮЩИЛ1 БЛОКОМ 1971
SU318991A1
МАГНИТНЫЙ НАКОПИТЕЛЬНЫЙ СЧЕТЧИК ИМПУЛЬСОВ 1972
SU353354A1
Магнитный накопительный счетчик 1974
  • Гриценко Анатолий Федорович
  • Двойнишников Виктор Михайлович
SU535738A2
Магнитный счетчик 1973
  • Бабиченко Симон Ильич
  • Двойнишников Виктор Михайлович
  • Липман Александр Александрович
SU452075A1
НАКОПИТЕЛЬНЫЙ СЧЕТЧИК ИМПУЛЬСОВ 1972
SU427482A1
МАГНИТНЫЙ НАКОПИТЕЛЬНЫЙ СЧЕТЧИК 1972
  • А. А. Липман, П. Г. Василенко, В. М. Дмитриев, В. В. Попов, А. Ф. Иоффе С. И. Бабиченко
SU334644A1
МАТРИЧНОЕ ФЕРРИТ-ДИОДНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО 1973
  • В. Карпов
SU395899A1

Иллюстрации к изобретению SU 468 302 A1

Реферат патента 1975 года Запоминающее устройство

Формула изобретения SU 468 302 A1

SU 468 302 A1

Авторы

Двойнишников Виктор Михайлович

Иоффе Анатолий Федорович

Соколов Александр Алексеевич

Даты

1975-04-25Публикация

1971-05-26Подача