1
Изобретение относится к области автоматики и вычислительной техиики и может быть использовано при построении специализпровамных вычислительных машин.
Известны матричные феррит-диодные запоминающие устройства, содержащие - накопительные матрицы, прошитые адресньгми шинами, тю.дключенными к соответствующим адресным ключам, раз рядными шииами записи и считывания и выходными обмотками, подключеннЫМИ ко входам усилителей чтения. Однако при увеличении объема памяти возрастает объем управляющей аппаратуры, то приводит к значительному усложнению устройств.
Для упрощения матричных феррит-диодных запоминающих устройств оно соде|ржит в каждой наКопительной матрице им.пульсныетра.нсформаторы записи по числу разрядов и один трансформатор считывания; начала первичных обмоток илипульсных тра-нсфарматоров записи и считывания одноименных разрядов всех матриц подключены через разделительные диоды к выходам соответствующих формирователей записи и считывания, концы указанных обмоток в каждой .матрице подключены к общей щине выбора матрицы, начала вторичных обмоток им П1ульоных трансформагоров записи соединены с соответствующими разрядными щинами записи, а начало вторич2
ной обмотки )1мп льсного трансформатора считывания в каждой матрице соединено с разрядными шпнами счптыва.ния.
На чертеже изображена принципиальная схема предлагаемого устройства.
У стройство содержит л накопительных матриц 1, одноименные адресные шины 2 которых подключены к соответствующим адресным
ключам 3. Разрядные шины записи 4 подключены к вторичным обмоткам импульсных трансформаторов записи 5 и через разрядные диоды соедпнепы с адресными шинами 2 через обмотки записи запоминающих сердечников. Разрядные щи«ы считывания 6 подключены к вторичной обмотке импульсного тра:НСформатора счптываиия 7 соответствуюн1ей матрицы. Концы первичных обмоток трансфор1маторов записи и считывания подключены
в каждой матрпце к общей шине выбора матрицы 8. Начала этих обмоток через разделительные диоды подключены к выходад соответствующих формирователей импульсов записи 9 и импульсов считывания 10. Количество
формирователей импульсов запис соответствует числу разрядов матрицы. Выходные обмотки матриц пронизывают последовательно сердечники одного разряда всех накои тельных матриц и соединены со входа.мн усилителей чтения 11 соответствующих разрядов. PaidoTa предлолсенного уСТ|роЙ1:ства протекает следующим образом. Вьгбор на копительной матрицы / осуществляется подачей напряжения (иа оби1,ую шину вы.бора матрицы 8. Считывание и запись информации производится в два TaiKTa. С устройства упра1вления 12 на адресные ключи 3 поступают сигналы выбора адреса и одновременно на формирователь импульсов считывания 0 поступают тактовые импульсы считывания. Импульсы тока считываиия чорез трансфор.матор считывания 7 выбранной матрицы поступают в шиву считывания соответствующего адреса. Считанные сигналы «1 приходят на ВХОДЫ усилителей чтения 11, в которых происходит усиление сигналов и выделение их на фоне случайных помех с помощью формирователя ст робирующих импульсов 13. Усиленные сигналы «1 с (выхода усилителей чтения 11 поступают для регенерации на формирователи нмпульсов записи 9 и на выход для их дальнейшего использования. Следующим тактом осуществляется запись информации из числового регистра 14 через формирователи импульсов записи 9 и импульсные трансформаторы записи 5 в запоминающие сердечники выбранного адреса. Причем адресный ключ открыт в течение всего цикла «считывание-запись. 4 П.редмет изобретения MaiipHHHoe феррит-диодное запоминающее устройство, содержащее «акопительаые матрицы, прошитые адресными щинами, подключеиными к соответствующим адресным ключам, разрядными щинами записи и считывания и ВЫХОДНЫ1МИ обмотками, подключенными ко входам усилителей чтения, формирователи импульсо(В записи и считывааия, отличающееся тем, что, с целью упрощения устройства, содержит в каждой на.коиительной (матрице импульсные трансформаторы по числу разрядов и один тралсформатор счнтьюания; начала иер1вичных обмоток импульсных тра-нсформаторов записи и считывяния одноименных разрядов всех мат1риц подключены через разделительные диоды iK выходам соответствующих формирователей записи и считывания, концы указанных обмоток в каждой матрице подключены к общей шиее выбора матрицы; начала вторичных обмоток импульсных трансформаторов записи соединены с соответствующими раз рядными щинами записи, а начало вторичной обмотки импульсного трансформатора считыва1ния в каждой матрице соединено с разрядными шинами считывания.
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО для ВВОДА и ХРАНЕНИЯ ДАННЫХ ДЛЯ АНАЛОГОВЫХ ВЫЧИСЛИТЕЛЕЙ | 1973 |
|
SU378870A1 |
УНИВЕРСАЛЬНАЯ ЦИФРОВАЯ УПРАВЛЯЮЩАЯ МАШИНА | 1965 |
|
SU170218A1 |
БЛОК ПАМЯТИ ЗАПОМИНАЮЩЕГО УСТРОЙСТВА НА МАГНИТНЫХ ПЛЕНКАХ | 1967 |
|
SU222469A1 |
УСТРОЙСТВО для ПАРАЛЛЕЛЬНОГО СУММИРОВАНИЯДВУХ ЧИСЕЛ | 1970 |
|
SU268498A1 |
МНОГОПОЗИЦИОННАЯ МАТРИЦА УПРАВЛЕНИЯ | 1972 |
|
SU337818A1 |
Счетное устройство, сохраняющее информацию при отключении питания | 1987 |
|
SU1492476A1 |
Устройство для контроля двухпроводных запоминающих матриц | 1978 |
|
SU752503A1 |
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВОСЙ1Ч '^ | 1972 |
|
SU436389A1 |
Устройство для контроля матриц памяти на цилиндрических магнитных пленках с неразрушающим считыванием информации | 1986 |
|
SU1387045A1 |
Устройство для выборки информации из блоков памяти типа 2,5д | 1978 |
|
SU765874A1 |
Авторы
Даты
1973-01-01—Публикация