Изобретение относится к области азто.матики и вычислительной техники и может быть использовано в специализированных вычислительных устройствах.
Известен функциональный .преобразователь 1, содержащий управляющий делитель частоты, реверсивный счетчик, дешифратор, логические элементы ИЛИ и триггер управления знакОМ.
Известен функциональный преобразователь 2, содержащий реверсивный счетчик, дешифратор, блох сравнения кодов, регистр , генератор импульсов, блогк памяти, реверсивный распределитель и логические элементы И.
К недостаткам известных устройств относятся их ограниченные функциональные возможности, не позволяющие, например, одновременно с воспроизведением тригонометрических функций, проводить вычисление квадратного корня из сум1мы квадратов двух слагаемых.
Ирототилом изобретения является преобразователь 3, содержащий выходной регистр, две группы элементов И, два двоичных умножителя и два реверсивных счетчика, каждый из которых соединен разрядными выходами с нервыми входами элементов И соответ1ствующей группы, подключенных вторыми входами к .выходу соответствующего реверсивного счетчика, и с входами соответствующего двоичиого умпожителя, а выходы двоичных умножителей через бло.к колшутации подключены к счетным входам реверсивных счетчиков, соединенных установочнымн входами с КОДОВЫМИ щинамн записи начальных условий. Недостатком прототипа является ограниченность его функциональных возможностей.
Целью изобретення является устраненне указанного недостатка, а именно обеслечение одновременного формировання сннусои.тальпых зависимостей и вычисления кор-ня квадратного из суммы квадратов. Поставленная
цель достигается тем, что в преобразователь дополннтельно введены блок сравнення кодов и группа логических элементов ИЛИ, подключенных выходамн ;к входам выходного регистра, входы логических элементов ИЛИ
группы соеди)1ены с выходамн элемс-итов И обеих грунп, причем входы блока сравнения, иодключенного выходом к улраз/шюще.му входу блока коммутации, соединены с кодовыми шинами записи начальных условий.
На чертеже изображена блок-схема устройства.
Устройство состоит из двоичных умножителей ) и 2, реверсивных счетчиков 3 и 4, в которые но 5, 6 записываются входпые коды и , блока коммутации 7, который (л(;ммутнрует выходы двоичных умножителей /, 2 па суммирующие и вычитающие счетные входы реверсивных счетчи(KOiB ,, 4, групп логических элементов И 8, 9, пср.зые входы которых сосди.нены с соответствуюн1ими им иульсиыми выходами лереиолнсния реверсивных счетчи-ков 4 и 3, вторые входы соединены с разрядными выходами ре.верснвмых очетчи1коп, а выходы через группу логических элементов ИЛИ W соединены со, входом выходного регистра 11, выходы которого соеипены с выходными шинами устройства, блока 1сравнеиия «одов 12, нредназначенного для сравнения кодов NI и Ny, поступающ.чх по входным щипам, выход которого соединен с унравляющнм входом блочка (коммутат-ни 7. Преобразователь работает следующим образом. .В реперси1вные счетчИ|Ки 3, 4 защипываются со.ответственио ио входиым щинам 5 и 6 (коды NI и Ny. На вход Д13оичиых умножителей /, 2 поступает частота FO. С выхода двоичиого умнож,ит.;ля / на вход бл.ока коммутации 7 в текущий момент поступает частота разрядность реверсив иых счетч 1г.;ов ,), 4. С .выхода двоичпого умножителя 2 .па вход бд.оха .коммутации 7 в теf,V кущий М.окегт поступает частота Ь 2 - Частоты /I и /2 через блок .коммутаплш 7 поступают соОБветствениО на 1суммирующий счетиый вход реверснв 0 о ечетчика 4 и на вычитающий сметный вход ревереив.тгого счетчика 3. Коды //I и , записанные в реверсивном счетчике 3, 4 изменяются ,в соответствии с уравнениями: iV,-|/fl + &- Sli (.-arctg- -) (1) /а«Т cos Jb..arctg ), (2) т. е. в устройстве осуществляется воспроизведение синусоидальных зависимостей. Gигпaл переполнения счетчика 3 будет сформирован в момент време.пн 6;,, когда Л О, т. е. а arctr,в этот дМОМент N- + й-АнаЛОгично обнуление счетчика 4 произойдет в момент времени /;.;,. При этом в ечетчнсе 3 будет та.кже записан ко.д I . Отсюда следует, что результат вычисления можно нолучить как на счетчике 3, так и на счетчике 4, З моменты времени /h, и /;,, когда на другом счетчике соответственно 4 или 3 формируется сигнал обнуления. Время вычисления . . устройстве определяется по .меньшему из двух зремен 4, и /иг, в зависимости от соотношения величин а и Ь. При блок сравнения 12 выдает управления на блок коммутации 7, при атом пм.пульсы с выхода двоичного умножителя 2 401163 o;iOK коммутации 7 ттоступают па вычитающий счетный вход счетчика 5, импульсы с выхода двоичного умножптеля / - на суммирующий вход счетчйка 4. При блек сравнения 12 формирует сигнал унравления. по которому выход двоичного умножителя 2 .подключается к суммирующему счетному входу счетчи:ка 3, а выход двоичного множптеля / - к вычитающему счетному входу счетч1П;а 4. Формула изобретения Частотко-имнульсный функ1.но;1альный п)еобразовате; ь, содержащий выходной регП тр, две группы элементов И, два двоичпы.х умножителя и два реверсивных счетчика, каждый из которых соединен разряд;1ыми выходами с Первыми входами элементов И соответсъвующей гругтпы, лодключенных вторыми входами к выходу соответст;- ующего рсзерснвного ечетчика, и с входами соответствующего двоичного умножителя, а выходы Двоичных улиюжгггелей через .хоммутаци1 гюдключепы IK счетным входам реЗерсивпых счетчиков, соединенных устанозочными входами с кодовыми щинами записи начальных условий, отличающийся тем, что, с целью pacDJиpeнпя функцио1 альных возможностей, в него дополнительно введены блок cj)aBHeHHH кодов и группа логи-ческих элементов ПЛИ, .подключенных выходами к вхола.м выходного регистра, входы логических элементов РйТИ группы соединены с выхода мп элементов И .обеих .групп, причем вхсды блочка срав.нения .кодов, подключенного выходом к управляющему входу блока коммута:ц:п1, .соединены -с кодовыми щинами заппо: начальных условий. Источники информацией, и.рл-штые во внимание при Экспертизе: 1.Авт. сз. Ло 302716, кл. G 06 F 7/38, 1969. 2.Авт. св. Л 389519, кл. G OG G 7/2о, 1971. 3. Л ВТ. 03. Ло 373732, кл. О 06 G 7/26, 97 (ПрОТОТНП).
т j т
, Iit-,J. г :
XX /,/ i
k-.l
4/,
название | год | авторы | номер документа |
---|---|---|---|
Широтно-импульсный преобразователь | 2018 |
|
RU2683180C1 |
Устройство для программного счета изделий | 1983 |
|
SU1113824A1 |
Устройство для вычисления обратной величины нормализованной двоичной дроби | 1986 |
|
SU1405050A1 |
Устройство для формирования символов на экране электронно-лучевой трубки | 1984 |
|
SU1251061A1 |
Намоточное устройство | 1981 |
|
SU994386A1 |
Устройство для накопления импульсных сигналов | 1976 |
|
SU658726A1 |
Устройство для дифференцирования частотно-импульсных сигналов | 1977 |
|
SU732904A1 |
Преобразователь частота-код | 1974 |
|
SU533877A1 |
Устройство для преобразования двоичных кодов приращения функции | 1975 |
|
SU550657A1 |
Цифровой измеритель магнитной индукции | 1988 |
|
SU1644054A1 |
Авторы
Даты
1976-10-30—Публикация
1975-08-26—Подача