1
Изобретение относится к автоматике и вычислительной технике и может быть иснользовано в системах программного и логического управления при реализации технических средств автоматики в ЭЦВМ.
Известны устройства задержки информации, содержащие т последовательно соединенных триггеров со счетным входом, элементы «И, «ИЛИ, генератор импульсов, инверторы, используемые в системах программного и логического управления для формирования временных интервалов 1. В этом устройстве дискретность выдержки времени определяется но нелинейному закону образования чисел 2, где / 1, 2, 3,... т. Поэтому для получения равномерно распределенных импульсов в схему этого устройства необходимо ввести дополнительные элементы-дешифраторы, что усложняет устройство. Наиболее близким техническим решением -является устройство задержки информации, содержащее 2т последовательно соединенных времязадающих узла, элементы «ИЛИ, элементы задержки и инверторы 2. Выдержка времени Т этого устройства и его количество элементов задержки М соответственно равны: , М 2/п, г--выдержка времени элемента задержки. Но при ft-кратном использовании схемы устройства в качестве элемента задержки выдержка времени устройства и его количество элементов за2
держки с выдержкой т: Т (2т)т, Л1 (2/п). Целью изобретения является упрощение устройства. В описываемом устройстве это достигается тем, что в нем другие выходы i-x времязадающих узлов (где , 3, 5,..., 2/п-1) соединены со входами первого элемента «ИЛИ, выход которого через элемент задержкн подключен ко вторым входам /-х времязадающих узлов, а другие выходы /-х узлов где , 4, 6,..., 2т соединены со входами второго элемента «ИЛИ, выходы которого через элемент задержки подключен ко вторым входам /-Х времязадающих узлов, причем управляющие входы всех времязадающих узлов соединены через инвертор со входной щиной устройства. Кроме того, в устройстве времязадающие узлы содержат элементы «И и триггер, прячем один из входов первого элемента «И соединен с первым входом времязадающего узла, другой-со вторым входом, а выход - со входом установки в единичное состояние триггера, вход установки которого подключен к управляющему входу времязадающего узла, а его прямой выход соединен с первым входом, а инверсный - со вторым выходом времязадающего узла через второй элемент «И, другой вход которого подключен к первому входу времязадающего узла.
На чертеже представлена функциональная схема описываемого устройства. Оно содержит времязадающие узлы 1, 1 - 1, 2/п, элементы «ИЛИ 2 и 3, элементы задержки 4 и 5, инвертор 6, элементы «И 7 и 8 и триггер 9. В исходном соетоянии на входную шину устройства, составленного из 2т последовательно соединенных времязадающих узлов, иодается сигнал «О, соответствующий нулевому логическому уровню и иостунаюш,ий на входы элементов «И 7 и 8 (нервый вход) времязадающего узла 1,1, а также на вход инвертора 6. В этом случае триггеры 9 всех времязадающих узлов через инвертор 6 устанавливаются в ноложение «О, и на всех первых входах и выходах времязадающих узлов имеет место сигнал «О. Одновременно сигналы «1, соответствующие единичному логическому уровню, поступают с инверсных выходов триггеров на входы элементов «И 8 всех времязадающих узлов. При нодаче сигнала «1 на входную щину снимается сигнал «1 со входов установки «О всех триггеров и появляется сигнал «1 на выходе элемента «И 8 (втором выходе) времязадающего узла 1,1. Этот сигнал проходит через элемент «ИЛИ 2 на вход элемента задержки 4, Который отрабатывает сигнал «1 и через элемент «И 7 (второй вход) времязадающего узла 1,1 устанавливает триггер 9 этого узла в положение «1. В результате сигнал «1 появляется на первом выходе узла 1,1, а сигнал «О, снимаемый со второго выхода узла 1,1, - на выходе элемента «ИЛИ 2, приводя элемент задержки 4 в исходное состояние. Аналогично входному сигналу сигнал «1 с первого выхода узла 1,1 через элемент «И 8 (первый вход) узла 1,2 и элемент «ИЛИ 3 поступает на срабатывание элемента задержки 5 и на вход элемента «И 7 (второй вход) узла 1,2, приводя триггер этого узла в готовность к срабатыванию. После отработки сигнала «1 элементом задержки 5 этот сигнал устанавливает триггер 9 узла 1,2 в положение «Ь. В результате сигнал «1 появляется на первом выходе узла 1,2, а сигнал «О, снимаемый со второго выхода этого узла, - на выходе элемента «ИЛИ 3, приводя элемент задержки 5 в исходное состояние. Времязадающие узлы l,i, где , 5,..., 2т-I подобны узлу 1,1, а узлы 1,/, где , 6,. .., 2т подобны узлу 1,2. Использование времязадающих узлов выгодно отличает описываемое устройство от известного при и . При /г-кратном использовании схемы устройства в качестве элемента задержки выдержек времени устройства количество его элементов задержки с выдержкой т совместно с времязадающими узлами равно: Т (2т) т/И 2 + 2,„, 2 2% т. е. при одинаковой выдержке времени и количество элементов в предлагаемом устройстве более чем в два раза неньще количества элементов в известном. Формула изобретения 1. Устройство для формирования временных интервалов, содержащее 2т последовательно соединенных времязадающнх узла, элементы «ИЛИ, элементы задержки и инверторы, отличающееся тем, что с, целью упрощения устройства, в нем другие выходы I-x времязадающих узлов (где , 3, 5,... 2/п-1) соединены со входами первого элемента «ИЛИ, выход которого через элемент задерн ски подключен ко вторым входам /-х времязадающих узлов, а другие входы /-х узлов, где / 2, 4, 6, ..., 2т соедипены со входами второго элемента «ИЛИ, выход которого через элемент задержки подключен ко входам /-х времязадающих узлов, причем управляющие входы всех времязадающих узлов соединены через инвертор со входной щиной устройства. 2. Устройство по п. 1, отличающееся тем, что в нем времязадающие узлы содержат элементы «И и триггер, причем один из входов первого эле.мепта «И соединен с первым входом времязадающего узла, другой - со вторым входом, а выход - со входом установки в единичное состояние триггера, вход установки которого подключен к управляющему входу времязадающего узла, а его прямой выход соединен с первым входом, а инверсный - со вторым выходом времязадающего узла через второй элемент «И, другой вход которого подключен к первому входу времязадающего узла. Источники информации, принятые во внимание при экспертизе: 1.Судовая автоматика. Судостроение, 1972, 1 (5). 2.Самойлов Л. К. Устройство задержки инормации в дискретной технике. М., Советское адио, 1973.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для формирования временных интервалов | 1977 |
|
SU677079A1 |
Многофункциональный логическийМОдуль | 1979 |
|
SU838699A1 |
Формирователь дискретных сигналов | 1979 |
|
SU809523A1 |
Устройство для импульсного управления исполнительными органами | 1978 |
|
SU883866A1 |
Устройство для контроля логических и временных параметров сигналов | 1990 |
|
SU1777235A1 |
Устройство задержки импульсов | 1982 |
|
SU1039022A1 |
Стабилизированный преобразователь постоянного напряжения с защитой | 1986 |
|
SU1317597A2 |
Одновибратор | 1984 |
|
SU1167706A1 |
Формирователь сигналов о предельныхОТКлОНЕНияХ пАРАМЕТРОВ Об'ЕКТА | 1976 |
|
SU824220A1 |
Измеритель длительности импульсов | 1990 |
|
SU1714535A1 |
Авторы
Даты
1976-11-15—Публикация
1974-07-16—Подача