jBO на ключ 4, На выход линии задержки 2 подключен преобразователь импеданса 1, выkoднoй сигнал с которого поступает на ключ , а к отводу 9- линии задержки 2 - фазоикь ьертор 3, с выхода которого сигнал поступает на вход ключа 7. Ключи 5 и 7 поочередн Ьткрываются или закрьтаются в зависимости от управляющего воздействия блока 6, т.е. ли первый ключ5 открыт,то,второй 7 закрыт и наоборот. Блок управления 6 ключами 5 и 7Управляется триггером 4, парафазный сигнал с которого поступает на блок В качестве триггера 4 использован высокочувствительный, быстро реагирующий триггер, - порог срабатывания которого пежит при оЬ , т.е. он срабатывает при каждой смене полярности .входного сигнала. Коммута ционное состояние TfiHrrepa 4 отофажается на выходе 1О в виде информации о поляр ности сигнала. Если, например, входной сигнал Ug оЬ го блок управления 6 открывает ключ 5, положительный входной сигнал попадает в линию задержки 2, с выхода которой он поступает через прео азователь импеданса 1 и открытый ключ 5 на выход 11. Если входной сигнал изменяет свою полярность, то триггер 4 переходит во второе устойчивое состояние, блок управления 6 закрывает ключ 5 и открывает ключ 7. Теперь отрицательный входной сигнал поступает в линию задержки 2 и от ее отвода 9 на фазоинвертор 3, Этот сигнал, повернутый по фазе на 180°, поступает через открытый ключ 7 на выход 11. При этом выходной сигнал устройства всегда положителен. Путем перестановки управляющих входов блока 6 можно добиться того, что выходной сигнал всегда дет отрицательным. Задача ли, НИИ задержки 2 заключается в том что&1 задержать входной сигнал, поступивший к ключам 5 и 7, с целью компенсации конечного времени включения триггера 4, блока управления 6 и ключей 5 и 7. Отвод 9 в линии задержки 2, к которому подключен фазоинвертор 3, выбран так, что выравнивает- ся повышенное время распространения сигнала в фазоинверторе 3 относительно преобразователя импеданса 1. На фиг. 2 показан вариант выполнения блока управления 6 и ключей 5 и 7. Блок управления 6 состоит из эмиттерных повторителей 12 и 13, которые управля ют транзисторами 14 и 15, работающими в режиме переключателей тока. Эмиттеры тран зисторов 14 и 15 соединены с коллектором источника постоянного тока 16. На коллекторы повторителей 12 и 13 подано по входу 17 положительное вспомогательное напряже ие. Между коллекторами коммутаторов тока 14 и 15, которые подключены через нагрузочые резисторы 18 и 19 к положительному олюсу 20 источника рабочего напряжения, одключены через развязывающие резисторы 21-24 диодные ключи 5 и 7. Ключ 5 состоит из диодов 25-28, а ключ 7 - из диодов 29-32. Выходы ключей 5 и 7 соединены между собой и подключены к выходу 11, который через резистор .утечки 33 соединен со входом 34 опорного напряжения. Вход 35 подключен ко входу ключа 5, а вход 36 - ко входу ключа 7. С помощью диодов Зенера 37 и 38 происходит согласование уровня блока управления 6 с двухтакт ным выходом триггера 4. ,. Если, например, коммутатор тока 14 вклю:чен и вследствие этого коммутатор тока 15 закрыт, то ключ 7 открыт и сигнал, приложенный к входу 36, проходит на выход ; в то кремя как сигнал, приложенный ко входу 35 не может пройти через ключ 5. В противоположном коммутационном состоянии коммутаторов тока 14 и 15 ключ 5 открыт, а ключ 7 закрыт. Передаточная характеристика открытых ключей 5 или 7 линейна д/ш конечного интервала амплитуд. Передаточная характеристика устройства представлена на фиг. 3. При положительном и отрицательном входном сигнале U выходной сигнал и/л имеет только одну полярность, например положительную, и пропорционален входному сигналу и . Одновременно на выходе 1О появляется информация о полярности и, (фиг. 3). Формула изобретения Устройство для формирования абсолютной величины электрических сигналов, содержащее первый и второй ключи, выходы которых соединены с выходной клеммой устройства, а управляющие входы подключены к соответствуюпим выходам блока управления, триггер, вход которого соединен с входной клеммой устройства, и фазоинвертор, подсоединенный выходом к информационнок входу второго ключа, отличающееся тем, что, с целью повышения быстродействия устройства, оно содержит преобразователь импеданса, выход которого соединен с информационным входом первого ключа, и линию задержки вход и два выхода которой подключены соответственно к входной клемме устройства, к входу фазоинвертора и к входу преоб-
раэователя импеданса, выходы триггера под-. соединены к соответствующим входам блока управления и к выходной клемме индикации знака входного сигнала.
Источники информации, принятые во внимание при экспертизе:
1,Корн Г., Корн Т., Электронные анало говые и аналогочшфровые машины. Мир, 1976 г., с. 293-295, 307
2,Анисимов Б. В., Голубкин В. М. Авалоговые вычислительные машины. М., Высшая школа , 1971 г., с. 274 - 277, рис. У.18 и УД 9, а.
название | год | авторы | номер документа |
---|---|---|---|
Электронный коммутатор сети переменного тока | 1991 |
|
SU1798909A1 |
Формирователь однополосного сигнала | 1985 |
|
SU1356183A1 |
Задающее устройство следящего электропривода | 1982 |
|
SU1056129A1 |
УСТРОЙСТВО ДЛЯ ВОЗБУЖДЕНИЯ УДАРНЫХ ИМПУЛЬСОВ | 1993 |
|
RU2019795C1 |
Устройство для электроразведки в движении | 1985 |
|
SU1242884A1 |
Программный генератор | 1979 |
|
SU860291A1 |
МНОГОПОЗИЦИОННОЕ УСТРОЙСТВО ПЕРЕКЛЮЧЕНИЯ ИСТОЧНИКА ТОКА | 2013 |
|
RU2623494C2 |
Устройство определения азимута | 1984 |
|
SU1190747A2 |
ИСТОЧНИК ИМПУЛЬСНОГО МАГНИТНОГО ПОЛЯ | 2008 |
|
RU2363094C1 |
Устройство для перемещения магнитной ленты | 1988 |
|
SU1597918A1 |
i9
J40.
.yo
2J/ X
,,, 7 Cmmmjr
Фиг. 2
Авторы
Даты
1977-08-05—Публикация
1974-04-15—Подача