подсоединен к выходу сумматюра, управляющий вход ключа связан с выходом первого порогового блока, а выход подключен ко входу пикового детектора, выход которого явлйется аналоговым выходом устройства и соединен кроме того со входом первого порогового блока,
подключенного своим выходом к, первому управляющему входу блока выбора йорядка, агорой управяяюишй вход которого связан с вызсЬдом второгЧ) иорогового блока, соединенного своим входом
с выходом fi -го усилительного каскада, выходы блока выбора порядка являются цифровыми выходами всего устройства. При этом выбора порядка выподнек в Виде г экёратора ймпудьсрв, : запускающий вход KOTOjJotO явДйетсй йер вым управляющим входом блака выбора порядка, а вход Гзанрещения генерации является бторым управляющим взСЬдЬм блока выбора порядка, выход генератора
ИМЙуЛЬЙОЙ ПОДКЛКЯеН ко входу ДВОЙЧНО1О
счетчика, выходы которого соедифны со взсодаМи деиафратора, выходы явшйфраIOpa ЯВЛЯ10ГГСЯ анфровыми выходами фго-. ка BbBSojfia порядка. : ;j : :
CyaiH&ctb предлаг Мого изобретения
пояснйетса чертежаWH. На,(|шг. 1 иаоб ражена блок-схема вычйсли вяьйого уст-ч роЙства дли первшйой обработки информвшк} на (г. 2 . В1лиолйелве Выбора j на . 3 - врёменнай диаграмма работы Ейыгчисяя геяьного устpiouGTBa дли первичной рбрабдтки инфор ма1Шй. ,/..;-.;-.-.л:-;-..:.,.-,; ;.. .
Вй1Чис лительнре устроЯстёо сйдёржйт Л усилительных каскадов 1, цоследЬВ ейьйо соединенных яруг с другом че-. рёо элементы 2 задёрзкки выходы усилительных каскадов 1 подключены кЬ сумматора 3, соедйнёйного вйхо дом с сигнальным входом кшоча 4, ПВЕковьШ детектор 5, K yiropj rc подклкзчён к 1зыходу клаача 4, а выход, яв пя1дщийся а{{Ш1Оговым выходом всего уст рийстёй, подйслючен кроМе того KIU входу первого йорогеаргр бйока 6, последний обвязан СВОИМИ Вьисодайя с упра&йшашм Бзсбдрм ключа 4 и с первым упр авпяющйй входом блока 7 , В1«рой пороговый бяок 8, связанный входом с ёыходом последнего усшштельнбго каокада 1, а выходок со Вторим Г юшнм входом блока 7 выбора порядка, выхоДы блока 7 выбора пйрядка являют ся цифровыми ьълщявШ Bcert устрой-, .cfBa. - . -- ;
БЛОК 7 выбора порядка (фиг. 2) содержит генератор импульсов 9, запускающий вход которого является первым управляющим входом блока выбора порядка, а вход запрещения генерации является вторым управляющим входом блока выбора порядка, выход генератора импульсов 9 подключен ко входу двоич;ного счетчика 10, вьгходы которого соединены со входами Дешифратора И выжоды последнего явлтотся ци |фовыми вы ходами блока выбора поргдка.
Вычислительное устройство для первичной обработК1 1 информации работает следующим образом. Входной сигнал йойгуиает на первый каскад 1 (см. фиг. За) и усиливается цепочкой усилйтельнь1Х каскадов 1.
Время задержки -элемента 2 задерз ки желательно выбирать бопьще длительности измеренного .
С выхйда первогоусилнтедьногЬ каскад i усшённый импульс сразу поступает : йа вход сумматора 3 сразу, с выхода второго«чере время Ь , а с выхода h -ого каскада - через время
)-i -::;v- V v-.:- ;-
Таким образом, ни выходе сумматора 3 получается иосйедовательность
1рабн0мерйо: | азнесе1шых импульсов.
При этом два ближайших импульсаoiv. личаются друг от друга по амплитуде в К раэ, где |( ч {го ффщкёнт усипейия казЦо касеадй/то есНгь йервый пришедший j OBpeMeim импульс имеет мийвмапьнук «0 велйчййв , равную и gx г j амйпйтуда втррогч пр шедшего - ,
:Туда имиуяьса - Оах К
Эга
:пачкаймпуэ1ьсов через ключ 4 посту- пает на дажрВый дётек-и 5. При приходе йМпулЬса с амплитудой йр вьшакм. щей минимально допустимьё измеря0мо« наяряягенйе, срабатывает первый пороговый блок 6 и звкрыйает вдйЬч 4j бдо кйруя такЁЕМ образом арюхоШевя пос- дедузюпшх импульЬоВ.
Таким образом, вровезсОДйт определение мантиссы / шыштуды иамвряеМо1Ч имйульса. Второй пороговый бяокб срабатьпзает спустя (и -1 )t i .
В блоке 7 выбора порядка njioHC-. ХРДйт вычисление времени между моментом срабатывавня jgtepBprp в второгр пороговых блоков, определяя таким . образом копвчествр Каскадов N , i участвующих в уС1шевив входного И1 пульса до запоминания в пиковом детекторе 5. Это достигается тем, что при срабатывенки первого порогового бл«эка с генератора 9 импульсы с периодом Т i ас«9 проходят на запись в двоичный счетчик 10, разрядность которого reog-g(n-3)+i. Генератор останавливается при срабатывании второго порогового блока 8 и информация из счетчика 10 через дешифратор 11 проходит ни взсоА всего устройства. Дешифратор необходим для перекодировки йнформааии в любой удобный цифровой код. Таким образом, входной сигнал пред ставляется в полулогарифмическом виде где мйшгиссачйсяа т,- paBtia выходному иепряженйю иа пиковом детбкfope 5, а порядок р,- равен Амплитуда входного сигнала равна -.У. . Впагод введению новых узлов и сйязей, вычйсйбнйе:йроидтврдирся в пойулогарифквр ее15ой форме .и -««qfloctb вычиспеШ 1 акйийтуд одинЬчИйнс сйгяаяов с болыийм янйамйчёсккм диапазоно зна 1йтед;ык п6йьвца;ется, ; Кроме тс гоЛесда S изве«;тйой :ройстш задержки сзрнала & ybtta e br ных каскада) йро одили К раа1|ащ&в нню импул1 С(Я на ва.гХО|Дв сзойгм1фу|6щего блока и как c«eft it Hev&t6ro, к снижению точйоста вычисйвнйй, to в предлагаемом устройстве сумма жзя задержка ус1иштел1Ы1ОГ1 каскада RarteMeEt та ааДержкя:йоз&олйет реализовать с;фд ро рода мгяовенну АРУ, повышая тем самым точность т чиспеивя амплитуд ОДИНОЧНЫХ ИМпупЬС01Ё1.-. , Экойбкшчёский $ффе|ст рт ирименения предлагаемого ройства BupaJfcaется в пошлаешн точнхюти ь лччкЛ&яяя в устройствах пврвйчй«Л oepJEJ bincH itEt формшш1(, в (оторых йредАагаейоё гст ройст&о может ёыть всга льзо1баво. Ф.6 р и у л а изо б р е т е н и и 1.|Вмчнспвтельное устройство для neposnaou обработки й 1формшш11,соде ржащее усилительных каскадов, соединенных выходами со входами сумматора, и пиковый детектор, о т л и ч а ю ш е ее я тем, что, с аелью tioвьпаенна точности вычислений, в него дополнительно введены блок выбора порядка, два П1фо1Ч)вых блока, ключи Н -1 элеме гов задерзкки, каждый из KOTOpbts вклк1«ен между cotyfB txnhByKvщикш предыдуагам и по:следу1р11шм усн;лительйыкш каскадами, причем вхс пер бого усилительного каскада яышется входом устройства, сигнальный вход ключа подсоединен к бмходу сумматора управляющий вход ключа связан с быходом первого nbpoif oBt ro блока, а выход подклк чен ко виэду гоисовогб ,ьЫод которого яйляетсяа)а алогобым выходом устройства и соеЦцяен, кроме того do ъууП&ом первого йо«|. рогового блока, подключв1янрго своим выходом к пербомууп раййзйЕиаему входу блока выбора порядка, ЕптороЙ улра&ляйшшй вход к 01 орого связан с выходов второго порогойого блока соедймегййлч) своим входом ,с шxoдo 4 ft -гч yctf лител ьно о вызюды блока выбора .ЪорвдкаГ esitia yrtrH аи(овым tAзеодаУй устройства. ; 2. & ийслител.нрв устройство для пёрЕ йрй обработки. 1аф {Л 1ав11й по и. i, р т л 9 ®v® с я Тем, чТоблрк выбора псфвдка ш шол«вн в виде гейератрра импульсов, aanjcKSior цшй вход которого йвяявччгайервыМ з -равлмиаим ёхоДоМ блоке выбора яорв; ка, а вход запршцешЕЯ гешеерз ш шяяетса вторым уйравляюшш Модом блока Bbi6opa порядка выход г шрдтора ямПУЯЬСРВ подключен Р ДЭОйЧйОГО. с ётчйка, выходы которогр соедийейы со вжоДаМй дешифратора выходы тора явлсвются Ш1ФРОВЫМИ варка йыбррапорядаа. И гочвйкй ннформацив вяйгтые во вшмаше при акспёртиэё 1. Патент США № 366227 ,329-102, 167iJ. 2, Электроника , N 10, 197СЬ с. 27-30. /х- ., V :--;,; -
Bxoi
4НфФЛ
ft,
e 0m Sjiuifa S
название | год | авторы | номер документа |
---|---|---|---|
Вычислительное устройство для первичной обработки информации | 1978 |
|
SU746604A1 |
Вычислительное устройство для первичной обработки информации | 1978 |
|
SU746569A1 |
Вычислительное устройство первичной обработки информации | 1978 |
|
SU763910A1 |
Вычислительное устройство для первичной обработки информации | 1978 |
|
SU746605A1 |
Аналого-цифровой преобразователь с автоматической регулировкой усиления | 1974 |
|
SU489216A1 |
Ультразвуковой сигнализатор уровня | 1985 |
|
SU1397837A1 |
Измеритель уровня высокочастотного напряжения | 1981 |
|
SU945812A2 |
Устройство для вычисления координат светового пятна | 1975 |
|
SU525037A1 |
Фоторегистратор | 1981 |
|
SU1002852A1 |
Умножитель частоты | 1991 |
|
SU1787313A3 |
Авторы
Даты
1979-01-25—Публикация
1976-12-17—Подача