Устройство для анализа адресной посылки Советский патент 1979 года по МПК H04Q5/16 

Описание патента на изобретение SU658790A1

(54) УСТРОЙСТВО ДЛЯ АНАЛИЗА АДРЕСНОЙ ПОСЫЛКИ

Похожие патенты SU658790A1

название год авторы номер документа
УСТРОЙСТВО ДЛЯ АНАЛИЗА АДРЕСНЫХ ПОСЫЛОК 1986
  • Манякин Ю.Н.
SU1464899A1
УСТРОЙСТВО ДЛЯ АНАЛИЗА АДРЕСНОЙ ПОСЫЛКИ 1985
  • Манякин Ю.Н.
SU1344215A1
Система адресного вызова с позиционным кодированием 1980
  • Азаров Геннадий Иванович
  • Манякин Юрий Николаевич
  • Иванов Александр Сергеевич
  • Антыпко Борис Самуилович
SU907871A1
УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ С КАНАЛАМИ СВЯЗИ 1990
  • Аронштам М.Н.
  • Ицкович Ю.С.
  • Кузнецов Н.А.
RU2020565C1
Устройство групповой тактовой синхронизации (его варианты) 1982
  • Вагина Галина Михайловна
  • Горин Александр Степанович
  • Шапиро Евсей Юделевич
  • Меланьин Юрий Иванович
  • Чуркин Владимир Павлович
SU1096760A1
УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ ДВОИЧНОЙ СИСТЕМЫ КОРОТКОВОЛНОВОЙ РАДИОСВЯЗИ с ЧАСТОТНО- ВРЕМЕННЫМ КОДИРОВАНИЕМ 1973
  • В. Ф. Елизев, С. Н. Жирнев В. А. Постников
SU389632A1
Устройство конференц-связи для систем с дельта-модуляцией 1986
  • Бухинник Александр Юрьевич
  • Кушнир Виктор Флорович
  • Щербатый Павел Евгеньевич
SU1418926A1
СПОСОБ И УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА СИГНАЛОВ С ОГРАНИЧЕННЫМ СПЕКТРОМ (ВАРИАНТЫ) 2004
  • Денисенко В.П.
RU2265278C1
Устройство для передачи дискретной информации 1988
  • Азаров Геннадий Иванович
  • Новиков Виталий Павлович
SU1555894A2
Многоканальная кодоимпульсная система телесигнализации 1986
  • Вулис Александр Лазаревич
  • Майборода Геннадий Анатольевич
  • Вульпе Александр Апполонович
  • Скрыль Владимир Федорович
SU1325544A1

Иллюстрации к изобретению SU 658 790 A1

Реферат патента 1979 года Устройство для анализа адресной посылки

Формула изобретения SU 658 790 A1

t

Изобретение касается связи и может использоваться для анализа адресной посылки в виде непрерывного кода на соответствие одному из нескольких абонентов при использовании одной линии для вызова нескольких абонентов на приемной стороне.

Известно устройство для анализа адресной посылки, содержащее N-разрядный регистр сдвига, последовательно соединенные блок синхронизации и делитель частоты, блок сравнения, вход которого соединен с входом блока синхронизации и входом регистра сдви/-а, а также ключи 1.

Однако такое устройство имеет низкую помехоустойчивость.

Цель изобретения - повышение поме хоустойчивости.

Для этого в устройство для анализа адресной посылки, содержащее N-разрядный регистр сдвига, последовательно соединенные блок синхронизации и делитель частоты, ок сравнения, вход которого соединен с входом блока синхронизации и входом ре; гистра сдвига, а также ключи, введен блок выделения стробирующих импульсов, при этом выходы J -разрядного регистра сдвига через блок сравнения подключены к пер

вым входам соответствующих ключей, пер вый выход делителя частоты подключен к другому входу N-разрядного регистра сдвига, а второй выход делителя частоты через блок выделения стробирующих импульсов подключен к вторым входам соответствующих ключей.

На чертеже изображена структурная электрическая схема предлагаемого устройства.

Оно содержит N-разрядный регистр 1

сдвига, блок 2 синхронизации, делитель 3

частоты, блок 4 выделения стробирующих

импульсов, блок 5 сравнения и. ключи 6.

Устройство работает следующим образом.

По щине 7 поступает адресная посылка

В виде двоичных сигналов.

Сигнал с шины 7 поступает на первый вход N-разрядного регистра 1 сдвига, на вход блока 2 синхронизации и один из вхо2Q дов блока 5 сравнения. N-разрядный регистр 1 сдвига хранит значения N предыдущих сигналов, поступающих по шиие 7. Блок 2 синхронизации устаналивает в нулевое положение делитель 3 частоты по передним и задним фронтам импульсов, поступающих по шине 7. Делитель 3 частоты обеспечивает продви ение информации в регистре i сдвига. Выходы разрядов регистра 1 сдвига соединены с блоком 5 сравнения. Блок 5 сравнения состоит из набора сумматоров по модулю два, количество которых соответствует количеству анализируемых адресных посылок. 1 аждый из сумматоров соединяется с входной щиной 7 .и с соответствующими выходами регистра 1 сдвига (число соединяемых выходов регистра может быТь от 2 до N 18 соответствии с образующим полиномолц кода типа «максимальная последовательность). Анализ кодовых посылок на соответствие адресов всех абонентов производится параллельно и одновременно. Со второго выхода делителя 3частоты импульсы поступают в блок 4 выделения стробирующих импульсов, который обеспечивает регистрацию импульсов. Выход каждого из сумматоров по модулю два соединен с первым входом соответствующего ключа 6. Число ключей 6 равно числу сумматоров по модулю два и равно числу анализируемых адресов. Результаты сравнения с выходов сумматоров проходят через ключи 6 только в момент поступления стробирующего импульса из блока 4. Блок 4 обеспечивает выдачу стробирующего импульса синхронно с тактовым в момент середины элементарной посылки, что повыщает помехоустойчивость устройства и надежность его работу. В блоке 5 сравнена с помощью суммато fOTS по модулю два производится сравнение поступающей по щине 7 информации о состоянием соответствующих разрядов регистра 1 сдвига. При совпадении результатов сложения появляется сигнал . на щинах 8 в момент действия стробирующего импульса с выхода блока 4. Если вызов поступает одному из данных абонентов, то результат каждого сложения по модулю два соответствующих разрядов регистра I сдвига совпадает с каждым поступающим сигналом- Если во время поступления К сигналов по шине 7 {где К - постоянная величина, определяющая количество проверок, необходимое для уверенного приема адресного вызова) на выходе 8 какого-либо ключа б сигнал появится К раз, то вызов прищел тому абоненту, которому соответствует данный выход 8. В предлагаемом. устройстве путем стробирования середины элементарных посылок кодовой комбинации повышается - помехоустойчивость и надежность работы, Формула изобретения Устройство для анализа адресной посылки, содержащее N-разрядный регистр сдвига, последовательно соединенные блок синхронизации и делитель частоты, блок сравнения, вход которого соединен с входом блока синхронизации и входом регистра сдвига, а также ключи, ртлича/ои ееся тем; что, с целью повыщения помехоустойчивости, введен блок выделения стробируч щих импульсов, при этом выходы .азрядного регистра сдвига через блок сравнения подключены к первым входам соответствующих ключей, первый выход делителя частоты подключен к другому входу N-разрядного регистра сдвига, а второй выход делителя частоты через блок выделения стробирующих импульсов подключен к вторым входам соответствующих ключей. Источники информации, принятые во внимание при экспертизе Г. Авторское свидетельство СССР № 403119, МКИ Н 04 Q 5/1, 197Г.

SU 658 790 A1

Авторы

Азаров Геннадий Иванович

Манякин Юрий Николаевич

Антыпко Борис Самуилович

Даты

1979-04-25Публикация

1977-12-12Подача