(54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ
название | год | авторы | номер документа |
---|---|---|---|
Формирователь импульсов | 1981 |
|
SU1045371A1 |
Устройство тактовой синхронизации | 1978 |
|
SU748839A1 |
Устройство для формирования синхронизированных импульсов | 1981 |
|
SU1019610A1 |
Формирователь импульсов | 1978 |
|
SU758496A1 |
Устройство для синхронизации импульсов | 1978 |
|
SU790224A1 |
Формирователь импульсов,синхронизированных тактовой частотой | 1984 |
|
SU1187255A1 |
Устройство тактовой синхронизации | 1978 |
|
SU764112A1 |
Устройство для синхронизации цифровой магнитной записи | 1989 |
|
SU1691888A1 |
Формирователь импульсов | 1979 |
|
SU999145A1 |
Формирователь импульсов | 1982 |
|
SU1043820A1 |
1
Изобретение oт юcитcя к автоматике и вычислите.льной технике и может быть использовано в устройства.х син.хронизации для сигналов произвольной длительности.
Известен формирователь импульсов по фронту и спаду входного сигнала, содержащий четыре инвертора и элемент 2 И - ИЛИ -НЕ .
Однако длительность выходных импульсов, формируемых этим формирователе.м, зависит от параметров входящих в него элементов и для получения определенной длительности выходного сигнала требуется подбор элементов, что сужает функциональные возможности формирователя и снижает точность синхронизации выходного сигнала.
Паиболее близким по технической сущности к изобретению является фор.мирователь импульсов, содержащий два триггера, пять элементов совпадений и инвертор 2.
Недостатками этого формирователя являются зависимость длительности выходного импульса от временных соотношения .между управляющими и синхронизирующими импульсами и низкая точность синхронизации выходных импульсов.
Цель изобретения - повыщение точности синхрг) выходных импульсов.
Г1остав;1енная цель достигается тс.м, что в формнровагель импульсов, содержащий два триггера, четыре элемента совпадений л n U5epTOp, которого соединеи с ши::0г ; равл54Ю11;сго сигнала и первым входом первого 5.;емента совпадений, а выход - с первым входом второго эле.мента совпадений, выход которого соединен с нулевым входом первого триггера, а второй вход -- со вторым входом первого элемента ссБпадений, выход которого соединен с вxoдo ; второго триггера, единичный выход которого соединен с первым входом третьего элемента совпадений, второй вход которого соединен с выходом четвертого элемента совпадений, а выход - с первым входом четвертого элемента совпадений, дополнительно введен инвертор, вход которого соединен с щиной синхронизации и с единичны.ми входами триггеров, а выход - со вторыми входами первого и второго элементов совпадений, причем третий вход второго элемента совпадений соединен с выходом третьего элемента совпадений, первый вход которого соединен с первой выходной шиной, а третий вход первого элемента совпадений соединен с выходом четвертого э.темента совпадений, второй вход которого соедине с единичным выходом первого триггера и второй выходной шиной.
На чертеже представлена функциона.тьная схема формирователя импульсов.
Формирователь импульсов содержит инвертор 1, вход которого соединен с ншной синхронизации и с единичными входами триггеров 2 и 3, а выход - с первыми входами элементов 4 и 5 совпадений, причем второй вход элемента 4 совпадений соединен с шиной управляющего сигнала и через инвертор б со вторым входом элемента 5 совпадений, выход которого соединен е нулевым входом триггера 3, единичный выход которого соединен с выходной шиной 7 и первым входом эле.меита 8 совпадений, второй вход которого соединен с выходом элемента 9 совпадений и третьим входом элемента 5 совпадений, а выход - с третьим входом элемента 4 совпадений и с первым входом э;и;.мента 9 совпадений, второй вход которого соедииен е -выходной шиной 10 и единичным выходо.м триггера 2, нулевой вход которого соедииеи с выходом элемента 4 совпаде1н- й. Элементы 8 и 9 совпадений образуют трИ гер 11, единичны.м выходом которого служит вход эле.мента 8 совпадений, а единичН1згм входом - вход, соединенный с 1ниной
7, нри это.м вход и выход э.темента 9 совпадений С) соответственно нулевые вход и выход триггера 11.
Формирователь импульсов работает следуюн им образо.м.
Низкий нотеии.иа; на шине управляющего сигнала и положительные имгульсы на шине синхронизации устанавливают qjopмирователь в исходное состояние, при котором на выходных Н1ииах к единичиом выходе триггера 11 присутствую высокие нотеи 1иа чы. Высокий потенниат носту1п-1В иий иа шипу управляющего сигнала, pa3penjacT ирохожде1н-1е наузы имну.чьсов синхронизации через эле.мент 4 сон 1адсний, но подтверждает высокий потенциал на выходе эле.мента 5 совнадений. 1оддержизаемь й иизким иотеициалом нулевого выхода тр1-;ггера 11. Воз1Н-1каюший при паузе иуггхдьсСВ синхронизации иизкиГг иотспциал на выходе элемента 4 совиаденнй нодготавливает триггер 2 к срабатыванию в .мо.меггг появления на его нулевом входе импульса синхронизации. Триггеры 3 и 11 сохраняют исходное состояние, так как потенциалы на их входах не изменились.
Нри поступлении имиульса на ШИНУ синхронизации через время срабатываиия нлеча триггера 2 на выходе этого триггера устанавливается низкий потенциал, поступающий на выходную шину 10 и нулевой вход триггера 11. Триггер 11 переключается, и на его нулевом выходе появляется высокий
потенциал, ноступаюший на третий вход элемента 5 совпадений. На единичном выходе триггера 11 появляется низкий потенциал, иоступаюший на третий вход элемента 4 совпадений, удерживая высокий потенциал иа его выходе. Триггер 2 сохраняет предыдущее состояние, так как на обоих его входах присутствуют высокие потенциалы. По окончании импульса сииинхронизации на выходе триггера 2 уетанавливается высокий потенциал, поступаюший на выходную шину 10. Триггер 1 сохраняет гфедыдушее состояние, так как на обоих его входах присутствуют высокие потенциалы. По окончании выходного и.мнульса на шине 10 до изменения потенциала на шине управляющего сигнала формирователь не пропускает следующие импульсы синхронизации на выходную .шину 10. Низкий потенциал на шине управляющего сигнала разрешает прохождение паузы импульсов синхронизации через элемент 5 совпадеиий на ну;1евой вход триггера 3, но подтверждает высокий потенциал на выходе элемента 4 совпадений, поддерживаемый низки.м потенциалом с единичного выхода триггера 11.
При поступлении импульса на шину синхронизации через время срабатывания нлеча триггера 3 на выходе этого триггера устанавливается низкий потенциал, поступающий на выходную шину и единичный вход триггера 11. Триггер 11 переключается, и иг. его едииичном выходе появляется высокий потенциал, поступающий на третий вход эле.мента 4 совпадений. На нулевом выходе триггера 1I появляется низкий потенциал, поступающий на третий вход элемента 5 совпадений, удерживая выеокий потенциал на его выходе. Триггер 3 сохраняет предыдущее состояние, так как на обоих его входах присутствуют высокие потенциалы. По окончании импульса синхронизации на выходе триггера 3 устанав.тивается высокий потенциал, поступающий iia вьгходиую шину. Триггер 3 сохраняет исходное состояние, так как на обоих его концах присутствуют высокие потенциалы. По окончании выходного импульса на шине 7 до изменения потенциала на шине управляюп,его сигнала формирователь не пропускает очередные импульсы синхронизации на выходную шину 7.
Таким образом, по перепаду потенциа..|()Б на шине yпpaвля :.пieгo сигнала с одного уровня на другой, на выходных шинах 7 и 10 формирова геля фор.мируется по одному импульсу, со.впадающему с первыл целым импульсом синхронизации, пришедшим после фронта управляющего сигнала.
Предлагаемый формирователе импульсов позволяет работать в щироком диапазоне длительностей управляющего сигнала и пропускает без изменения длительности один импульс синхронизации, а его применение в уетройствах автоматики и вычислительной техники обеспечивает высокую точность синхронизации работы различных узлов с тактированием по переднему и заднему фронту или потенциалу. Формула изобретения Формирователь импульсов, содержащий два триггера, четыре элемента совпадений и инвертор, вход которого соединен с шиной управляющего сигнала и первым входом первого элемента совпадений, а выход - с первым входом второго элемента совпадений, выход которого соединен с нулевым входом первого триггера, а второй вход - со вторым входом первого элемента совпадений, выход которого соединен с нулевым входом второго триггера, единичный выход которого соединен с первым входом третьего элемента совпадений, второй вход которого соединен с выходом четвертого элемента совпадении, а выход - с первым входом четвертого элемента совпадений, отличающийся тем, что, с целью повышения точности синхронизации, в него дополнительно введен инвертор, вход которого соединен с шиной синхронизации и с единичными входами триггеров, а выход - со вторыми входами первого и второго элементов совпадений, причем третий вход второго элемента совпадений соединен с выходом третьего элемента совпадений, первый вход которого соединен с первой выходной шиной, а третий вход первого элемента совпадений соединен с выходом четвертого элемента совпадений, второй вход которого соединен с единичным выходом первого триггера и второй выходной шиной. Источники информации, принятые во внимание при экспертизе 1.Микросхемы интегральные полупроводниковые серии 133. Руководство но применению. ОСТ II бко. 340.004., с. 138, черт. 90. 2.Авторское свидетельство СССР ЛЬ 575767. кл. Н 03 К 5/13, 04.06.76 (прототи п).
V
Авторы
Даты
1981-03-15—Публикация
1979-02-15—Подача