(54) УСТРОЙСТВО УСТАНОВКИ СХЕМ ЦИФРОВОЙ АВТОМАТИКИ В ИСХОДНОЕ СОСТОЯНИЕ
название | год | авторы | номер документа |
---|---|---|---|
Формирователь задержки импульсов | 1982 |
|
SU1083354A1 |
Импульсный регулятор | 1990 |
|
SU1829026A1 |
Реле времени | 1979 |
|
SU851774A1 |
Импульсный источник питания | 1991 |
|
SU1756869A1 |
УСТРОЙСТВО КОМПЛЕКСНОЙ ЗАЩИТЫ ТРЕХФАЗНЫХ НАГРУЗОК | 1996 |
|
RU2117372C1 |
Устройство задержки импульсов | 1979 |
|
SU856000A1 |
УСТРОЙСТЮ ДЛЯ УПРАВЛЕНИЯ ЭЛЕКТРОМАГНИТНЫММЕХАНИЗМОМ | 1979 |
|
SU826449A1 |
Устройство для установки логических элементов в исходное состояние | 1986 |
|
SU1338047A1 |
Реле времени | 1980 |
|
SU868869A1 |
Генератор импульсов | 1978 |
|
SU790109A1 |
Изобретение относится к импульсной технике, в частности к цифровой автоматике. Известно устройство установки в исходное состояние схем цифровой автоматики, содержащее элемент И-НЕ транзисторной логики, к одному из входов которого подключена времязадаюц1ая диодноконденсаторная последовательная цепь и полюс источника управляющего напряжения. Вход логического расщирения элемента И-НЕ подключен к точке соединения диода и конденсатора времязадающей цепи 1. Наиболее близким по технической сущности к предлагаемому является устройство установки схем цифровой автоматики в исходное состояние, содержаш,ее времязадающую RC-цепочку из последовательно соединенных конденсатора и ограничительного резистора, подключенную к одному из источников питающих напряжений, а также формирующий усилительный элемент, вход которого подключен к точке соединения конденсатора с ограничительным резистором, параллельно конденсатору подключен ключевой элемент, входы которого соединены с остальными основными источниками питающих напряжений 2. Однако данное устройство имеет недостаточную функциональную надежность, т. е. при пропадании одного из питающих напряжений формируется ложный сброс. Цель изобретения - повыщение функциональной надежности. Поставленная цель достигается тем, что в устройство установки схем цифровой автоматики в исходное состояние, содержащее многовходовой ключевой элемент, времязадающую RC-цепь из последовательно соединенных конденсатора и ограничительного резистора, который одним концом подключен к одному из источников питающих напряжений, а вторым концом к входу порогового элемента, введены два логических элемента И-НЕ, диод и элемент памяти, входы которого подключены к источникам напряжения, а выходы - к входам ключевого элемента, выход которого соединен с первыми входами логических элементов И-НЕ, вторые входы которых подключены к выходу порогового элемента, причем выход одного из логических элементов И-НЕ подключен через диод ко входу порогового элемента, а выход второго логического элемента И-НЕ - к установочному входу элемента памяти. На чертеже изображена схема предлагаемого устройства. Устройство содержит времязадающую RC-цепочку из последовательно соединенных конденсатора 1 и ограничительного резистора 2, шунтирующий резистор 3, многовходовой ключевой элемент 4, пороговый элемент 5 и два двухвходовых логических элемента И-НЕ б и 7, диод 8, элемент 9 памяти и источник 10 питающих напряжеОграничительный резистор 2 одним концом подключен к одному из источников 10 питающих напряжении, а вторым - к входу порогового элемента 5. Элемент 9 памяти подключен к источникам 11 - 1 - 1Ьп напряжений, а его выходы - к входам ключегв элемента 4, выход которого подключен к первым входам логических элементов И-НЕ 6 и 7. Вторые входы логических элементов И-НЕ подключены к выходу порогового элемента 5. Выход логического элемента И-НЕ 6 подключен через диод 8 ко входу порогового элемента 5, а выход логического элемента И-НЕ 7 - к установочному входу элемента 9 памяти. Входы многовходового ключевого элемента 4 зашунтированы. Элемент 9 памяти преимущественно выполнен на триггерах. Устройство работает следующим обраПри установке схем цифровой автоматики в исходное состояние в момент включения источников 11 - 1 - П-п напряжения на выходах элемента 9 памяти, а следовательно, и на входах ключевого элемента 4 присутствует потенциал «О (триггеры элемента 9 памяти в этот момент находятся в неопределенном состоянии). На выходе ключевого элемента 4 появляется потенциал «1, который также присутствует и на выходе порогового элемента 5, так как конденсатор 1 не заряжен. Это обуславливает формирование на выходе логического элемента И- НЕ 7 потенциала «О, подаваемого на установочные входы элемента 9 памяти и схем цифровой автоматики (счетчиков). При этом на выходе элемента И-НЕ 6 . присутствует потенциал «О, препятствующий заряду конденсатора 1. После установки триггеров элемента 9 памяти в исходное состояние, на входы ключевого элемента 4 подается потенциал «1, а на его выходе формируется потенциал «О, что снимает блокировку заряда конденсатора 1, на выходе логического элемента И-НЕ б формируется потенциал «1, а на выходе логического элемента И-НЕ 7 появляется потенциал «1 - разрещение на счет элементов цифровой автоматики. При этом конденсатор 1 заряж;ается, на входе порогового элемента 5 появляется потенциал «1, а на выходе - потенциал «О, который удерживает логические элементы И-НЕ 6 и 7 в данном состоянии. Чередование ца входе ключевого элемента 4 потенциалов «I и «О не влияет на работу устройства. Пропадание напряжения одного из источников 11 - 1 -11-п напряжения также не приводит к ложному сбросу. При отсутствии одного из этих напряжений в момент включения устройства на входе ключевого элемента 4 присутствует потенциал , а на его выходе - потенциал «1. При этом конденсатор 1 не заряжен, что обуславливает наличие потенциала «1 на выходе порогового элемента 5 и потенциалов «О на выходах логических элементов И-НЕ 6 и 7. В этом случае происходит установка схем цифровой автоматики в исходное состояние. При появлении отсутствующего напряжения на выходе элемента 9 памяти появяяется потенциал «1, что обеспечивает изменение потенциалов на противоположные на ключевом элементе 4 и логических элементах И-НЕ 6 и 7. Появление потенциала «1 на выходе логического элемента И-НЕ 6 позволяет осуществить заряд конденсатора 1 (в момент его заряда продолжается установка схем цифровой автоматики в исходное состояние). При достижении порогового значения потенциала на выходе элемента 5 появляется потенциал «О, обеспечивающий удержание потенциала «1 на выходах логических элементов И-НЕ 6 и 7 - разрещение на счет схем цифровой автоматики. Таким образом, формирование ложного сброса при пропадании одного из питающих напряжений не происходит, что повыщает функциональную надежность устройства. Формула изобретения Устройство установки схем цифровой автоматики в исходное состояние, содержащее многовходовой йлючевой элемент, времязадающую RC-цепь из последовательно соединенных конденсатора и ограничительного резистора, который одним концом подключен к одному из источников питающих напряжений, а вторым концом - к входу порогового элемента, отличающееся тем, что, с целью повышения функциональнои надежности, в него введены два логических элемента И-НЕ, диод и элемент --памяти, входы которого подключены к источникам напряжения, а выходы - к входам ключевого элемента, выход которого соединен с первыми входами логических элементов И-НЕ, вторые входы которых подключены к выходу порогового элемента, причем выход одного из логических элементов И-НЕ подключен через диод ко входу порогового элемента, а выход второго логического элемента И-НЕ - к .установочному входу элемента памяти.
Источники информации, принятые во. внимание при экспертизе
Авторы
Даты
1981-05-30—Публикация
1979-07-03—Подача