-. .
Изобретение относится к импульсной технике и предназначено для точной синхронизации принимаемых импульсньпс сигналов относительно тактовой частоты приемного устройства.Известна схема синхронизации импульсрЬ, содержащая самоблокирующиеся логические схемы, элементы задержки и триггеры управления,основанная на прин1цше запоминания факта прихода переднег д управления, основанная на принципе I isапрминания факта прихода переднего фронта входного импульса, ожидания начала ближайшего синхроимпульса и чи его на выход схемы nj. is
Недостаток известной схемы синхронизации .заключается в том, что для обеспечения требуемых временных соотиошеиий между входным и синхронизирующим сигналами используются элементы задержки, что не только снижает точность синхронизации, но и ограничивает диапазон перестройки частоты и
длительности как входных, так и синхронизирующих сигналов.
Наиболее близким техническим решением к предлагаемому является устройство синхронизации импульсов, содержащее два инвертора, два элемент та совпадения, RS-триггер и элемент 2И-Ш1И, выход которого соединен с выходной шиной, а первые входы элементов И элемента 2И-ШШ - с выходами RS-триггера, входы которого подключены к выходам -элементов совпадения, первый вход первого элемента совпадения соединен с шиной тактовых импульсов,с вторым входом первого зле- .
мента И -элемента 2И-ИЛИ и входом второга I
инвертора, выход которого подключен
к второму входу второго элемента И элемента 2И-ИПИ и к первому входу второго элемента совпадения 2.
Недостатком такого технического рёщения является тот факт, что задний фронт выходного импульса схемы никак не синхронизирован, и, следовательно. При определенных фазовых соотношениях между сигналом запроса и, сигналом синхронизации длительность выходного импульса определяется моментом времени снятия сигнала запроса, что значительно снижает точность. Цель изобретения - повышение точности синхронизации, заключающийся в надежной синхронизации как переднего, так и заднего фронтов выходных импуль сов. Поставленная цель достигается тем, что в синхронизатор импульсов, содержащий два инвертора, вход первого из которых соединен с шиной запроса, два элемента совпадения, RS-триггер и эле мент 2И-ИЛИ, выход которого соединен с выходной шиной , а первые входы элет ментов И элемента 2И-ИПИ с выходами RS-триггера,, входы которого подключены к выходам элементов совпадения, первый вход первого элемента совпадения соединен с шиной тактовых импульсов, с вторым входом первого элемента И элемента 12И-ШШ и входим второго инвертора, выход которого подключён к второму входу второго элемента И элемента 2И-ИЛИ и к первому входу второго элемента совпадения, введены второй RS-триггер и третий элемент совпадения, первый вход которого соединен с вьпсодом элемента 2И-ИЛИ, второй вход - с выходом первого.инвертора и с входом S второго RS-триггера1 а выход - с входом R второго RS-триггера, прямой выход которого подключен к третьим входам элементов И элемента 2Й-ИЛН, а инверсный выход к вторым входам первого и второго элементов совпадения. На чертеже представлена блок-схема синхронизатора. Синхронизатор содержит шину 1 запроса, которая соединена с инвертором 2, выход которого подключен к ду триггера 3 и входу элемента -4 совпадения, выход которого, в свою очередь, соединен с R-входом RS-триггера 3. С шиной 5 тактовых импульсов соединен вход инвертора 6, ПервЕлй вход э:;емента совпадения 7 и второй вход Первого элемента и эле мента 2И-ИЛИ 8; ВЫХОД которого соединен с выходной щнв&. 9 .ц iC перт вым входом элемента 4 совпадения. Выход инвертору 6 соединен с. первым входом элемента о пэДени} 10 и fco вторым входом второго элемента И эле мента 2И-Ш1И 8.Выходы элементов 7 и 0 совпадения соединены соответственно с R и S-входами триггера 11, вьсходы которого со ёдйчены спервыми входами элементов И элемента 2И-ИЛИ 8. Синхронизатор импульсов работает следующим образом. В исходном состоянии, когда еще отсутствует, сигнал запроса и,, следовательно, выходной сигнал также отсутствует, на обоих входах элемента 4 совпадения создаются высокие уровни напряжения, и элемент 4 принудительно устанавливает RS-триггер 3 в состояние О. Поскольку на вторах входах элементов 7 и 10 совпадения . . при этом присутствует высокий потенциал, а на первые входы поочередно поступают прямые и инверсные тактовые импульсы, элементы 7 и 10 поочередно срабатывают, устанавливая RS-триггер 1I в состояние О и 1 с частотой следования тактовых импульсов. С поступлением на шину 1 переднего фронта импульсов запроса инвертор 2 устанавливает RS-триггер 3 в состояние 1 и тем самьи блокирует дальнейшие переключения элементов 7 и 10 совпадения, а также триггера И. Предположим для определённости, что к моменту прихода переднего фронта импульса запроса RS-триггер 11 находится в состоянии О, т.е. на Первом входе элемента 7 совпадения в данный момент времени действует высокий уровень тактового импульса. Состоянию О RS-триггера II соответствует низкий уровень напряжения на первом входе второго элемента И элемента 2И-ИЛИ 8, следовательно этот элемент И в данном случае не принимает участия в формировании выходного сигнала. На первом . входе первого элемента И элемента 2И-ИЛИ 8 в рассматриваемый момент времени также действует низкий уровень однако, через промежуток времени, не прев1 ш1а ощий Половины периода тактовых импульсов. Происходит смена уровня на высокий, на первых входах элемента 2И-ШШ 8 появляется набор ГГГ, что приводит к формированию выходного сигнала на шине 9, который исчезнет еще через полпернодг тактовой частоты. сли .нмпульс запроса заканчивается раньше, чем выходной нмпульс, это не приводит к изменению состояния RS-трйггера 3, поскольку на первом вуюле элемента 4 совпадения низкий
название | год | авторы | номер документа |
---|---|---|---|
Распределитель импульсов на нечетное число каналов | 1985 |
|
SU1324101A1 |
Формирователь импульсов,синхронизированных тактовой частотой | 1984 |
|
SU1187255A1 |
Автоматизированная система тестового контроля | 1985 |
|
SU1278857A1 |
Устройство синхронизации | 1984 |
|
SU1248041A2 |
Устройство для выделения одиночного импульса | 1984 |
|
SU1256167A1 |
Цифровой фазовращатель | 1984 |
|
SU1213434A1 |
Синхронизатор импульсов | 1985 |
|
SU1347172A1 |
Устройство для задержки импульсов | 1980 |
|
SU869004A1 |
Устройство для контроля меток времени | 1988 |
|
SU1513456A1 |
Распределитель импульсов | 1983 |
|
SU1112561A1 |
Авторы
Даты
1981-07-30—Публикация
1979-10-29—Подача