ненные компаратор, логический блок, регистр и дешифратор, соединенные последовательно между ВЕЛХОДОМ блока выборки-хранения и входом интегратора, пятый и шестой ключи, а также второй эталонный конденсатор,вклю ченный между пятым и шестым ключами и общей точкой, причем один вход компаратора соединен с выходом блока выборки-хранения, вто:рой вход компаратора соединен с источником эталонного напряжения, а пятый и шестой ключи, логической блок и дешифратор соединены с блоком управления, а выходы дешифратора являются выходом устройства.
На чертеже приведена функциональная схема устройства.
Устройство содержит источник 1 эталонного напряжения ,ключи 2 и 3, интегратор 4, блок 5 выборки-хранения, ключи 6 и 7, эталонный конденсатор 8, измеряемый конденсатор 9, блок 10 управления, компаратор 11, логический блок 12, регистр 13, дешифратор 14, ключи 15 и 16, эталоный конденсатор 17.
Устройство работает следунвдим образом.
Работа происходит циклично. Каждый цикл состоит из поочередных замканий ключей: сначала б, затем 7} сначала 2, затем 3.
В результате коммутации ключей на выходе блока выборки-хранения по истечении большого количества циклов устанавливается напряжение:
; .
м ,H . (1-е-) ,
гд€ Сд - емкость контролируемого
конденсатора 9; Cg - емкость эталонного конденсатора ё;
Т - время, на которое замыкаются ключи 2 и 3 f Тл - время на которое замыкаютс
ключ б и 7 J
jr - постоянная времени заряда конденсатора 9 при замкнутом ключе 2;
л постоянная времени заряда конденсатора 8 при замкнутом ключе б.
Бло,к 10 управления задает длителность итерационного процесса (задает Количество циклов, управляет ключаЛи и блоком выборки-хранения).
При условиях ,, и для Vee, будет справедливо
Е С
(2)
УС о Се
Если Vco Eg, то компаратор срабатывает и логический блок записывает в регистр логическую единицу. Если V д, Е 5 т.е. компаратор не срабатывает, то записывает ноль.Компаратор срабатывает, если Cg Cg, и не срабатывает, если .
После того, как результат сравнения емкостей С g и С записан в регистр 13, блок управления возоб. новляет итерационный Ьроцесс,причем вместо конденсатора 8 коммутируется конденсатор 17, вместо ключей .б и 7 коммутируются соответственно ключи 15 и 16. После окончания итеР ионного процесса, длительность которого задается блоком 10 управления, напряжение на выходе блока 5 выборки-хранения определяется выражением
Cg
(3)
V,
Cf7
Далее напряжение Vco на компараторе 11 сравнивается с напряжением Е источника 1 эталонного напряжения.Если
20 Vco ЕО (что равносильно Сд ) , то компаратор 11 срабатывает и логический блок 12 записывает в регистр 13 логическую единицу. После этого блок 10 управления стробирует дешифратор
25 14 и на выходе дешифратора появляется информация об исследуемом конденсаторе. Если емкость конденсатора 8 выбрать равной нижней границе допустимого значения исследуемых конденсаторов, а емкость конденсатора 17 выбрать равной верхней границе, то, если в регистре 13 запишется информация, соответствующая двум логическим нулям или двум логическим единицей, .
значение емкости исследуемого конденсатора выходит за значения допусковых границ еоответственно в нижнюю и верхнюю стороны. Если в регистре запишется информация 1 О, то на соответствующем выходе дешифратора 14 появляется сигнал Норма.
Формула изобретения
Устройство допускового контроля емкости конденсаторов, содержащее последовательно включенные источник эталонного напряжения, первый ключ, второй ключ, интегратор и блок выбррки-хранения, третий и четвертый ключи, соединенные псгследовательно между выходом блока выборки-хранения и входом интегратора, эталонный конденсатор, подключенный к третьему и четвертому ключам и к общей точке устройства, причем измеряемый конденсатор подключен между выходом первого ключа и общей точкой устройства, блок управления, подключенный к блоку выборки-хранения, к первому, второму, третьему и четвертому ключам, отличающееся тем, что, с целью расширения функциональных возможностей, в него дополнительно введены последовательно соединенные компаратор, логический
блок, регистр ц дешифратор, соединенные последовательно между выходом блока выборки-хранения и входом интегратора, пятый и шестой ключи, а также второй эталонный конденсатор, который включен между пятым и шестым ключами и общей точкой, причем один вход компаратора соединен с выходом 6hoKa выборки-хранения, второй вход компаратора.соединен с источником эталонного напряжения, а пятый и
шестой ключи, логический блок и дешифратор соединены с блоком управления, а выходы дешифратора являются выходом - устройства.
Источники информации, принятые,во внимание при экспертизе
1.Авторское свидетельство СССР № 423054, кл. G 01 R 17/00, 1972.
2,Автор :кое свидетельство СССР по заявке 2475756/18-24 (050104), 31,01.78 (щютотип).
название | год | авторы | номер документа |
---|---|---|---|
Устройство допускового контроля емкости конденсаторов | 1989 |
|
SU1709241A1 |
Функциональный преобразователь | 1982 |
|
SU1016799A1 |
Функциональный преобразователь | 1979 |
|
SU894856A1 |
Способ контроля положения объекта относительно опорного луча и устройство для его осуществления | 1987 |
|
SU1674368A1 |
Преобразователь среднего значения напряжения | 1982 |
|
SU1114964A1 |
Функциональный преобразователь | 1980 |
|
SU920766A1 |
Устройство для измерения средних значений нестационарных сигналов | 1985 |
|
SU1347028A1 |
Функциональный преобразователь | 1977 |
|
SU679997A1 |
Устройство для измерения средних значений нестационарных сигналов | 1985 |
|
SU1337784A1 |
Устройство для измерения рассогласования между углом и кодом | 1985 |
|
SU1277397A1 |
Авторы
Даты
1981-09-15—Публикация
1979-11-11—Подача