Автомат обработки алфавита дискриминирования Советский патент 1981 года по МПК H03D13/00 

Описание патента на изобретение SU871299A2

Устройство относится к дискрет- . ным системам автоматики и предназ начено для использования в логических фазочастотных дискриминаторах. В основном авт. св. 783949 описано устройство, содержащее триггер знака, два триггера порядка и два блока И, причем ft -вход триггера знака и5 -вход первого триггера порядка соединены с первой входной шиной, пер вые ft-входы триггеров порядка и первые входы блоков И соединены с второй входной шиной, 5 -входы триггера знака и второго триггера порядка соедийены с третьей входной шиной, прямой выход триггера знака соединен со вторым входом, первого блока И, а инверсный выход - со вторым входом второго блока И, прякые выходы триггеров порядка соединены с третьими входами блоков И, инверсный выход второго триггера порядка соединен со вторым И. -входом первого триггера порядка, инверсный выход которого соединен со вторым А -входом второго триггера порядка Cl. Недостатком этого устройства явля.ется малая длительность выходного сигнала, определяемая временем .сраба тывания любого из триггеров порядка и -задержкой в одном из блоков И. Цель изобретения - расширение функциональных возможностей путем увеличения длительности выходных импульсов. . Поставленная цель достигается тем, что в устройство, содержащее триггер знака, два триггера порядка и два блока И, причем R -вход триггера знака и S -вход первого триггера по- . рядка соединены с первой входной шиной, первые R -входы триггеров порядка, и первые входы блоков И соединены с второй входной шиной, S -ВХО.ДЫ триггера знака и второго триггера порядка соединены с третьей входной шиной, прямой выход триггера знака соединен со вторвхм входом первого Оя блока Л, а инверсный выход - со вторым входом второго блока И, прямые выходы триггеров порядка соединены с третьими входгиш блоков И, инверсный выход второго триггера порядка соединен со вторым и -входом первого триггера порядка, инверсный выход которо го соединен со втоцшм R -входом второго триггера порядка, введены инвертор, дополнительный триггер и дополнительный блок И, причем первые входфл

триггеров порядку подключены к выходу дополнительного блока И, а первые входы блоков И - к выходу инвертора, вход которого соединен с первым входом дополнительного блока И, второй входной шиной и 8 -входом дополнительного триггера, первый и второй R-входы которого подключены соответственно к первой и третьей входным шинам, а прямой выход - к второму входу дополнительного блока И.

На чертеже представлена структурная электрическая схема устройства.

Автомат обоаботки алфавитадискриминирования содержит триггер 1 знака, триггер 2,. 3 порядка, блоки и 4, 5 триггер 6 дополнительный, блок И 7 дополнительный, инвертор 8, входные шины 9, 10, 11.

Шина 9 соединена с R-входом триггера 1,5. -входом триггера 3 и первым R-входом триггера б, второй ft -вход которого подключен к ищне 11 и S «ходам триггеров -1,2, шина 10 соединена с 9 -входом триггера 6, первым входом блока И 7 и через инвертор 8с первыми входами блоков И 4, 5, второй вход последнего из которых подключен к прямому выходу триггера 3, инверсный выход которого соединен со вторым Ч -входом триггера 2, первый П-вход - с первым Я-входом триггера 2 и через блок И 7 - с выходом триггера 6, второй я -вход - с инверсным выходом триггера 2, прямой выхрд которого подключен к третьему входу .блока И 4, второй вход которого соединен с инверсным выходом триггера 1 прямой выход которого подключен к третьему входу блока И 5.

Автомат обработки алфавита дискриминирования работает следующим образом.

В начальном состоянии триггеры 1 6,3 находятся в нулевом положении,. а триггер 2 - в единичном положении При этом входной сигнал инвертора 8 равен единице и на выходе блока И.4 формируется сигнал, равный нулю.

Одновременно нулевым сигналом с шины 10 триггер 6 устанавливается в единичное положение, подготавливая, .работу блока И 7. По окончании сигнала с шины 10 на выходе блока И 7 образуется отрицательный перепад,ус танавливающий триггер 12 в нулевое положение, что приводит к запиранию блока И 4, на выходе которого образуется сигнсш, равный- единице.

Таким образом, длительность выходных сигналов равна длительности сигнала с шины 10. В исходное нулевое положение триггер б возвращается любым из сигналов - либо с шины 9,либо с шины 1.1..

5 Введение дополнительных элементов дает возможность увеличить длительность выходных сигналов устройства и сделать ее нез.ависимой от быстродействия элементов, что повьпиает надежность работы устройства и расширяет сферу его применения.

Формула изобретения

Автомат для обработки алфавита

дискриминирования Tio авт.св. 783949, тличающийся тем, что, целью расширения функциональных возможностей, в него введены инвёртор, дополнительный триггер и дополнительный 6.ЛОК И, причем первые входы триггеров порядка подключены к выходу дополнительного блока И, а первые входы блоков И - к выходу инвертора, вход которого соединен с первым входом дополнительного блока И, второй входной шиной и S-входом до- .. полнительного триггера, первый и второй ft -входы которого подключены соответственно к первой и третье входным шинам,а прямой выход - к второму входу дополнительного блока И.

Источники информации, принятые во внимание при экспертизе 1. Авторское свидетельство СССР

783949, кл. Н 03 О 13/00, 1979.

Похожие патенты SU871299A2

название год авторы номер документа
Устройство для контроля аналого-цифрового преобразователя 1986
  • Ершов Сергей Максимович
  • Лысов Владимир Николаевич
SU1585897A1
Управляемый формирователь импульсов 1988
  • Чистяков Виталий Алексеевич
  • Левинский Виктор Иванович
SU1559397A1
Устройство для генерирования функционально изменяющихся напряжений 1979
  • Джаши Росан Давидович
SU903916A1
Устройство для пуска синхронной @ -фазной машины 1990
  • Назаров Виктор Иванович
  • Соколов Александр Иванович
  • Левчук Анатолий Павлович
  • Гречко Эдуард Никитович
  • Фирсов Олег Иванович
  • Василенко Виталий Васильевич
  • Меланьин Александр Алексеевич
SU1823119A1
Устройство синхронизации импульсов 1990
  • Чистяков Виталий Алексеевич
SU1734199A1
Амплитудно-временной анализатор 1983
  • Смирнов Сергей Васильевич
  • Коломбет Евгений Александрович
  • Новиков Анатолий Константинович
SU1115218A1
Частотно-импульсное устройство преобразования сигнала с мостового датчика 1986
  • Колобаев Леонид Петрович
  • Литвиненко Владимир Васильевич
  • Куликов Сергей Васильевич
SU1383474A1
Устройство для регулирования расхода 1984
  • Малков Борис Михайлович
SU1171759A1
Устройство для получения разностной частоты двух импульсных последовательностей 1980
  • Антонов Виктор Иванович
  • Кушнеров Феликс Романович
  • Нудельман Леонид Михайлович
SU943723A1
Устройство для выделения одиночных импульсов 1984
  • Лапин Владимир Вениаминович
SU1213531A1

Иллюстрации к изобретению SU 871 299 A2

Реферат патента 1981 года Автомат обработки алфавита дискриминирования

Формула изобретения SU 871 299 A2

SU 871 299 A2

Авторы

Одиноков Валерий Федорович

Даты

1981-10-07Публикация

1979-11-15Подача