(54) УСТРОЙСТВО ЗАДЕРЖКИ
название | год | авторы | номер документа |
---|---|---|---|
Цифровой фазометр для измерения фазовых сдвигов между переменными напряжениями | 1973 |
|
SU478264A1 |
Устройство для управления тиристорным регулируемым автономным инвертором с широтно-импульсной модуляцией | 1976 |
|
SU692062A1 |
СЕЛЕКТОР ИМПУЛЬСОВ | 2011 |
|
RU2474043C1 |
АНАЛИЗАТОР СПЕКТРА | 1992 |
|
RU2054682C1 |
Программируемый преобразователь код-фаза | 1984 |
|
SU1236389A1 |
Устройство измерения времени задержки включения компараторов напряжения | 1986 |
|
SU1416923A1 |
Устройство для задержки прямоугольных импульсов переменной амплитуды | 1986 |
|
SU1370749A1 |
Генератор развертки для электроннолучевого осциллографа | 1974 |
|
SU700924A1 |
Устройство для управления трехфазным тиристорным преобразователем частоты с широтноимпульсным регулированием | 1986 |
|
SU1411901A1 |
Устройство для измерения времени установления выходного сигнала цифроаналогового преобразователя | 1988 |
|
SU1644377A1 |
I
Изобретение относится к вьршслительной и контрольно-нзмерительнЫ технике и может быть использовано, в частности, в устрсяствах фу11кцио1а11ьно-динамического контроля интегральных лоппеских схем.
Известно устройство задержки комСмтровашюго типа, в котором для яолучашя задержанного (жгиала на выходе используется квантованная линия задержки (зада1ои{нй генератор, триггер управления, счегшк и лшшя задержхн на основе цифро-аналогового ареобразсюания, генераторы взменяккоегося напряжения, амплитудный щкясрйминатор) {Ц.
Однако в данном ycrpcMiciBe задержкн отсутствует возможность согласоваюш запускающего импульса, а жднйй фронт котсфого является началом отсчета с передним (или задним) ф онтом выходаого икшульса прт нулевой установленной задержкН в устройстве, что значительно снижает его точность, так как нулевая задержка выходного оягнала по отношению к запускающему соизмерима или же превьпшет минимальное дискретное значение устройства задержки.
Наиболее близким по технически сущпэоти к изобретению является устройство, содержащее задаюсфй генератор, ключ, триггер управления, счегшаки со схемами записи кода и выходнынм формирователями, генераторы изменяющегося напряжения (пилообразного и даскретного), амплитудный диск{яминатор и формирователи выходжио импульса м импульса запуска 2.
В известном устройстве также отсутству10ет .возможность согласовавня запускающего и выходного импульса, что снижает точность всего устройства.
Цель изобретения - повышешю точносп устройства задергисн.
15
Указанная цель достигается тем, что в устройство задержкн, содержащее задающий генератор, соединенный с первым входом ключевого злемента, второй вход которого подсоединен к выходу триггера управления,
20 причем выход ключевого элемента совдииеи со входом пересчегного блока, выход кокь рого соединен со входом сброса триггера у1ь равления и со входом генератора линейною34Wменяющегося иалряжения одноь еменно, а выход последнего подсоединен к первому входу комгиратора, второй вход которого подключен к выходу генератора ступенчатоизменяющегося напряжения, при этом выход комларатоpa соединен со входом формирователя выходного импульса, введены регулируемая линия задержки, формирователь импульса запуска и отсчетного импульса, при этом вход регулируемой линии задержки соединен с выходом формирователя импульса запуска, прямой выход - с установочным входом триггера управления, а инверсный выход - со входом формирователя отсчетного импульса. На фит. 1 приведена функциональная блоксхема предлагаемого устройства; на фиг. 2 временная диаграмма работы устройства. Устройство содержит задаюи Ий генератор I с кварцевой стабилизацией, ключевой элемеит 2 триггер 3 управления, формирователь 4 импуль са запуска, регулируемую линию 5 задержки, пересчетный блок 6, генератор 7 линейноизменяющего напряжения, генератор 8 ступенчатоизменяющегося напряжения, компаратор 9, форь мирователи 10 и 11 выходного и отсчетного илшульсов. Входы 12 и 13 служат для предварительиой установки кода задержки в пересчетиом , блоке 6 и генераторе 8 ступенчатоизменяющегося напряжения. По входу 14 включается задающий генератор 1, а по входу 15 осущест вляется запуск устройства задержки. Устройство работает следующим образом. По ь ходам 12 и 13 предварительно устанавливается код задержки, а по входу 14 включается задающий генератор Г с кварцевой стабилизацией с периодом следования импульсов TO. С приходом импульса запуска на вход 15, импульсом с выхода формирователя 4 запускается регулируемая линия 5 задержки, им пульсы на прямом и инверсном выходах кото рой по своей длительности равны паразитной нулевой задержке сигнала в цепях устройства задержки. По переднему фронту на прямом выходе регулируемой линии 5 задержки триггер управления включается и его выходной сигнал, подключенный ко второму входу ключевого злемента 2 разрешает прохождение колиброванных импульсов с задающего генератора 1 на вход пересчетиого блока 6. После прохождения определенного количества импуль сов (определяемого кодом) задержаиный сигнал с выхода пересчетного блока 6 сбрасывае триггер 3 управления, что приводит к прекрашению прохождения калиброванных импульсов через ключевой элемент 2 на вход пересчетного блока 6 и запускает генератор 7 линейноизменяющегося напряжения. Линейнонарастающее напряжение с выхода енератора 7 поступает на одни иэ входов мплитудного компаратора 9. При достижении инейного напряжения величины, равной напряению на другом входе компаратора 9, последий включается и запускает формирователь 10 ыходного импульса, на выходе которого форируется задержанный выходной импульс. Заержка этого импульса в устройстве задержи по отношению к импульсу запуска на вхое 15 равна Тзадд зад. де т зад - паразитная нулевая задержка, определяемая инерционностью элементов в тракте прохождения и формирования выходного импульса; зад- программируемая задержка, определяемая кодом задержки, полученная в пересчетном блоке бив геиерато- ре 7 линейноизмеряющегося напряжения. Компенсация нулевой задержки Тзад существляется в регулируемой линии 5 задержки. Импульс с инверсного выхода линии 5 задержки, равный по длительности Тзадд. своим задним фронтом запускает формирователь 11 отсчетного импульса, и таким образом, передний фронт отсчетного импульса согласуется с передним фронтом выходного импульса. Согласование фрюнтов отсчетного и выходного импульсов осуществляется при установке кода задержки по входам 12 и 13 равным нулю. При этом добиваются совмещения переднего фронта отсчетного импульса с передним (или задним) фронтом выходного импульса путем изменения длительности импульсов на выходах регулируемой линии 5 задержки (фиг. 2). В качестве регулируемой линии задержки в предлагаемом устройстве может использоваться ждущий мультивибратор с плавной регулировкой длительности выходных сигналов за счет изменения тока заряда конденсатора переменным резистором. Таким образом, в предлагаемом устройстве задержки точность задержки выходного импульса значительно повьпцается по отношению к отсчетиому импульсу, так как полностью компенсируется паразитная нулевая задержка во всем диапазоне установки необходимого кода задержки. .Формула изобретения Устройство задержки, содержащее задающий генератор, соединенный с первым вхо5дом ключевого элемента, второй вход которого подсоединен к выходу триггера управhcHiui, причем выход ключевого элемента соединен со входом пересчетного блока, выход которого соединен со входом сброса триггера управления и со входом генератора линей ноязмеряющегося напряжения одисюременио, а выход последнего подсоединен к первому входу компаратора, второй вход которого подключен к выходу генератора ступенчатоизменяющегося напряжения, при -пои выход компаратора соединен со входом формирователя выходного импульса, отличающееся тем, тго, с целью повышетм точности устройства, в него введень( регулируемая лииия задержки, формирователи импульса запуска и отсчсгного импульса, при этом вход регулируемой линии задержки соединен с выходом формирователя импульс запуска, прямой выход - с установочным входом триггера управления, а инверсный выход - со входом формирователя отсчетного иьщульса. Источники информации, принятые во внимание при зкспертизе 1.Авторское (зидетельство СССР Н 442575, кл. Н 03 К 5/13, 1974. 2.Жупякм В. К., Зейля В. К. Проектирование и ор юерка дискретных устройств на интегральных схемах. Ряп, Зинатие, 1977, с. 86-98.
Фиг.2
Авторы
Даты
1982-01-23—Публикация
1980-05-26—Подача