Перестраиваемый селектор импульсных последовательностей Советский патент 1982 года по МПК H03K5/19 

Описание патента на изобретение SU940287A1

1

Изобретение относится к импульсной технике и может быть использовано в системах обработки информации.

Известен перестраиваемый селектор импульсных последовательносгей, состоящий из двух ждущих мультивибрагоров, схемы блокирования малых периодов, выполненной на RC-цепи, схемы выработки строба и схемы совпадения, позволяющий производить перестройку величины селек- ,д тируемого периода, изменяя уровень управляющего напряжения Cl}.

Недостатками этого селектора являются ограниченность диапазона перестройки величины селектируемого периода и ,5 осуществление селекции при наличии во входном сигнале одновременно только одной периодически импульсной последовательности.

Известен селектор илшульсов, содер- 20 жащий блок совпадения, ди(|)ференцирующие цепи, инвертор, управляемый вентиль, генератор тактовых импульсов, последовательный счетчик, формирователь стро- .

бирующих импульсов, блок выбора исходного состояния последовательного счётчика, счётный триггер, блок выделения импульсной последовательности 2.

Недостатке этого селектора являе ся осуществление селекции при наличии во входном сигнале только одной периодическ импульсной последовательностя.

Цель изобретения - обеспечение возможносП селекции одной из нескольких импульсных последовательностей.

Поставленная цель достигается тем, что в селектор импульсов, содержащий элемент совпадения, генератор тактовых и:утульсов, счётчик импульсов, счбтйый триггер, введены блок запрета, элемент сборки и запоминающие устройства, адресные входы последних из которых соединены с выходами разрядов счёгчика импульсов, и{в})ормационньге входы - с первым входом элемента совпадения в с входной шиной устройства, а входы чтение/запись - соответственно с прямым и инверсным выходами счётного 394 триггера, выход которого соединен с пер вым входом блока запрета и выходом счётчика импульсов, вход которого соедннев с выходом генератора тактовых импульсов, а выходы запоминающих устройств через элемент сборки подключены к второму входу эле1;1ента совпадения, выход которого подключен к второму входу блока запрета, выход которого является выходом устройства. БЛОК запрета содержи т включенные последовательно счётчик импульсов, триггер и элемент совпадения, а вход установки счётчика импульсов в исходное состояние соединен с входом разрешения записи триггера и является первым входом блока запрета, счётный вход - с первым входом элемента совпадения и является вторым входом блока запрета, а Выход элемента совпадения является вы-ходом блока запрета. На фиг. I представлена схема предлагаемого селектора; на фиг. 2 - схема блока запрета. Устройство состоит из генератора I тактовых импульсов, счётчика 2 импульсов с управляющими входами 3, счётный вход которого подключен к выходу генератора I, запоминающих устройств 4 и 5, информационные входы которых подключены ко входу селектора, а адресные входы к выходам разрядов счётчика 2 импульсов; счётного триггера 6, счётньт вход которого подключен к выходу счётчика 2, в прямой и инверсный выходы ко входам чтение/запись запоминающих устройств 4 и 5 соответственно; элемент 7 сборки, входы которого соедийены с выходами запоминающих устройств 4 и 5; элемент 8 совпадения, соединенный с выходом элемента 7 сбор ки и со входом селектора; блок 9 запрета, первый вход которого подключен к выходу счётчика 2, а второй -.К вьЕсдДУ элемента 8 совпадения. Блок 9 запрета содержит счётчик Ю импульсов триггер 11, вход разрешения записи ко торого соединен со- входом установки счётчика Ю в исходное состояние и является первым входом блока 9 запрета; элемента 12 совпадения, один вход которого соединен со счётным входом счёт чика Ю и является вторым входом блока 9 запрета, а второй - подключен к выходу триггера 11. Выход элемента 12 совпадения является выходом селектора. На входы 3 управления счетчика 2 по дается код, определяющий величину се- лектируга.ого периода. На счётный вход 74 счётчика 2 поступают тактовые импупьсы от генератора 1,По мере поступления тактовых импульсов счетчик 2 проходит последовательно от первого до К-го состояния, где N- коэффициент пересчёта счётчика, зависящий от кода на его управляющих входах. Из fi-го состояния с .приходом следующего тактового импульса счётчик 2 переходит в первое состояние. При этом с выхода счётчика 2 на счётный вход триггера 6 поступает импульс, перебрасывакяций триггер в противоположное состояние, например в состояние, при котором на запоминающее устройство 4 поступает сигнал, разрещающий запись, а на запоминающее устройство 5 - сигнал, разрешающий считывавде. Информация, поступающая на вход селектора, записывается в запомиНающее устройство 4 по адресам, соответствующим состояниям счётчика 2 в данный момент времени. По прошествии интервала времени, равного t--TrPHN--T где - период повторения импульсов на выходе генератора 1; N - количество запоминаемых ячеек запоминающего устройства, равное коэффициенту пересчёта счётчика 2; Т - селектируемый период; импульсы с выхода счётчика 2, триггер 6 перебрасывается в состояние, которое разрешает запись информации в запоминающее устройство 5 и считывание из запоминающего устройства 4. Промежуток времени между записью информации в какую-либо ячейку одного из запоминающих устройств и считыванием информации иа этой ячейки равен периоду работы счётчика 2, т.е. периоду повторения на выходе счётчика одного адресного кода. Таким образом, считываемая в данный момент времени информация соответствует значению сигнала на входе селектора в момент времени, опережающий момент времени на период работы счётчика 2 или, что то же самое, на величину селектируемого периода. Информация, считываемая с запоминающего устройства 4, проходит через элемент 7 сборки и сравнивается со входным сигналом на элементе В совпадения. При наличии на его входах в данный момент времени двух логических единиц, на выходе элемента также появляется логическая единица, которая поступает в блок 9 запрета, г. е. на выходе элемента 8 совпадения появятся те из импутшсных последовательностей, содержащихся во входном сигнале, у которых периоды,повторения импульсов равны селектируемому периоду или .меньше его в целое число раз,

БЛОК 9 запрета запрещает прохождение на выход импульсов, фронт которых отстоит от соответствующего фрокта пре дыдушего импульса на выходе элемента 8 совпадения на временной интервал, меньший селектируемого периода. Поэтому при наличии на выходе элемента 8 совпадения импутшсной последовательное ти с периодом повторения импульсов, меньшим селектируемого в целое число раз, на выходе блока 9 запрета сигнал будет отсутствовать. Счётчик Ю подсчитывает число импульсов, поступаю- щих на второй вход блока 9 запрета за интервал времени, равный селектируемому периоду. Информация из счетчика Ю переписывается импульсом, поступающим на первый вход блока 9 запрета, в триггер II, и затем счетчик 10 устанавливается в исходное состояние. При количестве сосчитанных импульсов за селектируемый период больше 1, сигнал с выхода триггера 11 блокирует прохождение последовательности через элемент 12 совпадения.

Применение принципа непрерьгеной записи входного сигнала в записывающее устройство и считывания из него при сравнении считываемого сигнала со входным сигналом селектора позволяет осуществлять селекцию при наличии нескотпэких импульсных последовательносте во входном сигнале.

Формула изобретения

I. Перестраиваемый селектор импульсных последовательностей, содержащий элемент совпадения, генератор тактовых импульсов, счетчик импульсов, счетный триггер, отличающийс я тем, что, с целью обеспечения возможности селекции одной из несколышх импульсных последовательностей, в него введены блок запрета, элемент сборки и запоминающие устройства, адресные входы .последних из которых . с выходами разрядов счетчика импульсовинформационнее входы - с первым входом элемента совпадения и с входной шиной устройства, а вяоды чтение/запись соответственно с прямым и инверсным выходами счетного триггера, выход которого соединен с первым входом блока запрета- и выходом счетчика импульсов, вход которого со1единен с выходом генератора тактовых импульсов, причем выходы запоминающих устройств через элемент сборки подключены к второму входу элемента совпадения, вьпсод которого подключен к второму входу блокам запрета, выход которого является выходом устройства.

2. Селектор поп. l,oтличaю щ и и с я тем, что блок запрета содержит включенные последовательно счегчик импутцэсов, триггер и элемент совпадения, причем вход установки счетчика импульсов в исходное состояние соединен с входом разрешения записи триггера и является первым входом блока запрета, счетный вход - с первым входом элемента совпадения и является вторым входом блока запрета, а выход элемента совпадения является выходом блока запрета.

Источники информации, принятые во внимание при экспертизе

I Авторское свидетельство СССР № 299О24, кл. Н ОЗ К 5/18, 1969. .jL2. Авторское свидетельство СССР

№ 699665, кл. Н 03 К 5/18, 1976.

,

I

Похожие патенты SU940287A1

название год авторы номер документа
Селектор импульсных последовательностей 1976
  • Ерофеев Юрий Николаевич
  • Заверин Виктор Вячеславович
SU681549A1
Перестраиваемый селектор импульсных последовательностей 1985
  • Демьяненко Владимир Юрьевич
  • Верещагина Галина Николаевна
SU1311008A1
Селектор импульсов по периоду следования 1983
  • Маргелов Анатолий Васильевич
  • Ветер Владимир Викторович
  • Сакович Юрий Иванович
  • Суворова Наталья Викторовна
SU1088109A1
Селектор импульсов по длительности 1981
  • Уласевич Леонид Николаевич
  • Борисенко Виктор Георгиевич
SU947952A2
Селектор импульсных сигналов 1982
  • Лавров Владимир Александрович
SU1058043A1
Селектор импульсов по длительности 1972
  • Ерофеев Юрий Николаевич
SU451186A1
Селектор импульсов по периоду следования 1981
  • Жертовский Валерий Владимирович
  • Василенко Ольга Николаевна
  • Молодцов Евгений Андреевич
SU976483A1
Селектор импульсов по периоду следования 1980
  • Мелень Михаил Владимирович
SU892696A1
Селектор импульсов 1981
  • Евсеев Евгений Александрович
  • Гладков Юрий Викторович
  • Горбунов Александр Николаевич
  • Плужников Юрий Алексеевич
SU993465A1
Перестраиваемый селектор импульсных последовательностей 1987
  • Верещагина Галина Николаевна
  • Демьяненко Владимир Юрьевич
SU1474836A1

Иллюстрации к изобретению SU 940 287 A1

Реферат патента 1982 года Перестраиваемый селектор импульсных последовательностей

Формула изобретения SU 940 287 A1

i г

l

фиг.1

О

ю

//

Фи.2.

SU 940 287 A1

Авторы

Заверин Виктор Вячеславович

Заяц Виктор Дмитриевич

Осипов Виктор Сергеевич

Даты

1982-06-30Публикация

1980-12-22Подача