Изобретение относится к технике радиосвязи и может использоваться для телевещания в формате высокого разрешения НДТV. Аналогами являются системы телевидения высокого разрешения, претендующие на формат НДТV [1 c.26-28], недостатками этих систем являются: недостаточная разрешающая способность, необходимость в широкополосных каналах передачи сигнала, к настоящему времени отсутствуют матрицы формата 1920×1080 для видеокамер и получить картинку 16:9 пока невозможно [1 с.32], системы не осуществляют стереоэффект при разрешении 1920×1080, реально существует разрешение 1440×750 и без стереоизображения. За прототип принята цифровая система стереотелевидения [2], содержащая на передающей стороне фотоэлектрический преобразователь, формирующий шесть аналоговых цветовых сигналов стереопары из правого и левого кадров, шесть АЦП видеосигналов, синтезатор частот, три формирователя кодов, триггер, два ключа и передатчик радиосигналов из трех каналов, на приемной стороне содержащая блок управления /выбор каналов/, три тракта приема и обработки кодов видеосигналов, канал формирования управляющих сигналов, шесть блоков импульсных усилителей, блок модуляции излучений, блок строчной развертки, первый усилитель и первый пьезодефлектор с отражателем на торце, блок кадровой развертки, второй усилитель и второй пьезодефлектор с отражателем на торце, проекционный объектив, матовый экран и блок раздельного наблюдения кадров стереопар. Частота стереопар 12,5 Гц, частота кадров 50 Гц. Информация кодов правого и левого кадров передается тремя радиоканалами, двумя несущими частотами. На приемной стороне принимаются параллельно три радиосигнала, усиливаются, детектируются, коды цветовых видеосигналов R, G, В распределяются по своим каналам, в которых производится удвоение отсчетов в строках и удвоение строк в кадре. Развертка кадра выполняется двумя пьезодефлекторами, проекционный объектив проецирует изображение с увеличением на матовый экран. Правый и левый кадры наблюдаются зрителем раздельно правым и левым глазом, поочередное перекрытие поля зрения которых выполняется блоком раздельного наблюдения механическим поворотом нейтральных светофильтров. Недостатки прототипа: недостаточная разрешение в кадре /1200×800/, низкая яркость изображения при развертке кадра на матовом экране, не имеющим послесвечения, низкая частота смены кадров стереопар 12,5 Гц.
Цель изобретения - повышение разрешения кадра до формата НДТV, увеличение яркости изображения и увеличение частоты смены кадров стереопар. Техническим результатом являются: получение разрешения в кадре 1920×1080, увеличение яркости изображения и повышение в два раза частоты смены кадров стереопар. Результат достигается получением разрешения кадра в 2073600 пикселей /1920×1080/, увеличение яркости изображения применением в плоскопанельном экране 6220800 /2073600×3/ светодиодов белого свечения. Элементов матриц в экране 2073600, каждый элемент матрицы является источником излучений трех основных цветов R, G, В. Результирующее излучение трех светодиодов элемента матрицы в пространстве формирует изображение одного пиксела.
Каждый элемент матрицы включает три излучающих светодиодных ячейки, уровень яркости цвета /R, G, В/, излучающего каждой светодиодной ячейкой, определяется скважностью излучения светодиодом за период кадра: отношением времени, когда светодиод излучает, ко времени, когда он не излучает в том же периоде кадра. Светодиоды всех светодиодных ячеек /СД-ячеек/ плоскопанельного экрана синхронно начинают излучение с начала периода кадра, а заканчивает каждый соответственно величине кода своего цветового сигнала. На приемной стороне за период кадра коды цветовых сигналов сосредотачиваются в накопителях кодов кадра, по окончании периода кадра коды трех цветовых сигналов выдаются в блок, преобразующий коды в длительность управляющих сигналов, которые определяют длительность излучения каждого светодиода в периоде кадра. Строчная и кадровая развертки в приемной стороне отсутствуют. Для раздельного наблюдения кадров стереопары применяются 3Д-очки, выполненные по технологии ЖК-ячеек [3 с.558-565]. Объемное восприятие зритель получает через 3Д-очки, в которых синхронно со сменой кадров поочередно перекрывается поле зрения тому из глаз, кадр которого отсутствует на экране. На передающей стороне формируется видеорежим 960×540×50 Гц: 960 - число кодируемых отсчетов в строке, 540 - число кодируемых строк в кадре, 50 Гц - частота кадров, правых и левых в сумме. Частота стереопар 25 Гц, стереопара включает правый и левый кадры, следующие друг за другом. Информация стереопар передается тремя радиоканалами /боковыми частотами двух несущих частот, как и в прототипе/. Коды 8-разрядные. Развертка строк на передающей стороне прогрессивная без обратных ходов и по строкам и по кадрам. Тактовая частота на передающей стороне составляет:
где 50 Гц - частота кадров /25 Гц + 25 Гц/,
540 - число строк в кадре,
960 - число кодируемых отсчетов в строке,
2 - кодирование отсчетов двухполярным сигналом: положительными и отрицательными полусинусоидами,
8 - число разрядов в коде.
Частота дискретизации кодов:
Частота строк: f0=540×50 Гц = 27 кГц.
Длительность строки
длительность кадра
Частота колебаний пьезодефлектора на передающей стороне при строчной развертке
за период колебания развертываются две строки: слева направо и справа налево.
Период следования кодов
период следования разрядов в последовательном коде
На приемной стороне выполняется видеорежим 1920×1080×50 Гц. Число отсчетов в строке 1920, строк в кадре 1080, частота кадров 50 Гц, частота стереопар 25 Гц. Приемная сторона обеспечивает восприятие зрителем объемного изображения.
Сущность изобретения в том, что в систему стереотелевидения, содержащую передающую сторону, включающую фотоэлектрический преобразователь, три АЦП видеосигнала, три формирователя кодов, триггер и два ключа, счетчик импульсов, два самоходных распределителя импульсов, синтезатор частот и передатчик, и приемную сторону, включающую блок управления, три тракта приема и обработки кодов видеосигналов, канал формирования управляющих сигналов и устройство отображения видеоинформации, на передающей стороне введены с третьего по шестой ключи, на приемной стороне с первого по шестой накопители кодов кадра, с первого по шестой блоки формирования управляющих сигналов, а устройство отображения видеоинформации представлено плоскопанельным светодиодным экраном с ИК-передатчиком на корпусе экрана и введены 3Д-очки с ИК-приемником на их оправе.
Передающая сторона на фиг.1, растр кадра на фиг.2, формы управляющих напряжений на фиг.3, структура цифровых потоков на фиг.4, АЦП видеосигнала на фиг.5, конструкция пьезодефлектора на фиг.6, формирователь кодов сигнала R /G/ на фиг.7, формирователь кодов В на фиг.8, приемная сторона на фиг.9, блок обработки кодов на фиг.10, первый блок задержек на фиг.11, накопитель кодов кадра на фиг.12, блок регистров на фиг.13 и 14, двухполярный амплитудный детектор на фиг.15, блок выделения синхроимпульсов стереопар на фиг.16, излучающая СД-ячейка на фиг.17, состав и форма одного элемента матрицы на фиг.18, расположение элементов матрицы и СД-ячеек в экране на фиг.19, спектры частот сигналов передатчика на фиг.20, блок формирования управляющих сигналов на фиг.21, временные диаграммы работы системы на фиг.22.
Передающая сторона системы включает /фиг.1/ фотоэлектрический преобразователь 1, являющийся датчиком видеосигналов двух изображений одного и того же пространства и формирует три видеосигнала правого кадра Rп, Gп, Вп и три видеосигнала левого кадра Rл, Gл, Вл и содержит первый объектив 2 правый, последовательно соединенные первый усилитель 3 и первый пьезодефлектор 4 с отражателем на торце, расположенный в фокальной плоскости объектива 2, первый источник 5 положительного опорного напряжения, второй источник 6 отрицательного опорного напряжения, последовательно соединенные второй усилитель 7 и второй пьезодефлектор 8, передний торец которого имеет две грани, расположенные под соответствующим углом друг к другу и с отражателем на каждой грани, третий источник 9 положительного опорного напряжения, четвертый источник 10 отрицательного опорного напряжения, второй объектив 11 левый, последовательно соединенные третий усилитель 12 и третий пьезодефлектор 13 с отражателем на торце, расположенный в фокальной плоскости второго объектива 11, пятый источник 14 положительного опорного напряжения, шестой источник 15 отрицательного опорного напряжения, блок 16 строчной развертки из задающего генератора 17 и выходного каскада 18, блок 19 кадровой развертки, включающий последовательно соединенные элемент И 20, задающий генератор 21 и суммирующий усилитель 22, первое 23 и второе 24 дихроичные зеркала, расположенные последовательно друг за другом и против первого отражателя пьезодефлектора 8, первый 25, второй 27, третий 26 микрообъективы, первый 28, второй 30, третий 29 фотоприемники, первый 31, второй 33, третий 32 предварительные усилители, третье 34 и четвертое 35 дихроичные зеркала, расположенные последовательно друг за другом и против второго отражателя пьезодефлектора 8, четвертый 36, пятый 38, шестой 37 микрообъективы, четвертый 39, пятый 41, шестой 40 фотоприемники, четвертый 42, пятый 44 и шестой 43 предварительные усилители. Второй объектив 11 расположен слева от объектива 2, оптическая ось объектива 11 параллельна оптической оси объектива 2, расстояние между осями объективов соответствует оптимальному получению стереоскопического эффекта для зрения человека.
Передающая сторона включает триггер 45, первый 46, третий 47, пятый 48 ключи, второй 49, четвертый 50, шестой 51 ключи, первый АЦП 52 для сигналов Rп и Rл, второй АЦП 53 для сигналов Gп и Gл третий АЦП 54 для сигналов Вп и Вл, первый формирователь 55 кодов, второй формирователь 56 кодов, третий формирователь 57 кодов, первый 58 и второй 59 самоходные распределители импульсов, счетчик 60 импульсов, задающий генератор 61 синусоидальных колебаний и синтезатор 62 частот, первый 63 и второй 64 АЦП сигнала звука, на входы которых поданы звуковые сигналы Зв1 и Зв2 и передатчик 65 радиосигналов из трех каналов. Первый канал включает последовательно соединенные усилитель 66 первой несущей частоты, амплитудный модулятор 67 и выходной усилитель 68, второй канал включает амплитудный модулятор 72 и выходной усилитель 73, третий канал включает усилитель 69 второй несущей частоты, амплитудный модулятор 70 и выходной усилитель 71. Каждый из амплитудных модуляторов 67, 72, 70 включает последовательно соединенные кольцевой модулятор и полосовой фильтр [4 с.234], отфильтровывающий ненужную боковую частоту в спектре амплитудно-модулированной несущей, кольцевой модулятор подавляет несущую частоту. АПЦ 52, 53, 54 идентичны /фиг.5/, каждый содержит усилитель 74 и пьезодефлектор 75 с отражателем на торце, источник 76 положительного опорного напряжения, источник 77 отрицательного опорного напряжения, излучатель, включающий импульсный светодиод 78, щелевую диафрагму 79 и микрообъектив 80, и включает линейку 81 многоэлементного фотоприемника и шифратор 82. Все пьезодефлекторы 4, 8, 13, 75 являются торцевыми биморфными пьезоэлементами со световым отражателем на торце, конструктивно выполнены /фиг.6/ одинаково [5 c.118] из первой 83 и второй 84 пьезопластин, внутреннего электрода 85, первого 86 и второго 87 внешних электродов. Один конец пьезопластин закреплен в держателе 88, на свободном торце закреплен отражатель 89. Свободный торец пьезодефлектора 8 выполнен из двух граней, расположенных под соответствующим углом друг к другу, каждая грань имеет свой отражатель, они разводят лучи правого 2 и левого 11 объективов по своим направлениям. АЦП 63 и 64 идентичны [2 с.30 фиг.7], используются без изменений, преобразуют сигналы звука в 16-разрядные коды, которые поступают на вторые информационные входы блоков 55, 56. Первый 55 и второй 56 формирователи кодов выполнены одинаково /фиг.7/, каждый включает триггер 90 и блок 91 коммутации и три канала. Первый и второй каналы идентичны. Первый канал включает последовательно соединенные блок 92 элементов И, первый 93, второй 94 элементы ИЛИ и выходной ключ 95 и самоходный распределитель 96 импульсов, второй канал включает второй блок 97 элементов И, третий 98, четвертый 99 элементы ИЛИ и выходной ключ 100 и самоходный распределитель 101 импульсов. Третий канал включает два блока 102, 105 элементов И, пятый 106 и шестой 106 элементы ИЛИ и два самоходных распределителя 104, 107 импульсов.
Блоки 55, 56 включают первый 108, второй 109 ключи, счетчик 110 импульсов и дешифратор 111. В первом формирователе 55 кодов дешифратор 111 имеет первый и второй выходы, подключенные к соответствующим входам ключей 108, 109. Во втором формирователе 56 кодов дешифратор 111 имеет и третий выход, являющийся вторым выходом блока 56, подключенный к входу первого самоходного распределителя 58 импульсов и к счетному входу счетчика 60 импульсов. Первым и вторым информационными входами блоков 55, 56 являются входы блока 91 коммутации и входы блоков 102, 105 элементов И, третьим и четвертым информационными входами являются третьи входы второго и четвертого элементов ИЛИ 94, 99. Управляющими входами являются: первым - вход триггера 90, вторым - объединенные входы счетчика 110 импульсов и ключей 108, 109 /6,48 МГц/, третьим - сигнальные входы выходных ключей 95, 100 /103,68 МГц/, четвертым - управляющий вход счетчика 110 импульсов, 27 кГц.
Выходом в блоке 55 являются объединенные выводы выходных ключей 95, 100. В блоке 56 два выхода: первый - выход выходных ключей 95, 100, второй - третий выход дешифратора 111. Третий формирователь 57 кодов содержит /фиг.8/ триггер 90, блок 91 коммутации и два идентичных канала: первый включает блок 92 элементов И, первый 93 и второй 94 элементы ИЛИ и выходной ключ 95, и самоходный распределитель 96 импульсов, второй включает блок 97 элементов И, третий 98, четвертый 99 элементы ИЛИ и выходной ключ 100, и самоходный распределитель 101 импульсов. Первым информационным входом являются входы блока 91 коммутации, вторым и третьим - являются вторые входы блоков 94, 99 элементов элементов ИЛИ. Первым управляющим входом является вход триггера 90, вторым - объединенные входы блоков 96, 101 /6,48 МГц/, третьим - сигнальные входы выходных ключей 95, 100 /103,68 МГц/.
Приемная сторона включает /фиг.9/ антенну, блок 112 управления /выбор каналов/, первый, второй и третий тракты приема и обработки кодов видеосигналов, канал формирования управляющих сигналов, устройство отображения видеоинформации и два канала воспроизведения звука. Первый тракт приема и обработки кодов видеосигналов производит прием и обработку кодов сигналов Rп и Rл и включает последовательно соединенные блок приема 113 радиосигнала, усилитель 114 радиочастоты и двухполярный амплитудный детектор 115, первый 116 и второй 117 формирователи импульсов, и канал сигнала R, содержащий первый 118, второй 119 регистры сигнала R, блок 120 обработки кодов, первый блок 121 задержек, сумматор 122 и второй блок 123 задержек. Второй тракт приема и обработки кодов видеосигналов производит прием и обработку кодов сигналов Вп и Вл и включает блок 124 приема, радиосигнала, усилитель 125 радиочастоты и двухполярный амплитудный дектектор 126, первый 127, второй 128 формирователи импульсов, и канал сигнала В, включающий первый 129, второй 130 регистры сигнала В, блок 131 обработки кодов, первый блок 132 задержек, сумматор 133 и второй блок 134 задержек. Третий тракт приема и обработки кодов видеосигналов производит прием и обработку кодов сигналов Gп и Gл и содержит последовательно соединенные блок 135 приема радиосигнала, усилитель 136 радиочастоты и двухполярный амплитудный детектор 137, первый 138 и второй 139 формирователи импульсов и канал сигнала G, включающий первый 140, второй 141 регистры сигнала G, блок 142 обработки кодов, первый блок 143 задержек, сумматор 144 и второй блок 145 задержек. Приемная сторона включает введенные с первого 146 по шестой 151 накопители кодов кадра, с первого 152 по шестой 157 блоки формирования управляющих сигналов, плоскопанельный светодиодный экран 158 /СД-экран/, ИК-передатчик, расположенный на корпусе СД-экрана, 3Д-очки 160 с ИК-приемником 161 на оправе 3Д-очков. Порядок работы приемной стороны обеспечивает канал формирования управляющих сигналов, включающий блок 162 выделения строчных синхроимпульсов /ССИ/, синтезатор 163 частот, последовательно соединенные ключ 164, счетчик 165 импульсов и дешифратор 166, и блок 167 выделения синхроимпульсов стереопар /СИС/. Приемная сторона включает идентичные первый 168, второй 169 каналы воспроизведения звука, изображение с экрана 158 зрителем воспринимается объемным через 3Д-очки 160. При воспроизведении на экране правого и левого кадров стекла 3Д-очков поочередно теряют прозрачность: каждый глаз видит только свой кадр, что и дает стереоэффект. Стекла очков выполнены по технологии ЖК-ячеек просветного типа, используемые как электронно-управляемые фильтры /затворы/. С приходом синхроимпульса СИС 25 Гц в ИК-передатчик 159 он излучает ИК-импульс, принимаемый ИК-приемником 161 /фиг.9/, который выдает управляющий сигнал в ЖК-ячейку левого стекла, затемняя его на 20 мс, затем выдает второй сигнал в ЖК-ячейку правого стекла, затемняя его на 20 мс. Каждый глаз видит свой кадр. Блоки 120, 131, 142 обработки кодов идентичны /фиг.10/, каждый включает триггер 170, первый блок 171 элементов задержек, с первого по четвертый 172-175 регистры, второй блок элементов 176 задержек, пятый регистр 177, шестой регистр 178, сумматор 170 и 16 диодов. Блок 171 задерживает коды на 77 нс для восстановления следования четных кодов за нечетными. Диск 176 задерживает коды на 14,5 нс. Регистры 177 и 178 выполняют хранение кодов 77 нс и выдают их по сигналам Uвыд с триггера 170. Первым информационным входом являются объединенные поразрядно входы регистров 172, 173, вторым - входы 1-8 первого блока 171 элементов задержек. Выходом являются объединенные поразрядно выходы регистров 177, 178 и блока 176. управляющим входом является вход триггера 170. Первые блоки 121, 132, 143 задержки идентичны /фиг.11/, каждый включает элемент И 180, первый 181, второй 182 ключи, первый 183, второй 184 распределители импульсов и восемь регистров 1851-8, каждый из которых содержит по числу отсчетов в строке 1920 разрядов. Блоки 121, 132, 143 выполняют задержку кодов каждой строки на длительность строки 37 мкс. Накопители 146-151 кодов кадра идентичны /фиг.12/, каждый включает блоки 186 регистров по числу половины строк кадра 1861-540. Информационным входом накопителя кодов кадра являются поразрядно объединенные 1-8 входы 540 блоков 186 регистров. Информационные входы накопителей кодов кадра подключены: 146 и 147 к выходам соответственно блоков 122, 123, 148 и 149 к выходам блоков 144, 145, 150 и 151 к выходам блоков 133, 134. Управляющими входами накопителей кодов являются: первым - первый управляющий вход первого блока 1861 регистров, вторым - объединенные вторые управляющие входы /54 кГц/ блоков 186 регистров, третьим - объединенные третьи управляющие входы /Uд 25,92 МГц/ блоков 1861-540 регистров. Каждый управляющий выход предыдущего блока 186 регистров является первым управляющим входом каждого последующего блока регистров. Управляющий выход последнего блока регистров 186540 подключен параллельно к четвертым управляющим входам всех блоков 186 регистров. Блоки регистров 186 идентичны /фиг.13 и 14/, каждый включает первый 187 и второй 188 ключи, распределитель 189 импульсов и восемь регистров 1901-8. Информационным входом блока регистров являются поразрядно объединенные третьи входы разрядов восьми регистров 190. Выходами блока регистров 186 являются параллельные выходы всех разрядов восьми регистров 190, всего 15360 выходов /1920×8/. Выходы 540 блоков регистров являются выходами каждого накопителя 146-151 кодов кадра, которых 8294400 /15360×540/. Управляющими входами являются: первым - первый управляющий вход первого ключа 187, вторым - сигнальный вход /Uвыд 54 кГц/ второго ключа 188, третьим - сигнальный вход первого ключа 187 /Uд 25,92 МГц/, четвертым - первый управляющий вход второго ключа 188, подключенный к управляющему выходу последнего блока 186540 регистров. Последний выход /1920/ распределителя 189 импульсов подключен к второму управляющему входу первого ключа 187 и является управляющим выходом блока 186 регистров, подключенным к первому управляющему входу следящего блока 1862 регистров. Выход первого ключа 187 подключен к входу распределителя 189 импульсов, выходы которого последовательно с первого по 1920-й подключены параллельно к первым управляющим входам разрядов восьми регистров 1901-8. Выход второго ключа 188 подключен параллельно к вторым управляющим входам разрядов восьми регистров 190 и к второму управляющему входу ключа 188, закрывая его после прохода одного импульса Uвыд. Выходы накопителей 146-151 кодов кадра подключены к входам соответственно блоков 152-157 формирования управляющих сигналов, назначение которых выполнять преобразование "код - длительность излучения" и запитывать светодиоды во всех СД-ячейках на длительность, соответствующую величине кода. Каждый из блоков 152-157 содержит преобразователей "код - длительность излучения" по числу отсчетов в строке /1920/ и числу строк своего накопителя кодов кадра 1036800 /1920×540/.
Плоскопанельный светодиодный экран 158 представляет совокупность 2073600 /1920×1080/ элементов матриц, выполненных непосредственно в стекле СД-экрана, и включает экранное стекло и элементы матриц по числу разрешения экрана 158. Каждый элемент матрицы включает три излучающие светодиодные ячейки, каждая из которых излучает один из основных цветов /R, G, В/. Излучающая светодиодная ячейка /СД-ячейка/ содержит /фиг.17/ последовательно расположенные светодиод 191 белого свечения и соответствующий цветной светофильтр 192. Три СД-ячейки в элементе матрицы образуют треугольник /фиг.18/, расположение элементов матриц и СД-ячеек в экранном стекле экрана на фиг.19. Элементы матриц корпусов не имеют. Экранное стекло для размещения СД-ячеек имеет соответствующие углубления, в которых и размещаются светодиоды 191 со светофильтрами. Управляющий вход /проводник питания/ каждого светодиода подключен к своему выходу в блоках 152-157. Действие СД-ячейки основано на прямо пропорциональной зависимости длительности /скважности/ излучения светодиода от величины кода цветового сигнала. Уровень яркости, воспринимаемый зрением, соответствует длительности излучения светодиода в периоде кадра. Суммарное излучение трех цветов элементом матрицы формирует для зрения соответствующий цветовой тон пиксела. Излучений каждого светодиода участвует в процессе не только своего пиксела, но и соседних с ним СД-ячеек /справа, слева, сверху, снизу/. В качестве светодиодов принимаются сверхъяркие светодиоды белого свечения фирмы "Nichia" NEPW 500 с силой света 4,6 кд и углом излучения 15° [6 с.47]. Светодиоды с цветными светофильтрами миниатюрного исполнения без корпусов и диаметром должны быть до 0,5 мм, изготавливаются внутри экранного стекла. Блоки 152-157 формирования управляющих сигналов идентичны /фиг.21/, каждый включает генератор 193 импульсов и 1036800 преобразователей "код - длительность излучения" /1920×540/, которые идентичны, и каждый включает последовательно соединенные первый ключ 194, вычитающий счетчик 195 импульсов, дешифратор 196 и второй ключ 197, и источник 198 питания светодиода, выход каждого второго ключа 197 подключен к своему светодиоду в СД-ячейке, а сигнальный вход ключа 197 подключен к выходу источника 198 питания. Исходное состояние ключей 194, 197 закрытое. Генератор 193 импульсов является умножителем частоты, выполняет умножение 50 Гц×256=12,8 кГц и выдает частоту 12,8 кГц на сигнальные входы первых ключей 194. Преобразователи "код - длительность излучения" работают идентично. При длительности кадра 20 мс /50 Гц/ коду 00000001 соответствует длительность излучения светодиода в один импульс 78 мкс с генератора 193 коду 00000010 соответствует длительность излучения светодиода в два импульса с генератора 193-156 мкс, коду 00000011 - три импульса 234 мкс и т.д., коду 11111110 соответствует длительность излучения в 254 импульса 18942 мкс, коду 11111111 - 255 импульсов 19922 мкс. Инерционность срабатывания светодиодов менее 1 мкс, что легко выполнимо. По окончании накопления кодов блоками 146-151 сигнал Uк/50 Гц/ открывает все первые 194 и вторые 197 ключи в блоках 152-157. Коды кадра синхронно и в параллельном виде поступают на информационные входы вычитающих счетчиков 195 с 1-го по 1036800. Открытые ключи 194 пропускают импульсы 12,8 кГц с генератора 193 на счетные входы вычитающих счетчиков 195. Напряжение питания с источников 198 питания через открытые ключи 197 запитывает светодиоды 191 в СД-ячейках, которые излучают с длительностью, соответствующей величине кода. Процесс вычитания в счетчиках 195 длится до появления кода 00000000.
При коде 00000000 дешифратор 196 выдает сигнал Uз, закрывающий оба ключа 194 и 197. Светодиод обрывает излечение. Длительность излучения каждого светодиода воспринимается как уровень яркости излучаемого им цвета. Излучения светодиодов трех СД-ячеек /R, G, В/ формируют цветовой тон пиксела. Скважность излучений всех светодиодов экрана в периоде кадра /20 мс/ формирует яркости и цветовые тона всех пикселов на экране 158. Каждый светодиод обслуживается своим преобразователем "код - длительность излучения". По современным технологиям создаются микросхемы с десятками миллионов транзисторов [7 с.65], следовательно, каждый из блоков 146-151 и 152-157 может быть изготовлен в одной микросхеме. Диаметр каждого светодиода принимается в 0,5 мм /фиг.18/, размер элемента матрицы /трех СД-ячеек/ составляет 1×1 мм. Толщина экранного стекла /или другого материала/ 5-7 мм. Ширина строки составляет 1 мм /фиг.19/. Размер СД-экрана 158 составляет:
по горизонтали 1920×1 мм=1920 мм,
по вертикали 1080×1 мм=1080 мм, по диагонали 2203 мм,
или 86,7 дюймов. Яркость свечения светодиода с силой света 4,6 кд при диаметре излучающей части 0,5 мм, площадь которой 0,2 мм2 /3,14×0,252/ составляет:
где 0,2 мм2 /0,2·10-6 м2/ - площадь излучения светодиода.
При снижении излучения на 50% яркость изображения на экране будет вполне достаточной. Блок 167 выделения синхроимпульсов стереопар СИС включает /фиг.16/ с первого 199 по третий 201 счетчики импульсов, с первого 202 по третий 204 элементы И, с первого по третий 205, 206, 207 элементы НЕ и диод. С приходом на счетные входы счетчиков 199-201 трех кодов из единиц 11111111 и на четвертый вход на элемент И 204 импульса ССИ с блока 162 на выходе блока 167 появляется синхроимпульс стереопары СИС, частота их 25 Гц и поступают на вход ИК-передатчика 159.
Фотоэлектрический преобразователь 1 формирует шесть аналоговых видеосигналов двух изображений от правого 2 и левого 11 объективов, которые с предварительных усилителей 31, 32, 33 поступают на входы ключей 46, 48, 47 и с предварительных усилителей 42, 43, 44 на входы ключей 49, 51, 50. С выходов ключей 46, 49 аналоговые сигналы поступают на вход первого АЦП 52, с ключей 47, 50 на вход второго АЦП 53, с ключей 48, 51 на вход третьего АЦП 54. Поочередная выдача кодов стереопар с АЦП выполняется триггером 45 и ключами 46-48, 49-51. Импульсы 50 Гц с десятого выхода блока 62 поступают в триггер 45. Сигнал с первого выхода триггера открывает ключи 46, 47, 48, которые пропускают аналоговые видеосигналы правого кадра в течение периода первого кадра на входы АЦП 52-54. С приходом второго импульса 50 Гц в триггер 45 сигнал со второго его выхода закрывает ключи 46-48 и открывает ключи 49-51, пропускающие аналоговые видеосигналы левого кадра в течение второго периода кадра в АЦП 52-54. На тактовые входы АЦП с первого выхода блока 62 поступают тактовые импульсы 12,96 МГц дискретизации кодов. АЦП 52-54 преобразуют аналоговые видеосигналы в 8-и разрядные коды. Формирователи 55, 56, 57 кодов преобразуют параллельные коды с АЦП в последовательные и заменяют в них представление единиц в кодах с импульсов на положительные и отрицательные полусинусоиды моночастоты 103,68 МГц с четвертого выхода синтезатора 62 частоты. Задающий генератор 61 генерирует синусоидальные колебания со стабильностью 10-7. Синтезатор 62 частот формирует и выдает: с первого выхода импульсы дискретизации 12,96 МГц на тактовые входы АЦП 52-54 и на первые управляющие входы формирователей 55, 56, 57 кодов, со второго выхода импульсы 6,48 МГц дискретизации строки на вторые входы формирователей 55-57 кодов и на первые управляющие входы АЦП 63, 64, с третьего - импульсы 81 кГц дискретизации кодов звука на вторые входы АЦП 63, 64, с четвертого - синусоидальные колебания 103,68 МГц на третьи управляющие входы формирователей 55-57 кодов, с пятого выхода - импульсы 27 кГц частоты строк на четвертые управляющие входы формирователей 55, 56 кодов, на первый вход блока 19 и на третьи управляющие входы АЦП 63, 64, с шестого выхода - импульсы 25 Гц частоты стереопар на второй вход блока 19 и на управляющий вход счетчика 60 импульсов Uo, с седьмого выхода - импульсы 13,5 кГц на вход блока 16 строчной развертки, с восьмого - синусоидальные колебания первой несущей частоты 1244,16 МГц /103,68 МГц × 12/ для усилителя 66, с девятого - синусоидальные колебания второй несущей частоты 933,12 МГц /103,68 МГц × 9/ для усилителя 69, с десятого выхода - импульсы 50 Гц частоты кадров на вход триггера 45. АЦП 63, 64 преобразуют сигналы звука, в 16-разрядные коды, которые поступают на вторые информационные входы блоков 55, 56. Самоходный распределитель 58 импульсов с приходом сигнала пуска Uп со второго выхода блока 56 /в момент 479 импульса дискретизации строки фиг.4/ выдает код из восьми единиц 11111111, являющийся кодом строчного синхроимпульса ССИ /959 отсчет в каждой строке фиг.4/, на третьи информационные входы формирователей 55, 56 кодов и на второй информационный, вход формирователя 57 кодов. Самоходный распределитель 59 импульсов с приходом на его вход сигнала пуска Uп с второго выхода блока 60 выдает код из восьми единиц 11111111, являющийся синхроимпульсом стереопар СИС /960-й отсчет в последней строке левого кадра стереопары фиг.4/ на четвертые информационные входы блоков 55, 56 и на третий информационный вход блока 57. Счетчик 60 двухразрядный выдает с второго выхода сигнал пуска Uп для блока 59 с приходом на вход счетчика 60 второго импульса с второго выхода блока 56, после чего счетчик 60 обнуляется сигналом Uo 25 Гц частоты стереопар. Второй импульс с блока 56 означает конец периода второго /левого/ кадра стереопары. Код СИС представляет конец стереопары, за ним следует первый кадр /правый/ следующей стереопары.
Спектр амплитудно-модулированного сигнала передатчика 65 /фиг.20/ состоит из несущей частоты и двух боковых частот. Одна из боковых частот и сама несущая в информационном смысле являются избыточными. Поэтому в каждом амплитудном модуляторе 67, 70, 72 подавляется несущая частота и отфильтровывается одна из боковых /ненужная/ частот. Амплитудный модулятор 67 выдает в выходной усилитель 68 верхнюю боковую частоту 1347,84 МГц/f1 + 103,68 МГц/ от первой несущей. Амплитудный модулятор 72 выдает на вход выходного усилителя 73 нижнюю боковую частоту 1140,48 МГц/f1 - 103,68 МГц/ от первой несущей. Амплитудный модулятор 70 выдает в выходной усилитель 71 верхнюю боковую частоту 1036,8 МГц/f2 + 103,68 МГц/ от второй несущей. Первый канал передатчика 65 излучает верхнюю боковую частоту 1347,84 МГц с информацией кодов Rп и Rл и при стабильности несущей 10-7 занимаемая полоса в эфире составляет ±135 Гц или 270 Гц. Второй канал излучает нижнюю боковую частоту 1140,48 МГц с информацией кодов Вп и Bл, занимаемая полоса в эфире ±114 Гц или 228 Гц, третий канал излучает верхнюю боковую частоту от второй несущей 1036,8 МГц с информацией кодов Gп и Gл, занимаемая полоса в эфире ±104 Гц или 208 Гц. Суммарно по трем каналам полоса в эфире 706 Гц. Объектив 2 создает правое изображение в фокальной плоскости, в которой расположен отражатель пьезодефлектора 4. Отражатель его имеет ширину 0,02 мм, длину 10,8 мм /0,02 мм × 540/. Размеры развертывающего элемента 0,02×0,02 мм. По управляющим напряжениям /фиг.3/ с усилителя 3 пьезодефлектор 4 производит колебания торца с отражателем относительно первого отражателя пьезодефлектора 8, выполняя сканирование правого изображения. Объектив 11 создает левое изображение в фокальной плоскости, где расположен отражатель пьезодефлектора 13. Отражатель его имеет те же размеры, что и отражатель пьезодефлектора 4, и производит колебания торца относительно второго отражателя пьезодефлектора 8, выполняя сканирование строки левого изображения. Блок 16 строчной развертки выдает линейно изменяющееся напряжение в виде равнобедренного треугольника /фиг.3/, период управляющего напряжения равен длительности двух строк. Для растра в 540 строк при 50 Гц кадров пьезодефлекторы 4 и 13 колеблются с частотой 13,5 кГц. За период одного колебания выполняется развертка двух строк, частота строк 27 кГц. Развертка строк прогрессивная без обратных ходов /фиг.2/. Пьезодефлектор 8 выполняет кадровую развертку синхронно двух кадров: при развертке вниз идет нечетный /правый/ кадр, при развертке вверх идет четный /левый/ кадр.
Пьезодефлектор 8 колеблется с частотой 25 Гц, что составляет 50 кадров в секунду. Кадровая развертка тоже без обратных ходов. Ширина отражателей пьезодефлектора 8 по 0,02 мм, длина каждого 19,2 мм /0,02 мм × 960 отсчетов/. С выхода суммирующего усилителя 22 в усилитель 7 поступает линейно изменяющееся и ступенчатое напряжение, фиг.3, усиливаемое до необходимой величины усилителем 7 [5 с.122]. Суммирующий усилитель 22 выполняет суммирование линейного напряжения с задающего генератора 21 с импульсами 27 кГц частоты строк. Каждый импульс строки перемещает строку в конце ее хода на шаг в одну строку, получается 540 строк, все активные. Отраженные от первого отражателя пьезодефлектора 8 смешанные цветные R, G, В лучи направляются в свои микрообъективы, которые собирают их в свои фотоприемники соответственно 28, 30, 29. С фотоприемников аналоговые видеосигналы поступают в предварительные усилители 31, 33, 32. Аналогичный процесс проходят лучи от второго отражателя пьезодефлектора 8, аналоговые видеосигналы поступают в предварительные усилители 42, 44, 43. С предварительных усилителей сигналы правого кадра через открытые ключи 46, 48, 47 поступают в АЦП 52-54. В следующем периоде кадра /левом/ сигналы с предварительных усилителей 42, 44, 43 через открытые ключи 49, 50, 51 поступают в АЦП 52-54. АЦП 52-54 имеют один принцип преобразования, заключающийся в развертке луча /фиг.5/ от светодиода 78 отражателем пьезодефлектора 75 по плоскости входных зрачков фотоприемников линейки 81 многоэлементного фотоприемника. Световой импульс преобразуется в электрический сигнал, возбуждающий соответствующую шину шифратора 82, который и выдает код мгновнного значения входного сигнала. Дискретизация преобразования 12,96 МГц. Источник излечения импульсный светодиод АЛ402А с временем срабатывания 25 нс. Линейка 81 включает 255 фотоприемников для кодирования сигналов 8-и разрядным кодом. Фотоприемники в линейке 81 лавинные фотодиоды ЛФД с временем срабатывания 10 нс. Шифратор из микросхем К155ИВ1 с временем срабатывания 20 нс. Шифратор формирует коды с 00000001 по 11111111. Первому фотоприемнику в линейке 81 соответствует код 00000001, второму - код 00000010, третьему 00000011 и т.д., 265-у - код 11111111. Время преобразования в АЦП составляет 30 нс, удовлетворяющее частоте 12,96 МГц /77 нс/. Первый формирователь 55 кодов выдает с первого по 952-и коды сигналов Rп или Rл, три кода звука, код ССИ и в последней строке левого кадра код СИС /фиг.4/. Единицы в кодах нечетных отсчетов строки представляются положительными полусинусоидами моночастоты 103,68 МГц со стабильностью колебаний 10-7, единицы в кодах четных отсчетов строки представляются отрицательными полусинусоидами той же частоты. Второй формирователь 56 кодов выдает с первого по 952-й коды сигналов Gп или Gл, три кода звука, код ССИ и код СИС. Третий формирователь 57 кодов выдает с первого по 952-й коды сигналов Вп или Вл, код ССИ и код СИС.
Работа формирователей 56, 55 кодов, фиг.7.
Коды АЦП 52, 53 поступают в параллельном виде с частотой 12,96 МГц на входы блока 91 коммутации, разветвляющего поток кодов 12,96 МГц на два по 6,48 МГц: первый поток - коды нечетных отсчетов строки, второй - коды четных отсчетов строки /фиг.4/. Блок 91 из четырех микросхем К176КТ1, являющихся 4-х канальными коммутаторами с временем срабатывания 25 нс [8 с.222]. Поочередное подключение каналов к выходам блока 91 выполняет триггер 90. На вторые входы элементов И блоков 92, 97 поступают последовательно 8 импульсов с самоходных распределителей 96, 101 импульсов, имеющих по 8 разрядов. Пусковыми импульсами для них являются импульсы 6,48 МГц. С выходов элементов И блоков 92, 97 импульсы кодов последовательно через элементы ИЛИ 93, 94 и 98, 99 открывают на время своей длительности 10 нс выходные ключи 95 и 100. На сигнальные входы выходных ключей поступают синусоиды моночастоты 103,68 МГц. Первый выходной ключ 95 в открытом состоянии пропускает одну положительную полусинусоиду, второй выходной ключ 100 в открытом состоянии пропускает одну отрицательною полусинусоиду. На выходе формирователя кодов 55 /56/ единицы в кодах нечетных отсчетов строки представляются положительными полусинусоидами, в кодах четных отсчетов строки представляются отрицательными полусинусоидами. Нули представляются отсутствием и тех и других. Выходной сигнал с блоков 55, 56 представляется полными либо неполными синусоидами частоты 103,68 МГц со стабильностью 10-7. Эти сигналы и модулируют несущие частоты. Временные диаграммы работы блоков 56, 55 на фиг.22. Каждый код звука состоит из двух посылок по 8 разрядов. Первая посылка /первая половина кода 1-8 разряды/ поступает на первые входы элементов И блока 102 и через элементы ИЛИ 103, 94 поступает на вход выходного ключа 95, вторая посылка 9-16 разряды поступает на первые входы элементов И блока 105 и через элементы ИЛИ 106, 99 поступает на вход выходного ключа 100. Ключи 108, 100 предназначены для отделения кодов видеосигналов от кодов звука. Ключ 108 открывается сигналом с первого выхода дешифратора 111 в момент 480 импульса дискретизации строки /фиг.4/ и остается открытым с первого по 476 импульс дискретизации строки. В момент 476 импульса с второго выхода дешифратора 111 сигнал закрывает ключ 108 и открывает ключ 109. В моменты 477, 478, 479 импульсов строки три кода звука поступают на входы выходных ключей 95, 100. В момент 480 импульса /отсчет 959/ на третий вход элемента ИЛИ 94 поступает код ССИ с блока 58, запускаемый сигналом Uп /479 импульс/ с третьего выхода дешифратора 111. При последней 540-й строке каждого левого кадра стереопары блок 59 выдает в момент 480 импульса строки /960-й отсчет/ код СИС на третий вход элемента ИЛИ 99. Сигнал Uп пуска для блока 59 выдает счетчик 60 импульсов. Провес работы формирователя 57 кодов аналогичен работе блока 55 и проще, он не участвует в формировании кодов звука.
На приемной стороне принимаются три радиосигнала блоками 113, 124, 135 /фиг.9/, являющимися селекторами каналов соответствующих диапазонов с электронной настройкой. Каждый блок включает входную цепь, усилитель радиочастоты и смеситель [9 c.132]. Полосовой фильтр усилителя радиочастоты в каждом диапазоне перестраивается напряжением смещения с блока 112 управления /выбора каналов/. Радиочастотный сигнал через петлю связи поступает на смеситель, сюда же с синтезатора 163 частот /выходы 5 и 6/ подаются две частоты, равные первой и второй несущим частотам передатчика 65, которые необходимы для детектирования однополосного сигнала [10 с.146]. Сигнал со смесителя, являющийся выходным сигналом блока 113 /124, 135/, поступает на вход усилителя 114 /125, 136/ радиочастоты, где усиливается до необходимой величины и поступает на вход двухполярного амплитудного детектора 115 /126, 137/. Вторые входы блока 163 подключены к второй группе выходов блока 112, при включении канала передачи сигнал с соответствующего выхода блока 112 поступает в блок 163 и определяет выход из него двух частот на третьи входы блоков 113, 124, 135. Двухполярные амплитудные детекторы 115-126, 137 выполнены по схеме на фиг.15. Диод Д1 выделяет положительную огибающую модулирующего сигнала /фиг.22/. Диод Д2 из модулирующей выделяет огибающие положительных полусинусоид /символы единиц в кодах нечетных отсчетов/, диод Д3 из модулирующей выделяет огибающие отрицательных полусинусоид /символы единиц в кодах четных отсчетов/. С первого выхода двухполярного амплитудного детектора продетектированные положительные полусинусоиды частотой 103,68 МГц поступают на вход первого формирователя 116 импульсов /127, 138/, со второго выхода продетектированные отрицательные полусинусоиды поступают на вход второго формирователя 117 /128, 139/ импульсов. Формирователи импульсов выполнены по схеме несимметричного триггера с эмиттерной связью [11 с.209], формирующего прямоугольные импульсы из гармонически изменяющихся сигналов. Импульсы имеют одну полярность и длительность, равную длительности импульсов в кодах на передающей стороне. Единицы в кодах представляются теперь наличием импульса, нули их отсутствием. После включения питания приемной стороны все ключи в закрытом состоянии. Порядок работы определяется сигналами управления с канала формирования управляющих сигналов. Задающая роль принадлежит блоку 162 выделения синхроимпульсов ССИ. Условием появления синхроимпульса ССИ с блока 162 является одновременный приход на счетные входы блока 162 импульсов трех кодов из восьми единиц 11111111. Во всех кодах обычно, кроме ССИ, всегда будут присутствовать один или более нулей, и тем более одновременно в трех кодах. С приходом трех кодов из одних единиц 11111111 блок 162 выдаст на выходе строчный синхроимпульс, частота их 27 кГц. Импульс ССИ с блока 162 поступает в блоки 163, 167, 164, 121, 132, 143. По импульсу ССИ выполняется подстройка частоты в синтезаторе 163 частот под частоту и фазу задающего генератора на передающей стороне, собственная стабильность частоты синтезатора 163 частот 10-6. Синтезатор 163 частот выдает с первого выхода импульсы 6,48 МГц дискретизации строки, со второго - тактовые импульсы 103,68 МГц, с третьего - импульсы 81 кГц частоты дискретизации звука Uвыд, с четвертого выхода - импульсы 12,96 МГц дискретизации кодов, с пятого и шестого - синусоидальные колебания двух несущих частот на третьи входы блоков 113, 124, 125, с седьмого выхода - импульсы 25,92 МГц двойной частоты дискретизации кодов, с восьмого - импульсы частоты кадров 50 Гц, с девятого - импульсы 54 кГц двойной строчной частоты. Коды Rп нечетных отсчетов строки с выхода формирователя 116 импульсов и коды Rл четных отсчетов строки с формирователя 117 импульсов поступают в последовательном виде в регистры 118, 119, заполняя разряды которых принимают параллельный вид. Аналогичные процессы проходят коды Gп, Gл и Вп, Вл, заполняя регистры 140, 141 и 129, 136. Выдачу кодов из регистров в блоки 120, 142, 131 выполняют импульсы 6,48 МГц с первого выхода блока 163, они же обнуляют регистры. Блоки 120, 142, 131 обработки кодов идентичны и выполняют удвоение отсчетов в каждой строке с 960 до 1920 получением промежуточных /средних/ отсчетов между каждым прошедшим кодом и следующим за ним. Блоки выполняют сложение предыдущего и последующего кодов и деление кода суммы на два. Работа блока на фиг.10. Код первого отсчета строки с регистра 118 в параллельном виде поступает на входы 1-8 регистров 172, 173, код второго отсчета строки поступает на входы первого блока 171 элементов задержек, выполняющего задержку четного кода на 77 нс, восстанавливая порядок следования второго отсчета за первым. С блока 171 код в параллельном виде поступает на входы регистров 174, 175. Каждый код используется дважды: первый раз как последующий, второй раз как предыдущий. Поэтому применяются четыре регистра. После включения питания в разрядах регистров нули. С приходом первого импульса 12,96 МГц на вход триггера 170 сего первого выхода сигнал Uвыд1 одновременно выдает из регистра 173 "код 0" /из одних нулей/ на первые входы в сумматор 179, из регистра 174 "код 0" в шестой регистр 178 для хранения в нем кода "код 0" 77 нс и через диоды на вторые входы сумматора 179. Сигналы выдачи и обнуляют регистры.
А в регистры 172, 173 в это же время поступает первый код "код 1". Сумматор производит сложение "код 0 + код 0". Сумматор из микросхем К555ИМ6 [12 с.258] с временем сложения 24 нс. С приходом в триггер 170 второго импульса он поступает сигналом Uвыд в сумматор 179, выдает из него код суммы и обнуляет разряды сумматора. При переходе кода суммы с сумматора во второй блок 176 задержек происходит деление кода суммы на два. Деление выполняется без затрат времени, сдвигом кода суммы так, что отбрасывается младший разряд кода суммы /как и при делении десятичного числа на десять/. Сдвиг выполняется подключением выходов сумматора 179 к входам второго блока 176 элементов задержек:
Разряд 0 означает перенос в старший разряд при сумме кодов. Удвоение отсчетов в строке с 960 до 1920 сокращает период следования кодов в два раза, который составляет 38,5 нс /фиг.10/. Процесс сложения занимает 24 нс, поэтому блок 176 должен еще задержать код на 14,5 нс /38,5-24/. После поступления кода в сумматор 179 на выход с блока 176 код следует через 38,5 нс, что и требуется. Первый код с блока 176 код N
С приходом второго импульса в триггер 170 с его второго выхода сигнал Uвыд2 одновременно выдает с регистра 178 "код 0" на выход, который представляет собой код №2 "код 0", с регистра 175 "код 0" в сумматор 179 и с регистра 172 "код 1" в регистр 177 и через диоды в сумматор на сложение. В это же время регистры 174, 175 с блока 171 заполняются кодом "код 2". Регистры 177 и 178 выполняют хранение кодов на время 77 нс, из которого первая половина времени хранения 38,5 нс приходится на сложение в сумматоре и задержку блоком 176, поэтому каждый код, выдаваемый с регистров 177 или 178, следует за кодом с блока 176 через 38,5 нс. Выданные сигналом Uвыд2 с регистра 175 "код 0" и с регистра 172 "код 1" суммируются в сумматоре 179, при выдачи кода суммы в блок 176 она делится на два, с выхода блока 176 следует код №3
C приходом третьего импульса в триггер 170 сигнал с его первого выхода Uвыд3 одновременно выдает с регистра 177 на выход код №4 "код 1", с регистра 173 "код 1" в сумматор, с регистра 174 "код 2" в регистр 178 и через диоды в сумматор. Регистры 172 и 173 заполняется следующим кодом "код 3". Сумматор 179 выполняет сложение "код 1 + код 2", затем деление на два, и с выхода блока 176 на выход идет код №5
С приходом 4-го импульса в триггер 170 с его второго выхода сигнал Uвыд4 одновременно выдает с регистра 178 код №6 "код 2", с регистра 175 "код 2" в сумматор, с регистра 172 "код 3" в регистр 177 и через диоды в сумматор 179. Регистры 174, 175 с блока 171 заполняются кодом "код 4", параллельно идет сложение в сумматоре "код 2+код 3", деление на два, и код №7 идет на выход.
С приходом пятого импульса в триггер 170 с его первого выхода сигнал Uвыд5 одновременно выдает с регистра 177 код №8 "код 3", с регистра 173 "код 3" в сумматор, с регистра 174 "код 4" в регистр 178 и через диоды в сумматор. Регистры 172, 173 заполняются следующим кодом "код 5". Параллельно идет сложение "код 3 + код 4", деление на два, и код №9 идет на выход.
С приходом 6-го импульса в триггер 170 и последующих процессы повторяются. Выходы блоков 177, 176, 178 поразрядно объединены и являются выходами блока 120. С выходов блоков 120, 131, 142 коды строки уже с удвоенной частотой дискретизации 25,92 МГц поступают на входы соответствующих первых блоков 121, 143, 132 задержек, на первые входы сумматоров 122, 144, 133 и вторые блоки 123, 145, 134 задержек. Затем идет процесс удвоения строк в кадре, для этого необходимо задержать коды текущих строки относительно следующей за ней строкой на длительность строки 37 мкс. Задержку выполняют первые блоки задержки 121, 143, 132 /фиг.11/. При развертке кадра на передающей стороне напряжение разверток нечетных строк относительно четных строк выполняет встречную развертку строк. С приходом на первый вход элемента И 180 импульса 50 Гц и на второй вход импульса ССИ 27 кГц с выхода элемента И сигнал открывает ключ 181, пропускающий импульсы 25,92 МГц в распределитель 183 импульсов. Тактовые импульсы с блока 183 последовательно с первого по 1920-й выходы поступают на первые /тактовые/ входы разрядов восьми регистров 185. На 1-8 информационные входы блока 121 поступают сигналы кодов. Сигналы первых разрядов кодов поступают на вторые входы разрядов первого регистра 1851, сигналы вторых разрядов кодов поступают на вторые входы разрядов второго регистра 1852 и т.д., сигналы восьмых разрядов кодов поступают на вторые входы восьмого регистра 1858. Начиная с периода второй строки идет последовательная выдача 1920 кодов первой строки из регистров 1851-8 в сумматор 122 и одновременно идет заполнение освобождающихся разрядов регистров сигналами разрядов кодов следующей строки. Выдача кодов выполняется передним фронтом тактовых импульсов, занесение поступающих сигналов кодов производится этим же тактовым импульсом. Так как развертка второй строки идет встречно к первой, выдача кодов первой строки с регистров 186 идет в обратном порядке: начинается с 1920-го разряда к первому. Выполняется это вторым распределителем 184 импульсов, выходы которого подключены к первым входам разрядов регистров 185 в обратном порядке с 1920-го разряда к первому. При периоде третьей строки выдача кодов идет вновь с распределителя 183 импульсов, начиная с первого разряда регистров 185.
Сумматоры 122, 144, 133 выполняют сложение кодов одноименных отсчетов текущей и задержанной строк. На первые входы сумматоров приходят коды текущей строки с блока 120 /142, 131/, на вторые входы поступают коды, задержанные на 37 мкс, с блока 121 /143, 132/. Сумматоры 122, 144, 133 идентичны, выполнены из микросхем К555ИМ6 с временем сложения 24 нс. Деление кода суммы на два выполняется соответствующим подключением выходов сумматора к входам своего накопителя 146 /148, 150/ кодов кадра, аналогично как в блоках 179 и 176 на фиг.10. Вторые блоки 123, 145, 134 задержек выполняют задержку кодов на 24 нс, на время сложения сумматорами 122, 144, 133, чтобы коды текущей и промежуточной строк поступали в накопители кодов кадра синхронно. Коды текущих 540 строк сигнала R с блока 123 поступают в накопитель 147 кодов кадра, коды промежуточных 540 строк сигнала R с блока 122 поступают в накопитель 146 кодов, коды текущих 540 строк сигнала G с блока 145 поступают в накопитель 149 кодов кадра, коды промежуточных 540 строк сигнала G с блока 144 поступают в накопитель 148 кодов кадра, коды текущих 540 строк сигнала В поступают с блока 134 в накопитель 151 кодов, коды 540 промежуточных строк сигнала В с блока 133 поступают в накопитель 150 кодов кадра.
Работа блоков 1861-540 регистров, фиг.13 и 14.
Сигналы разрядов кодов поступают в параллельном виде на третьи входы разрядов регистров 1901-8. Заполнение регистров кодами строки начинается с открытием импульсом 50 Гц первого ключа 187, который пропускает импульсы Uд 25,92 МГц на вход распределителя 189 импульсов. Тактовые импульсы с выходов блока 189 последовательно поступают на первые управляющие входы разрядов восьми регистров 190. Сигналы первых разрядов кодов поступают в разряды первого регистра 1901 и т.д., восьмых разрядов кодов поступают в разряды восьмого регистра 1908. По заполнении регистров 190 сигнал с последнего 1920-го выхода блока 189 закрывает первый ключ и в качестве управляющего выходного сигнала открывает ключ 187 во втором блоке регистров 1862, регистры которого аналогично заполняются кодами второй строки. Таким образом, за период кадра 20 мс последовательно заполняются регистры 190 всех блоков 1861-540. По заполнении регистров 190 во всех блоках 186 выходной сигнал с последнего блока 186540 открывает в 540 блоках 186 вторые ключи 188, которые пропускают один импульс Uвыд 54 кГц, который выдает одновременно из всех блоков 186 накопителей кодов все коды кадра параллельно в блоки 152-157 формирования управляющих сигналов и обнуляет разряды регистров 190 для приема кодов следующего кадра. Каждый накопитель кодов кадра из 146-151 имеет с 1-го по 8294400 выходов /1920×8×540/, которые подключены к стольким же входам в каждом из блоков 152-157 формирователей управляющих сигналов, каждый из которых имеет с первого по 1036800 /1920×540/ преобразователей "код - длительность излучения". Выходы блоков 152-157 6220800 /1036800×6/ подключены к стольким же входам 6220800 в СД-экране 158. В связи с большим числом соединений 49766400 /1920×8×540×6/ от шести накопителей 146-151 кодов кадра к шести блокам 152-157 формирования управляющих сигналов и от них к светодиодам 6220800 /1920×1080×3/ экрана 158 лучшим вариантом для их надежной работы будет исполнение накопителей кодов кадра и блоков формирования управляющих сигналов на тыльной стороне плоскопанельного экрана в единой с ним неразборной конструкции.
Работа системы стереотелевидения.
Фотоэлектрический преобразователь 1 формирует аналоговые видеосигналы правого и левого кадров стереопары, которые преобразуются АЦП 52-54 в 8-разрядные коды с дискретизацией 12,96 МГц. Формирователи 55, 56, 57 кодов формируют из параллельных кодов последовательные с заменой в них представления единиц с импульсов на положительные и отрицательные полусинусоиды моночастоты 103,68 МГц. На передающей стороне кодируются 540 строк с 960 отсчетами в каждой. Развертка строк построчная без обратных ходов. Частота кадров 50 Гц, частота стереопар 25 Гц, стереопара из правого и левого кадров. Информация кодов правого и левого кадров передается тремя каналами передатчика 65. Приемная сторона принимает три радиосигнала тремя трактами приема и обработки кодов видеосигналов, производит усиление радиосигналов, детектирование их, выделяет строчные синхроимпульсы ССИ и синхроимпульсы стереопар СИС, синтезатор 163 частот воспроизводит две несущие частоты. Представление единиц в кодах возвращается к импульсам. Коды сигналов R, G, В распределяются по своим каналам, в которых выполняется удвоение отсчетов в каждой строке и удвоение строк в кадре, т.е. формируется видеорежим НДТV: 1920×1080×50 Гц. На первые управляющие входы накопителей 146-151 кодов кадра поступают синхроимпульсы частоты 50 Гц кадров с 8-го выхода блока 163, на вторые управляющие входы поступают импульсы 54 кГц с девятого выхода блока 163 и на 3-и управляющие входы - импульсы Uд дискретизации 25,92 МГц с 7-го выхода. За время первого кадра регистры 190 блоков 1861-540 заполняются кодами первого кадра. Каждый блок 186 сосредотачивает коды одной строки. За период кадра в шести накопителях кодов сосредотачиваются все коды кадра. С окончанием периода кадра управляющие выходные сигналы с блоков 186540 поступают на четвертые управляющие входы блоков 186 и выдают из них синхронно и параллельно все коды кадра в блоки 152-157, преобразователи которых "код - длительность излучения" управляющими сигналами соответственно величин кодов определяют длительность излучения своих светодиодов в периоде кадра. При формировании изображения одновременно всеми элементами матриц экрана 158 отпадает необходимость в строчной и кадровой развертках. Формирование изображения всего кадра вцелом позволяет зрителю воспринимать изображение на экране соответственно природе человеческого зрения. Объемным изображение зритель воспринимает через 3Д-очки. Управляющими сигналами для ИК-передатчика 159 /фиг.9/ являются импульсы стереопар СИС с блока 167. Технические характеристики заявляемой системы в таблице. Первый 168 и второй 169 каналы воспроизводят стереозвук. Синхроимпульс с блока 162 открывает ключ 164 /фиг.9/, пропускающий импульсы 6,48 МГц в счетчик 165 импульсов. С приходом 476 импульса дешифратор 166 выдает сигнал с первого выхода, открывающий в каналах 168, 169 соответствующие ключи, пропускающие по три кода звука, которые преобразуются в аналоговые сигналы и воспроизводятся громкоговорителями. При поступлении в счетчик 165 479-го импульса дискретизации строки дешифратор 166 сигналом со второго выхода закрывает ключи в каналах 168, 169, обнуляет счетчик 165 и закрывает ключ 164. Каждый из каналов воспроизведения звука содержит соответствующее блоки, преобразующее коды звука в аналоговые сигналы, усилители мощности и громкоговорители. Исполнение приемной стороны предлагается выполнить из двух частей: в первую включить тракты приема и обработки кодов с каналами сигналов R, G, В, канал формирования управляющих сигналов и каналы звука, во вторую часть включить шесть накопителей кодов кадра, шесть блоков формирователей управляющих сигналов и СД-Экран. Вторую часть выполнить в единой неразборной конструкции.
Использованные источники
1. "Домашний компьютер" №12, 2005, с.26-28, 32.
2. Патент №2246801, кл. Н04N15, бюл. №5 от 20.02.05 г., прототип.
3. Колесниченко О.В, Шишигин И.В. Аппаратные средства PC. 5-е изд, СПб, 2004, с.558-565.
4. Шумилин М.С. и др. Радиопередающие устройства. М., 1981, с.234, 235.
5. Фридлянд И.В, Сошников В.Г. Системы автоматического регулирования в устройствах видеозаписи. М., 1988, с.118 рис.5.5, с.122 рис.5.10.
6. "Радио" №9, 2004, с.47.
7. Энциклопедический справочник. Персональный компьютер. М., 2004, с.65.
8. Шило В.А. Популярные цифровые микросхемы. Справочник. Челябинск. 1989, с.222.
9. Бродский М.А. Телевизоры цветного изображения. Минск, 1988, с.132 рис.4.2.
10. Радиосвязь, вещание и телевидение. Под ред. Фортушенко А.Д. М., 1981, с.146.
11. Баркан В.Ф, Жданов В.К. Усилительная и импульсная техника. М., 1984, с.209.
12. Цифровые интегральные микросхемы. Справочник. Минск, 1991, с.258.
название | год | авторы | номер документа |
---|---|---|---|
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ | 2006 |
|
RU2316142C1 |
СИСТЕМА ОБЪЕМНОЙ ВИДЕОЗАПИСИ И ВОСПРОИЗВЕДЕНИЯ | 2006 |
|
RU2315439C1 |
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ | 2006 |
|
RU2334369C1 |
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ | 2006 |
|
RU2310996C1 |
ЦИФРОВАЯ СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ | 2005 |
|
RU2292127C1 |
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ | 2007 |
|
RU2351094C1 |
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ | 2007 |
|
RU2334370C1 |
ПРИКЛАДНАЯ ТЕЛЕВИЗИОННАЯ СИСТЕМА | 2005 |
|
RU2284672C1 |
СИСТЕМА ТЕЛЕВИДЕНИЯ | 2007 |
|
RU2339183C1 |
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ | 2005 |
|
RU2298297C1 |
Изобретение относится к технике радиосвязи и может использоваться для телевещания в формате высокого разрешения. Техническим результатом являются получение разрешения в кадре 1920×1080, увеличение яркости изображения и повышение частоты смены кадров стереопар в два раза. Технический результат достигается тем, что на передающей стороне введены дополнительно четыре ключа, а на приемной стороне введены шесть накопителей кодов кадра, шесть блоков формирования управляющих сигналов, устройство отображения видеоинформации представлено плоскопанельным светодиодным экраном с ИК-передатчиком на его корпусе и введены 3Д-очки с ИК-приемником на оправе очков. 22 ил., 1 табл.
Система стереотелевидения, содержащая передающую сторону, включающую фотоэлектрический преобразователь, первый, второй, третий аналого-цифровые преобразователи (АЦП), первый и второй АЦП сигнала звука, на информационные входы которых поданы сигналы звукового сопровождения, последовательно соединенные генератор синусоидальных колебаний и синтезатор частот, первый, второй и третий формирователи кодов, первый и второй самоходные распределители импульсов, счетчик импульсов, триггер, первый и второй ключи и передатчик радиосигналов, содержащий три канала, первый канал включает последовательно соединенные усилитель первой несущей частоты, вход которого подключен к восьмому выходу синтезатора частот, амплитудный модулятор и выходной усилитель, второй канал включает последовательно соединенные амплитудный модулятор, первый вход которого подключен к выходу усилителя первой несущей частоты, и выходной усилитель, третий канал включает последовательно соединенные усилитель второй несущей частоты, вход которого подключен к девятому выходу синтезатора частот, амплитудный модулятор и выходной усилитель, первый выход триггера подключен к первому управляющему входу первого ключа и к второму управляющему входу второго ключа, второй выход триггера подключен к второму управляющему входу первого ключа и к первому управляющему входу второго ключа, первый и второй информационные входы первого формирователя кодов подключены к выходам первого АЦП и первого АЦП сигнала звука, первый и второй информационные входы второго формирователя кодов подключены к выходам второго АЦП и второго АЦП сигнала звука, первый информационный вход третьего формирователя кодов подключен к выходу третьего АЦП, третьи информационные входы первого, второго формирователей кодов и второй информационный вход третьего формирователя кодов подключены к выходу первого самоходного распределителя импульсов, четвертые информационные входы первого и второго формирователей кодов и третий информационный вход третьего формирователя кодов подключены к выходу второго самоходного распределителя импульсов, управляющий вход которого подключен к выходу второго разряда счетчика импульсов, счетный вход которого и управляющий вход первого самоходного распределителя импульсов объединены и подключены к второму выходу второго формирователя кодов, первый выход которого подключен к второму входу амплитудного модулятора третьего канала передатчика радиосигналов, выход первого формирователя кодов подключен к второму входу амплитудного модулятора в первом канале передатчика радиосигналов, выход третьего формирователя кодов подключен к второму входу амплитудного модулятора во втором канале передатчика радиосигналов, первый выход синтезатора частот подключен к управляющим входам первого, второго и третьего формирователей кодов, второй выход синтезатора частот подключен к вторым управляющим входам с первого по третий формирователей кодов и к первым управляющим входам первого и второго АЦП сигнала звука, третий выход синтезатора частот подключен к вторым управляющим входам первого и второго АЦП сигнала звука, четвертый выход синтезатора частот подключен к третьим управляющим входам с первого по третий формирователей кодов, пятый выход подключен к четвертым управляющим входам первого и второго формирователей кодов, к третьим управляющим входам первого и второго АЦП сигнала звука и к первому управляющему входу блока кадровой развертки, второй управляющий вход которого подключен к шестому выходу, к нему же подключен и управляющий вход счетчика импульсов, седьмой выход синтезатора частот подключен к входу блока строчной развертки фотоэлектрического преобразователя, который содержит первый объектив, последовательно соединенные первый усилитель и первый пьезодефлектор с отражателем на торце, расположенный в фокальной плоскости первого объектива, первый источник положительного опорного напряжения, выход которого подключен к вторым входам первого усилителя и первого пьезодефлектора, второй источник отрицательного опорного напряжения, выход которого подключен к третьим входам первого усилителя и первого пьезодефлектора, последовательно соединенные второй усилитель и второй пьезодефлектор, свободный торец которого из двух граней под соответствующим углом друг к другу, каждая грань имеет свой отражатель, первый отражатель второго пьезодефлектора оптически соединен с отражателем первого пьезодефлектора, третий источник положительного опорного напряжения, выход которого подключен к вторым входам второго усилителя и второго пьезодефлектора, четвертый источник отрицательного опорного напряжения, выход которого подключен к третьим входам второго усилителя и второго пьезодефлектора, содержит второй объектив, расположенный слева от первого объектива на соответствующем расстоянии и оптическая ось которого параллельна оптической оси первого объектива, последовательно соединенные третий усилитель, первый вход которого подключен к первому входу первого усилителя, и третий пьезодефлектор с отражателем на торце, расположенный в фокальной плоскости второго объектива и оптически соединенный с вторым отражателем второго пьезодефлектора, пятый источник положительного опорного напряжения, выход которого подключен к вторым входам третьего усилителя и третьего пьезодефлектора, шестой источник отрицательного опорного напряжения, выход которого подключен к третьим входам третьего усилителя и третьего пьезодефлектора, содержит первое и второе дихроичные зеркала, расположенные последовательно друг за другом и против первого отражателя второго пьезодефлектора, первый, второй и третий микрообъективы, первый, второй, третий фотоприемники, первый, второй, третий предварительные усилители, входное окно первого фотоприемника оптически соединено через первый микрообъектив и первое дихроичное зеркало с первым отражателем второго пьезодефлектора, входное окно второго фотоприемника оптически соединено через второй микрообъектив и сквозь оба дихроичных зеркала с первым отражателем второго пьезодефлектора, входное окно третьего фотоприемника через третий микрообъектив, второе дихроичное зеркало и сквозь первое дихроичное зеркало оптически соединено с первым отражателем второго пьезодефлектора, выходы с первого, второго, третьего фотоприемников подключены соответственно к входам первого, второго, третьего предварительных усилителей, выходы которых являются первым, вторым, третьим выходами фотоэлектрического преобразователя, который содержит третье и четвертое дихроичные зеркала, расположенные последовательно друг за другом и против второго отражателя второго пьезодефлектора, четвертый, пятый, шестой микрообъективы, четвертый, пятый, шестой фотоприемники, четвертый, пятый, шестой предварительные усилители, входное окно четвертого фотоприемника оптически соединено через четвертый микрообъектив и третье дихроичное зеркало со вторым отражателем второго пьезодефлектора, входное окно пятого фотоприемника оптически соединено через пятый микрообъектив и сквозь оба дихроичных зеркала с вторым отражателем второго пьезодефлектора, входное окно шестого фотоприемника оптически соединено через шестой микрообъектив, четвертое дихроичное зеркало и сквозь третье дихроичное зеркало с вторым отражателем второго пьезодефлектора, выходы четвертого, пятого, шестого фотоприемников подключены соответственно к входам четвертого, пятого, шестого предварительных усилителей, выходы которых являются четвертым, пятым, шестым выходами фотоэлектрического преобразователя, блок кадровой развертки фотоэлектрического преобразователя содержит последовательно соединенные элемент И, задающий генератор и суммирующий усилитель, второй вход которого подключен к первому входу элемента И, управляющий вход суммирующего усилителя подключен к выходу элемента И, выход суммирующего усилителя является выходом блока кадровой развертки и подключен к первому входу второго усилителя, первый и второй входы элемента И являются входами блока кадровой развертки, первый, второй, третий АЦП идентичны, каждый содержит последовательно соединенные усилитель и пьезодефлектор с отражателем на торце, источник положительного опорного напряжения, выход которого подключен к вторым входам усилителя и пьезодефлектора, источник отрицательного опорного напряжения, выход которого подключен к третьим входам усилителя и пьезодефлектора, излучатель из импульсного светодиода, щелевой диафрагмы и микрообъектива, последовательно соединенные линейку многоэлементного фотоприемника и шифратор, выходы которого являются выходами АЦП, управляющим входом является вход импульсного светодиода, первый и второй формирователи кодов идентичны, каждый содержит последовательно соединенные триггер и блок коммутации, входы которого являются первым информационным входом формирователя кодов, и три канала, первый и второй каналы идентичны, входы их подключены к соответствующим выходам блока коммутации, а выходы трех каналов объединены, первый канал включает последовательно соединенные блок элементов И, первый и второй элементы ИЛИ и выходной ключ, и самоходный распределитель импульсов, второй канал включает последовательно соединенные блок элементов И, третий и четвертый элементы ИЛИ и выходной ключ, и самоходный распределитель импульсов, первые входы блока элементов И подключены к соответствующим выходам блока коммутации, вторые входы блока элементов И подключены к выходам самоходного распределителя импульсов своего канала, выходы выходных ключей объединены и являются первым выходом в первом и втором формирователях кодов, третий канал включает два блока элементов И, входы которых являются вторым информационным входом, пятый и шестой элементы ИЛИ, выход пятого элемента ИЛИ подключен к второму входу второго элемента ИЛИ в первом канале, выход шестого элемента ИЛИ подключен к второму входу четвертого элемента ИЛИ во втором канале, и два самоходных распределителя импульсов, выходы которых подключены к вторым входам соответствующих блоков элементов И, включает первый и второй ключи, и последовательно соединенные счетчик импульсов и дешифратор, два выхода которого подключены соответственно к первым и вторым управляющим входам первого и второго ключей, во втором формирователе кодов дешифратор имеет и третий выход, являющийся вторым выходом второго формирователя кодов, подключенный к счетному входу счетчика импульсов и к входу первого самоходного распределителя импульсов передающей стороны, выход первого ключа подключен к входам самоходных распределителей импульсов в первом и втором каналах, выход второго ключа подключен к входам самоходных распределителей импульсов в третьем канале, третьим и четвертым информационными входами формирователей кодов являются третьи входы второго и четвертого элементов ИЛИ, первым управляющим входом является вход триггера, вторым - объединенные входы ключей и счетный вход счетчика импульсов, третьим - объединенные сигнальные входы выходных ключей, четвертым - управляющий вход счетчика импульсов, третий формирователь кодов содержит последовательно соединенные триггер и блок коммутации, и два идентичных канала, входы каналов подключены к выходам блока коммутации, а выходы их объединены и являются выходом третьего формирователя кодов, первый канал включает последовательно соединенные блок элементов И, первый и второй элементы ИЛИ и выходной ключ, и самоходный распределитель импульсов, второй канал включает последовательно соединенные блок элементов И, третий и четвертый элементы ИЛИ и выходной ключ, и самоходный распределитель импульсов, первые входы блоков элементов И подключены к соответствующим выходам блока коммутации, вторые входы блоков элементов И подключены к выходам самоходного распределителя импульсов своего канала, первым информационным входом являются входы блока коммутации, вторым и третьим информационными входами являются вторые входы второго и четвертого элементов ИЛИ, первым управляющим входом является вход триггера, вторым - объединенные входы самоходных распределителей импульсов, третьим - объединенные сигнальные входы выходных ключей, объединенный выход которых является выходом третьего формирователя кодов, и содержащая приемную сторону, включающую антенну, блок управления (выбора каналов), первый, второй и третий тракты приема и обработки кодов видеосигналов, входы которых подключены к антенне, канал формирования управляющих сигналов, устройство отображения видеоинформации и два канала воспроизведения звука, первый тракт приема и обработки кодов видеосигналов содержит последовательно соединенные блок приема радиосигнала, первый вход которого подключен к антенне, вторая группа входов подключена к первой группе выходов блока управления, усилитель радиочастоты и двухполярный амплитудный детектор, первый и второй формирователи импульсов, подключенные соответственно к первому и второму выходам двухполярного амплитудного детектора, и канал сигнала R, содержащий первый и второй регистры сигнала R, подключенные соответственно к выходам первого и второго фомирователей импульсов, последовательно соединенные блок обработки кодов, первый и второй информационные входы которого подключены к выходам первого и второго регистров сигнала R, первый блок задержек и сумматор, и второй блок задержек, входы которого и первые входы сумматора подключены к выходам блока обработки кодов, вторые входы сумматора подключены к выходам первого блока задержек, второй тракт приема и обработки кодов видеосигналов содержит последовательно соединенные блок приема радиосигнала, первый вход которого подключен к антенне, вторая группа входов подключена к первой группе выходов блока управления, усилитель радиочастоты и двухполярный амплитудный детектор, первый и второй формирователи импульсов, подключенные к первому и второму выходам двухполярного амплитудного детектора, и канал сигнала В, включающий первый и второй регистры сигнала В, подключенные к выходам соответственно первого и второго формирователей импульсов, последовательно соединенные блок обработки кодов, первый и второй информационные входы которого подключены к выходам первого и второго регистров сигнала В, первый блок задержек и сумматор, и второй блок задержек, входы которого и первые входы сумматора подключены к выходам блока обработки кодов, вторые входы сумматора подключены к выходам первого блока задержек, третий тракт приема и обработки кодов видеосигналов содержит последовательно соединенные блок приема радиосигнала, первый вход которого подключен к антенне, вторая группа входов подключена к первой группе выходов блока управления, усилитель радиочастоты и двухполярный амплитудный детектор, первый и второй формирователи импульсов, подключенные соответственно к первому и второму выходам двухполярного амплитудного детектора, и канал сигнала G, включающий первый и второй регистры сигнала G, подключенные к выводам первого и второго формирователей импульсов, последовательно соединенные блок обработки кодов, первый и второй информационные входы которого подключены к выходам первого и второго регистров сигнала G, первый блок задержек и сумматор, и второй блок задержек, входы которого и первые входы сумматора подключены к выходам блока обработки кодов, вторые входы сумматора подключены к выходам первого блока задержек, канал формирования управляющих сигналов включает последовательно соединенные блок выделения строчных синхроимпульсов (ССИ), синтезатора частот, ключ, счетчик импульсов и дешифратор, три входа блока выделения ССИ подключены к выходам первых формирователей импульсов в первом, втором и третьем трактах приема и обработки кодов видеосигналов, выход блока подключен к первому управляющему входу синтезатора частот, к первому управляющему входу ключа и к вторым управляющим входам первых блоков задержек в каналах сигналов R, G, В, вторая группа входов синтезатора частот подключена к второй группе выходов блока управления, первый выход синтезатора частот подключен к сигнальному входу ключа и к первым управляющим входам регистров сигналов R, G, В, второй выход подключен к вторым (тактовым) управляющим входом регистров сигналов R, G, В и к третьим управляющим входам в первом и втором каналах воспроизведения звука, к четвертым управляющим входам которых подключен и третий выход синтезатора частот, четвертый выход которого подключен к управляющим входам блоков обработки кодов в каналах сигналов R, G, В, пятый выход синтезатора частот подключен к третьим входам блоков приема радиосигнала в первом и втором трактах приема и обработки кодов видеосигналов, шестой выход подключен к третьему входу блока приема радиосигнала в третьем тракте приема и обработки кодов видеосигналов, седьмой выход синтезатора частот подключен к третьим управляющим входам первых блоков задержек и к первым управляющим входам сумматоров в каналах сигналов R, G, В, восьмой выход подключен к первым управляющим входам первых блоков задержек в каналах сигналов R, G, В, первый выход дешифратора подключен к первым управляющим входам в первом и втором каналах воспроизведения звука, второй его выход подключен к управляющему входу счетчика импульсов, к второму управляющему входу ключа и к вторым управляющим входам в первом и втором каналах воспроизведения звука, первый и второй информационные входы которых подключены соответственно к выходам первого и второго формирователей импульсов в первом и втором трактах приема и обработки кодов видеосигналов, блоки обработки кодов идентичны, каждый включает триггер, вход которого является управляющим входом блока, с первого по шестой регистры, первый и второй блоки элементов задержек, сумматор и 16 диодов, управляющий вход сумматора подключен ко входу триггера, информационные входы первого и второго регистров поразрядно объединены, вторым информационным входом блока обработки кодов являются входы первого блока элементов задержек, к выходам которого подключены поразрядно объединенные входы третьего и четвертого регистров, первый выход триггера подключен к управляющим входам пятого, второго, третьего регистров, второй выход триггера подключен к управляющим входам шестого, первого, четвертого регистров, выходы первого регистра подключены к входам пятого регистра и через диоды к первым входам сумматора, к которым подключены и выходы второго регистра, выходы третьего регистра подключены к входам шестого регистра и через диоды к вторым входам сумматора, к которым подключены и выходы четвертого регистра, выходы сумматора подключены к входам второго блока элементов задержек, выходы которого поразрядно объединены с выходами пятого и шестого регистров и являются выходами блока обработки кодов, первые блоки задержек идентичны, каждый включает последовательно соединенные элемент И, первый и второй ключи, первый и второй распределители импульсов, восемь регистров, каждый из которых содержит число разрядов по числу отсчетов в строке, информационными входами являются поразрядно объединенные вторые входы разрядов восьми регистров, выходами являются поразрядно объединенные выходы разрядов с первого по восьмой регистров, первым и вторым управляющими входами являются первый и второй входы элемента И, третьим управляющим входом являются объединенные сигнальные входы первого и второго ключей, выход элемента И подключен к первому управляющему входу первого ключа и к второму управляющему входу второго ключа, выход первого ключа подключен к входу первого распределителя импульсов, выходы которого последовательно подключены к первым (тактовым) входам с первого по последний разряды с первого по восьмой регистров, последний выход (1920) первого распределителя импульсов подключен к второму управляющему входу первого ключа и к первому управляющему входу второго ключа, а через диод к первым входам последних разрядов восьми регистров, выход второго ключа подключен к входу второго распределителя импульсов, выходы которого последовательно с первого по последний подключены к первым входам разрядов восьми регистров в последовательности с последнего разряда регистров к первым, последний выход второго распределителя импульсов подключен через диод к первым входам первых разрядов восьми регистров и через диод подключен к первому управляющему входу первого ключа и к второму управляющему входу второго ключа, отличающаяся тем, что на передающей стороне синтезатор частот имеет десятый выход импульсов частоты кадров, подключенный к входу триггера, и на передающей стороне введены с третьего по шестой ключи, первые управляющие входы третьего и пятого ключей и вторые управляющие входы четвертого и шестого ключей подключены к первому выходу триггера, вторые управляющие входы третьего и пятого ключей и первые управляющие входы четвертого и шестого ключей подключены к второму выходу триггера, на приемной стороне введены с первого по шестой накопители кодов кадра, с первого по шестой блоки формирования управляющих сигналов, устройство отображения видеоинформации представляется плоскопанельным светодиодным экраном (СД-экран), на верхней части корпуса которого расположен ИК-передатчик, введены 3Д-очки с ИК-приемником на оправе 3Д-очков, входные окна которых при пользовании распологаются против выходного окна ИК-передатчика, в канал формирования управляющих сигналов введен блок выделения синхроимпульсов стереопар (СИС), выход которого подключен к входу ПК-передатчика, а первый, второй и третий входы блока выделения СИС подключены к выходам вторых формирователей импульсов в первом -третьем трактах приема и обработки кодов видеосигналов и четвертый его вход подключен к выходу блока выделения строчных синхроимпульсов (ССИ), накопители кодов кадра идентичны, каждый включает блоки регистров по числу половины строк воспроизводимого кадра, информационным входом каждого накопителя кодов кадра являются поразрядно объединенные 1-8 входы блоков регистров, информационные входы первого, третьего, пятого накопителей кодов кадра подключены к первому - восьмому выходам сумматоров соответственно в каналах сигналов R, G, В, информационные входы второго, четвертого, шестого накопителей кодов кадра подключены к 1-8 выходам вторых блоков задержек соответственно в каналах сигналов R, G, В, первым управляющим входом накопителя кодов кадра является первый управляющий вход первого блока регистров, вторым управляющим входом являются объединенные вторые управляющие входы блоков регистров, третьим - объединенные третьи управляющие входы блоков регистров, первые управляющие входы накопителей кодов кадра объединены и подключены к восьмому выходу синтезатора частот, вторые их управляющие входы объединены и подключены к девятому выходу синтезатора частот, третьи управляющие входы объединены и подключены к седьмому выходу синтезатора частот, каждый управляющий выход предыдущего блока регистров является первым управляющим входом каждого последующего блока регистров, управляющий выход последнего блока регистров (540) подключен параллельно к четвертым управляющим входам всех блоков регистров, выходами каждого накопителя кодов кадра являются выходы всех блоков регистров, подключенные к входам своего блока формирования управляющих сигналов, блоки регистров идентичны, каждый включает первый и второй ключи, распределитель импульсов и восемь регистров, информационными входами блока регистров являются поразрядно объединенные третьи входы разрядов восьми регистров, выходы всех разрядов восьми регистров являются выходами блока регистров, первым управляющим входом является первый управляющий вход первого ключа, вторым - сигнальный вход второго ключа, третьим - сигнальный вход первого ключа, четвертым - первый управляющий вход второго ключа, подключенный к управляющему выходу последнего блока регистров, выход первого ключа подключен к входу распределителя импульсов, выходы которого последовательно с первого по последний подключены параллельно к первым управляющим входам разрядов восьми регистров, последний выход подключен к второму управляющему входу первого ключа и является управляющим выходом блока регистров, выход второго ключа подключен параллельно к вторым управляющим входам всех разрядов восьми регистров и к второму управляющему входу второго ключа, блоки формирования управляющих сигналов идентичны, каждый включает генератор импульсов и по числу отсчетов в строке (1920) и числу обеспечиваемых строк кадра (540) преобразователи "код - длительность излучения", которые идентичны и каждый включает последовательно соединенные первый ключ, вычитающий счетчик импульсов, дешифратор и второй ключ, выход которого является выходом преобразователя "код -длительность излучения", и включает источник питания, выход которого подключен к сигнальному входу второго ключа, сигнальные входы первых ключей всех преобразователей подключены к выходу генератора импульсов, управляющий вход которого и первые управляющие входы первых и вторых ключей объединены и подключены к управляющему входу блока формирования управляющих сигналов, который подключен к восьмому выходу синтезатора частот, выход каждого первого ключа, подключен к счетному входу вычитающего счетчика импульсов, выход дешифратора подключен к вторым управляющим входам первого и второго ключей своего преобразователя "код - длительность излучения", информационными входами которого являются с первого по восьмой информационные входы вычитающего счетчика импульсов, а информационными входами блока формирования управляющих сигналов являются информационные входы всех преобразователей "код - длительность излучения", выходы которых являются выходами блока формирования управляющих сигналов, подключенные к входам светодиодов соответствующих излучающих ячеек, в блоке обработки кодов поразрядно объединенные информационные входы первого и второго регистров являются первым информационным входом блока, блок выделения синхроимпульсов стереопар включает первый, второй, третий счетчики импульсов, счетные входы которых являются первым, вторым, третьим информационными входами блока, первый, второй, третий элементы НЕ, входы которых подключены соответственно к входам первого, второго, третьего счетчиков импульсов, первый, второй, третий элементы И, входы первого элемента И подключены к выходам первого и второго счетчиков импульсов, входы второго элемента И подключены к выходам первого элемента И и третьего счетчика импульсов, входы третьего элемента И подключены к выходу второго элемента И и к четвертому информационному входу блока, выход третьего элемента И является выходом блока, через диод подключен и к объединенным выходам элементов НЕ, которые подключены к управляющим входам счетчиков импульсов, плоскопанельный светодиодный экран состоит из экранного стекла и элементов матриц по числу разрешения экрана (1920×1080), каждый элемент матрицы включает три излучающие светодиодные ячейки (СД-ячейки), каждая из которых содержит последовательно расположенные светодиод белого свечения и цветной светофильтр одного из основных цветов (R, G, В), три излучающие СД-ячейки основных цветов в элементе матрицы образуют треугольник, экранное стекло по числу элементов матриц имеет соответствующие углубления, в которых размещаются три СД-ячейки основных цветов, входы светодиодов СД-ячеек подключены к соответствующим выходам в своих блоках формирования управляющих сигналов.
ЦИФРОВАЯ СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ | 2003 |
|
RU2246801C1 |
ЦИФРОВАЯ СИСТЕМА ТЕЛЕВИДЕНИЯ ВЫСОКОЙ ЧЕТКОСТИ | 2000 |
|
RU2194370C2 |
Дорожная спиртовая кухня | 1918 |
|
SU98A1 |
УСТРОЙСТВО ПЕРЕДАЧИ И ПРИЕМА СТЕРЕОЦВЕТНОГО ТЕЛЕВИЗИОННОГО СИГНАЛА | 1990 |
|
RU2037977C1 |
Стереоцветная телевизионная система | 1979 |
|
SU856038A1 |
US 6448952 В1, 10.09.2002 | |||
JP 2001186545 А, 06.07.2001. |
Авторы
Даты
2008-06-10—Публикация
2006-10-30—Подача