СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ Российский патент 2008 года по МПК H04N15/00 

Описание патента на изобретение RU2334370C1

Изобретение относится к технике радиосвязи, может использоваться для телевещания в наземных сетях ТВ и по спутниковым линиям связи.

Прототипом принята Цифровая система телевидения [1], включающая передающую сторону, содержащую фотоэлектрический преобразователь /ФЭП/ двух изображений в правый и левый кадры стереопары, с первого по шестой АЦП видеосигнала, два АЦП сигнала звука, задающий генератор и синтезатор частот, три формирователя кодов, два самоходных распределителя импульсов и трехканальный передатчик радиосигналов, и приемную сторону, содержащую антенну, блок управления, три тракта приема и обработки кодов, канал формирования управляющих сигналов и два канала звукового сопровождения. С первого по третей тракты приема и обработка кодов идентичны, каждый включает блок приема радиосигнала, усилитель радиочастоты, двухполярный амплитудный детектор и канал обработки кодов, включающей первый и второй формирователи импульсов, первый и второй регистры, первый и второй блоки обработки кодов. Приемная сторона содержат шесть блоков импульсных усилителей, блоки строчной и кадровой разверток, шлем зрителя, в котором расположены два блока модуляции излучений, элементы электронно-оптической развертки правого и левого изображений стереопары и два матовых экрана.

Канал формирования управляющих сигналов включает блоки выделения строчных синхроимпульсов /ССИ/ и кадровых синхроимпульсов, синтезатор частот, ключ, счетчик импульсов и дешифратор. Каналы звукового сопровождения идентичны, каждый включает блок в составе цифроаналового преобразователя /ЦАП/, усилителя мощности и громкоговорителя. Недостатками прототипа являются: передача информации по трем каналам с использованием двух несущих частот, недостаточная яркость изображения на матовом экране, не имеющем послесвечения, электронно-оптическая развертка ведет к увеличению размеров и веса шлема зрителя и усложняет его конструкцию.

Цель изобретения - сокращение третьего канала передачи, упрощение процесса получения изображения на экранах и увеличение их яркости. Техническим результатом являются использование в передатчике одной несущей частоты, достигаемое передачей по одному каналу двух цветовых сигналов RП, GП и RЛ, GЛ стереопары и по второму каналу одного цветового сигнала стереопары ВП, ВЛ, получение изображения на экранах без применения строчной и кадровой разверток, достигаемое введением в каждый канал обработки кодов R, G, В последовательно соединенных накопителя кодов кадра и блока формирования управляющих сигналов, и увеличение яркости изображений введением плоскопанельных светодиодных экранов. Сущность изобретения в том, что в систему стереотелевидения, содержащую передающую сторону и приемную сторону, включающую соответствующее число трактов приема и обработки кодов, в каждый ее канал обработки кодов R, G, В введены последовательно соединенные накопитель кодов кадра и блок формирования управляющих сигналов, а экраны выполнены плоскопанельными светодиодными экранами /СД-экранами/.

В фотоэлектрическом преобразователе применяется видеорежим 600 строк × 400 отсчетов × 50 Гц: 600 - число кодируемых строк в кадре, 400 - число кодируемых отсчетов в строке, 50 Гц - частота кадров, 25 кадров правых + 25 кадров левых. Стереокадр из правого и левого кадров. Частота стереопар 25 Гц, каждая включает последовательно идущие правый кадр, за ним левый кадр. Информация кодов передается верхней и нижней боковыми частотами одной несущей частоты. Развертка строк на передающий стороне прогрессивная без обратных ходов и по строкам и по кадрам. Частота дискретизации на передающей стороне: fд=600×400×50 Гц = 12 МГц.

Частота строк fc=600×50 Гц = 30 кГц, длительность строки 33 мкс длительность кадра 20 мс Частота колебаний пьезодефлектора на передающей стороне при развертке строк за один период колебания пьезодефлектора развертываются две строки: первая слева направо, вторая справа налево. Период следования кодов 83 нс

Тактовая частота: fт=12 МГц × 8 разр = 96 МГц.

Несущая частота передатчика принимается f=96 МГц × 15=1440 МГц,

верхняя боковая частота fв=1440 МГц + 96 МГц = 1536 МГц,

нижняя боковая частота fн=1440 МГц - 96 МГц = 1344 МГц.

На приемной стороне удваивается число отсчетов в строке и воспроизводится видеорежим 600строк × 800отсч × 50 Гц. Частота дискретизации кодов fд = 600×800×50 Гц = 24 МГц. Длительность кадра 20 мс, длительность стереопары 40 мс /25 Гц/. Передающая сторона на фиг.1, растр кадра на фиг.2, форма управляющих напряжений на фиг.3, структура цифровых потоков в эфире на фиг.4, АЦП видеосигнала на фиг.5, конструкция пьезодефлектора на фиг.6, формирователь кодов R, G на фиг.7, второй формирователь кодов /В/ на фиг.8, приемная сторона на фиг.9, двухполярный амплитудный детектор на фиг.10, блок обработки кодов на фиг.11, спектры частот сигналов на фиг.12, блок ключей на фиг.13, накопитель кодов кадра на фиг.14, блок регистров на фиг.15, 16, блок формирования управляющих сигналов на фиг.17, СД-ячейка на фиг.18, состав и форма элемента матрицы на фиг.19, расположение элементов матрицы в экране на фиг.20, блок выделения строчных синхроимпульсов ССИ на фиг.21, блок выделения синхроимпульсов стереопар /СИС/ на фиг.22, блок кадровых импульсов на фиг.23, схема шлема на фиг.24, временные диаграммы работы системы на фиг.25.

Передающая сторона включает /фиг.1/ фотоэлектрический преобразователь /ФЭП/ 1, являющийся датчиком видеосигналов двух изображений одного пространства, и формирует три видеосигнала правого кадра RП, GП, ВП и три видеосигнала левого кадра RЛ, GЛ, ВЛ и содержит первый /правый/ объектив 2, последовательно соединенные первый усилитель 3 и первый пьезодефлектор 4 с отражателем на торце, расположенным в фокальной плоскости правого объектива 2, первый источник 5 положительного опорного напряжения, второй источник 6 отрицательного опорного напряжения, последовательно соединенные второй усилитель 7 и второй пьезодефлектор 8, торец которого имеет две грани, расположенные под соответствующим углом друг к другу и с отражателем на каждой грани, третий источник 9 положительного опорного напряжения, четвертый источник 10 отрицательного опорного напряжения, второй /левый/ объектив 11, последовательно соединенные третий усилитель 12 и третий пьезодефлектор 13 с отражателем на торце, расположенный в фокальной плоскости левого объектива 11, пятый источник 14 положительного опорного напряжения, шестой источник 15 отрицательного опорного напряжения, блок 16 строчной развертки из задающего генератора 17 и выходного каскада 18, блок 19 кадровой развертки, включающий последовательно соединенные элемент И 20, задающий генератор 21 и суммирующей усилитель 22, первое 23 и второе 24 дихроичные зеркала, расположенные последовательно друг за другом и против первого отражателя второго пьезодефлектора 8, первый 25, второй 26, третий 27 микрообъективы, первый 28, второй 30, третий 29 фотоприемники, первый 31, второй 33, третий 32 предварительные усилители, третье 34 и четвертое 35 дихроичные зеркала, расположенные друг за другом и против второго отражателя пьезодефлектора 8, четвертый 36, пятый 38, шестой 37 микрообъективы, четвертый 39, пятый 41, шестой 40 фотоприемники, четвертый 42, пятый 44, шестой 43 предварительные усилители.

Второй объектив 11 расположен слева от объектива 2, оптическая ось объектива 11 параллельна оптической оси объектива 2, расстояние между осями объективов соответствует оптимальному получению стереоскопического эффекта для зрения человека. Передающая сторона включает первый ключ 45, триггер 46, второй 47 и третий 48 ключи, первый 49, второй 50, третий 51 АЦП видеосигналов соответственно RП, GП, ВП, четвертый 52, пятый 53, шестой 54 АЦП видеосигналов соответственно RЛ, GЛ, ВЛ, последовательно соединенные задающий генератор 55 и синтезатор 56 частот, первый формирователь 57 кодов, второй формирователь 58 кодов, первый 59 и второй 61 самоходные распределители импульсов, счетчик 60 импульсов, первый 62 и второй 63 АЦП сигнала звука, на входы которых поданы звуковые сигналы Зв1 и Зв2, и передатчик 64 радиосигналов из двух каналов. Первый канал содержит последовательно соединенные усилитель 65 несущей частоты, формирователь 66 однополосного сигнала и выходной усилитель 67, второй канал содержит формирователь 68 однополосного сигнала и выходной усилитель 69. Каждый формирователь однополосного сигнала 66, 68 включает последовательно соединенные кольцевой модулятор и полосовой фильтр [2, с.234], отфильтровывающий ненужную боковую частоту в спектре амплитудно-модулированной несущей, кольцевой модулятор подавляет несущую частоту. С первого 49 по шестой 54 АЦП идентичны /фиг.5/, каждый включает усилитель 70 и пьезодефлектор 71 с отражателем на торце, источник 72 положительного опорного напряжения, источник 73 отрицательного опорного напряжения, излучатель из импульсного светодиода 74, щелевой диафрагмы 75 и микрообъектива 76 и включает последовательно соединенные линейку 77 многоэлементного фотоприемника и шифратор 78. Пьезодефлекторы 4, 8, 13, 71 являются торцевыми биморфными пьезоэлементами, конструктивно выполнены /фиг.6/ одинаково [3, c.118] из первой 79 и второй 80 пьезопластин, внутреннего электрода 81, первого 82 и второго 83 внешних электродов. Один конец пьезопластин закреплен в держателе 84, на свободном торце закреплен отражатель 85. Свободный торец пьезодефлектора 8 выполнен из двух граней, расположенных под соответствующим углом друг к другу, каждая грань имеет свой отражатель, они разводят лучи правого 2 и левого 11 объективов по разным направлениям. АЦП 62 и 63 сигнала звука идентичны [1, с.9, фиг.7], применяются без изменений, преобразуют сигналы звука в 16-разрядные коды, которые поступают в параллельном виде на второй информационный вход формирователя 58 кодов и на третий информационный вход формирователя 57. Первый формирователь 57 кодов содержит /фиг.7/ четыре канала. Первый канал включает последовательно соединенные первый блок 86 элементов И, первый 87 и второй 88 элементы ИЛИ, первый выходной ключ 89 и первый самоходный распределитель импульсов 90, второй канал включает последовательно соединенные второй блок 91 элементов И, третий 92 и четвертый 93 элементы ИЛИ и второй выходной ключ 94 и второй самоходный распределитель 95 импульсов. Третий канал включает третий блок 96 элементов И, пятый 97 элемент ИЛИ и третий самоходный распределитель 98 импульсов, четвертый канал включает четвертый блок 99 элементов И, шестой 100 элемент ИЛИ и четвертый самоходный распределитель 101 импульсов, в формирователь 57 кодов входят первый 102 и второй 103 ключи и последовательно соединенные счетчик 104 импульсов и дешифратор 105. Информационными входами являются: первым - первые входы элементов И блока 86, вторым - первые входы элементов И блока 91, третьим - первые входы блоков 96 и 99 элементов И, четвертым - третьи входы второго 88 и четвертого 93 элементов ИЛИ, подключенные к выходу самоходного распределителя 59 импульсов. Первым выходом формирователя 57 кодов являются объединенные выходы выходных ключей 89, 94, вторым выходом является третий выход дешифратора 105, подключенный и к второму управляющему входу ключа 103. Первый выход дешифратора 105 подключен к первому управляющему входу первого ключа 102, второй выход подключен параллельно к второму управляющему входу первого ключа 102 и к первому управляющему входу второго ключа 103. Управляющими входами являются: первым - объединенные входы первого 102 и второго 103 ключей и счетный вход счетчика импульсов 104, вторым - объединенные сигнальные входы выходных ключей 89, 94, третьим - управляющий вход счетчика 104 импульсов. Второй формирователь 58 кодов содержит /фиг.8/ три канала. Первый канал включает последовательно соединенные первый блок 106 элементов И, первый 107 и второй 208 элементы ИЛИ и первый выходной ключ 109 и первый самоходный распределитель 110 импульсов, второй канал включает последовательно соединенные второй блок элементов И 111 и третий элемент ИЛИ 112 и второй самоходный распределитель 113 импульсов, третий канал включает последовательно соединенные третий блок 114 элементов И, четвертый 115 и пятый 116 элементы ИЛИ, и второй выходной ключ 117, и третий самоходный распределитель 118 импульсов. Блок 58 включает первый 119 и второй 120 ключи и последовательно соединенные счетчик 121 импульсов и дешифратор 122. Информационными входами являются: первым - первые входы первого блока 106 элементов И, вторым - первые входы второго 111 и третьего 114 блоков элементов И, третьим - третий вход второго 108 элемента ИЛИ, четвертым - второй вход пятого 116 элемента ИЛИ. Выходом блока 58 являются объединенные выходы выходных ключей 109, 117. Управляющими входами являются: первым - объединенные входы первого 119, второго 120 ключей и счетный вход счетчика 121 импульсов, вторым - объединенные сигнальные входы выходных ключей 109, 117, третьим - управляющий вход счетчика 121 импульсов. Выходы дешифратора 122 подключены: первый к первому управляющему входу первого ключа 119, второй - к второму управляющему входу ключа 119 и к первому управляющему входу второго ключа 120, третий - к второму управляющему входу ключа 120.

Приемная сторона включает /фиг.9/ антенну, блок 123 управления, первый и второй тракты приема и обработки кодов, канал формирования управляющих сигналов и два канала звукового сопровождения. Первый тракт приема и обработки кодов производит прием и обработку кодов видеосигналов RП, GП и RЛ, GЛ и содержит последовательно соединенные блок 124 приема радиосигнала, усилитель 125 радиочастоты, двухполярный амплитудный детектор 126, канал обработки кодов R и канал обработки кодов G. Канал обработки кодов R включает последовательно соединенные первый формирователь 127 импульсов, регистр 128 сигнала R, блок 129 обработки кодов, блок 130 ключей, первый 132 и второй 131 накопители кодов кадра, первый 134 и второй 133 блоки формирования управляющих сигналов. Канал обработки кодов G включает последовательно соединенные второй формирователь 135 импульсов, регистр 136 сигнала G, блок 137 обработки кодов, блок 138 ключей, первый 140 и второй 139 накопители кодов кадра, первый 142 и второй 141 блоки формирования управляющих сигналов. Второй тракт приема и обработки кодов производит прием и обработку кодов видеосигналов ВП, ВЛ, содержит последовательно соединенные блок 143 приема радиосигнала, усилитель 144 радиочастоты, двухполярный амплитудный детектор 145 и канал обработки кодов В, включающий последовательно соединенные третий формирователь 146 импульсов, регистр 147 сигнала В, блок 148 обработки кодов, блок 149 ключей, первый 151 и второй 150 накопители кодов кадра, первый 153 и второй 152 блоки формирования управляющих сигналов. Второй тракт приема и обработки включает четвертый формирователь 154 импульсов. Приемная сторона включает правый 155 и левый 156 плоскопанельные светодиодные экраны /СД-экраны/ и шлем 157 зрителя, в котором соответствующим образом расположены СД-экраны 155, 156, блоки 130, 138, 149 ключей, накопители 131, 132, 139, 140, 150, 151 кодов кадра и блоки 133, 134, 141, 142, 152, 153 формирования управляющих сигналов. Канал формирования управляющих сигналов включает последовательно соединенные блок 158 выделения строчного синхроимпульса /ССИ/ 30 кГц, синтезатор 159 частот, ключ 160, счетчик 161 импульсов и дешифратор 162 и последовательно соединенные блок 163 выделения синхроимпульса стереопары /СИС/ 25 Гц и блок 164 кадровых импульсов. Блоки 129, 137, 148 обработки кодов идентичны /фиг.11/, каждый включает триггер 167, первый 168, второй 169 блоки ключей, первый 170, второй 171, третий 172, четвертый 173 регистры, пятый 174 и шестой 175 регистры, блок 176 элементов задержек, сумматор 177 и 16 диодов. Информационным входом являются поразрядно объединенные входы блоков 168, 169 ключей, управляющим входом является вход триггера 167, выходом являются поразрядно объединенные выходы регистров 174, 175 и блока 176 элементов задержек.

Блоки 130, 138, 149 ключей идентичны /фиг.13/, каждый включает первый 178 и второй 179 блоки ключей, в каждом ключей по числу разрядов в коде по 8 штук. Информационными входами блоков 130, 138, 149 являются поразрядно объединенные с 1 по 8 входы первого 178 и второго 179 блоков ключей. Управляющими входами являются: первым - управляющий вход /50 Гц/ блока 178, вторым - управляющий вход /50 Гц/ блока 179. Первым выходом блока 130 /138, 149/ являются выходы с 1 по 8 первого блока 178 ключей, вторым - выходы с 1 по 8 второго блока 179 ключей.

Накопители 131, 132, 139, 140, 150, 151 кодов кадра идентичны, каждый включает /фиг.14/ блоки 180 регистров по числу строк в кадре 1801-600. Информационным входом накопителя кодов кадра являются поразрядно объединенные с 1 по 8 входы шестисот /600/ блоков 180 регистров. Информационные входы накопителей кодов кадра подключены: 132, 131 соответственно к первым и вторым выходам блока 130 ключей, 140, 139 к первым и вторым выходам блока 138 ключей, 151, 150 к первым и вторым выходам блока 149 ключей. Управляющими входами являются: первым - первый управляющий вход первого блока 1801 регистров /50 Гц/, вторым - объединенные вторые управляющие входы /30 кГц Uвыд/ блоков 180 регистров, третьим - объединенные третьи управляющие входы /24 МГц Uд/ блоков 180 регистров. Каждый управляющий выход предыдущего блока 180 регистров является первым управляющим входом каждого последующего блока 180 регистров. Управляющий выход последнего /600-го/ блока 180 регистров подключен параллельно к четвертым управляющим входам всех блоков 180 регистров. Выходами накопителя кодов кадра являются выходы всех блоков 1801-600 регистров. Блоки 180 регистров идентичны /фиг.15, 16/, каждый включает первый 181 и второй 182 ключи, распределитель 183 импульсов и восемь регистров 184. Информационным входом блока 180 являются поразрядно объединенные с 1 по 8 третьи входы разрядов восьми регистров 184. Выходами являются параллельные выходы всех разрядов восьми регистров, всего 6400 выходов /800×8/. А выходы 600 блоков регистров 180 являются выходами каждого накопителя кодов кадра, всего выходов 3840000 /6400×600/. Управляющими входами являются: первым - первый управляющий вход /50 Гц/ первого ключа 181, вторым - сигнальный вход /30 кГц Uвыд/ второго ключа 182, третьим - сигнальный вход /24 МГц Uд/ первого ключа 181, четвертым - первый управляющий вход второго ключа 182. Последний выход /800-й/ распределителя 183 импульсов подключен к второму управляющему входу первого ключа 181 и является управляющим выходом блока 180 регистров, подключенный к первому управляющему входу следующего блока 1802 регистров. Выход первого ключа 181 подключен к входу распределителя 183 импульсов, выходы которого последовательно с первого по 800-й подключены к первым входам разрядов параллельно восьми регистров 184. Выход второго ключа 182 подключен параллельно к вторым входам разрядов восьми регистров 184 и к второму управляющему входу второго ключа 182, прошедший импульс Uвыд закрывает ключ 182. Выходы накопителей кодов кадра подключены соответственно: 131 к информационным входам блока 133 формирования управляющих сигналов, 132 к входам блока 134, 139 к входам блока 141, 140 к входам блока 142, 150 к входам блока 152, 151 к входам блока 153. Блоки 133, 134, 141, 142, 152, 153 формирования управляющих сигналов идентичны, каждый содержит /фиг.17/ генератор 185 импульсов и 480000 /800×600/ преобразователей "код - длительность излучения", которые идентичны и каждый включает /фиг.17/ последовательно соединенные первый ключ 186, вычитающий счетчик 187 импульсов, дешифратор 188 и второй ключ 189 и источник 190 питания /3 В/. Выход каждого второго ключа подключен к входу своего микросветодиода в экране 155 /156/. Сигнальный вход второго ключа 189 подключен к выходу своего источника питания 190. Исходное состояние ключей 186, 189 закрытое. Генератор 185 импульсов является умножителем частоты 50 Гц × 256 = 12,8 кГц и выдает импульсы 12,8 кГц параллельно на сигнальные входы первых ключей 186. Выход каждого первого ключа 186 подключен к счетному входу своего вычитающего счетчика 187 импульсов, выход дешифратора 188 подключен к вторым управляющим входам первого 1Р6 и второго 189 ключей, первые управляющие входы всех ключей 186, 189 и вход генератора 185 импульсов объединены и являются управляющим входом /50 Гц Uк/, подключенным к соответствующему выходу блока 164. Преобразователи "код - длительность излучения" работают идентично. При длительности кадра 20 мс /50 Гц/ коду 00000001 соответствет длительность излучения светодиода в один импульс 78 мкс с генератора 185 импульсов, коду 00000010 - два импульса 156 мкс, коду 00000011 - три импульса 234 мкс и т.д., коду 11111110 соответствует длительность излучения в 254 импульсов 18,942 мс и коду 11111111 - 255 импульсов, т.е. 19,922 мс. Инерционность срабатывания микросветодиода должна быть не более 1 мкс. По окончании накопления кодов накопителями кодов кадра сигнал 50 Гц Uк с первого выхода блока 164 открывает все первые ключи 186, вторые 189 ключи в блоках 132, 140, 151, и коды кадра синхронно и в параллельном виде поступают с блоков 132, 140, 151 /фиг.9/ на информационные входы вычитающих счетчиков 187 с первого по 480000. Открытые ключи 186 пропускают импульсы 12,8 кГц с генератора 185 на счетные входы счетчиков 187, а через открытые ключи 189 напряжение питания с источников 190 питания запитывает микросветодиоды в СД-ячейках экрана 155. Процесс вычитания в счетчиках длится до появления в них кода 00000000. При этом коде сигнал Uз с дешифратора 188 закрывает оба ключа 186, 189. Питание светодиода перекрывается, излучение его заканчивается. Таким образом, длительность излучения микросветодиода прямо пропорционально величине кода цветового сигнала. Плоскопанельные светодиодные экраны 155, 156 идентичны, каждый представляет совокупность элементов матрицы соответственно /фиг.20/ разрешению кадра 480000 /800×600/. Каждый элемент матрицы содержит три светодиодных ячейки /СД-ячейки/, каждая из которых включает три микросветодиода, излучающих три основных цвета R, G, В. СД-ячейка /фиг.18/ содержит микросветодиод 191 белого свечения и расположенный на излучающей его стороне цветной светофильтр 192 одного из основных цветов. Три СД-ячейки составляют один элемент матрицы /фиг.19/, формирующий изображение одного пиксела на экране. Расположение элементов матрицы в экране на фиг.20. СД-ячеек в экране 1440000 /800×600×3/.

В качестве микросветодиодов применяются сверхъяркие светодиоды белого свечения, например, фирм "Nichia", "Ledtronics", "Kingbright" [4, с.47], которые выполняются методом микроэлектронной технологии микросветодиодами без корпусов непосредственно в материале экрана. Размер микросветодиода 0,025×0,025 мм, размер элемента матрицы 0,05×0,05 мм /фиг.19/.

При разрешении 800×600 размеры экранов 155, 156 составят:

по горизонтали 800×0,05 мм = 40 мм, по вертикали 600×0,05 мм = 30 мм, по диагонали 50 мм, 1,97". Уровень яркости СД-ячейки в периоде кадра определяется величиной кода цветового сигнала: чем больше код, тем дольше излучает микросветодиод в периоде кадра, тем ярче воспринимает зрение уровень яркости. Яркость и цветовой тон пиксела определяются скважностью излучений трех микросветодиодов в элементе матрицы. Длительность излучения каждого микросветодиода определяется длительностью запитывания его от источника 190 питания /фиг.17/, формируемого преобразователем "код - длительность излучения". Синхронное высвечивание всеми элементами матрицы экрана всех пикселов кадра 1440000 в совокупности дают изображение кадра. В результате из процесса получения изображения на экране выпадают за ненадобностью традиционные строчная и кадровая развертки. Однотипность применяемых электронных схем позволяет исполнить каждый накопитель кодов кадра и каждый блок формирования управляющих сигналов в одной микросхеме.

Блок 158 выделения строчного синхроимпульса /ССИ/ включает /фиг.21/ первый 193, второй 194, третий 195 счетчики импульсов, первый 196, второй 197, третий 198 элементы НЕ, первый 199 и второй 200 элементы И и диод. Входами блока 158 являются счетные входы трех счетчиков импульсов, выходом является выход второго элемента И 200. Блок 163 выделения синхроимпульса стереопары /СИС/ включает /фиг.22/ первый 201 и второй 202 счетчики импульсов, первый 203 и второй 204 элементы НЕ, первый 205 и второй 206 элементы И и диод. Входами блока 163 являются первый, второй входы счетчиков 201, 202 импульсов и второй вход второго элемента И 206, выходом является выход второго элемента И 206. Выходы счетчика 201 и счетчика 202 импульсов подключены к входам первого элемента И 205, выход которого и третий вход блока 163 подключены к входам второго элемента И 206, выходы элементов НЕ и выход элемента И 206 через диод объединены и подключены параллельно к управляющим входам обоих счетчиков 201, 202 импульсов. Блок 164 кадровых импульсов включает /фиг.23/ последовательно соединенные ключ 207 и триггер 208. Информационным входом является сигнальный вход ключа /50 Гц/, подключенный к седьмому выходу синтезатора 159 частот, управляющим входом является управляющий вход ключа 207 /25 Гц/, подключенный к выходу блока 163. Выходами блока 164 являются первый и второй выходы триггера 208. Первый выход подключен к первым управляющим входам блоков 130, 138, 149 ключей, к первым управляющим входам накопителей кодов 132, 140, 151 кодов кадра и к первым управляющим входам блоков 134, 142, 153 формирования управляющих сигналов, второй выход триггера 208 подключен к вторым управляющим входам блоков 130, 138, 149 ключей, к первым управляющим входам вторых накопителей 131, 139, 150 кодов кадра и к управляющим входам блоков 133, 141, 152 формирования управляющих сигналов.

ФЭП 1 формирует шесть аналоговых видеосигналов двух изображений от правого 2 и левого 11 объективов. Объектив 2 создает правое изображение в фокальной плоскости, в которой расположен отражатель пьезодефлектора 4. Отражатель его имеет ширину 0,01 мм, длину 6 мм /0,01 мм × 600 строк/. Размеры развертывающего элемента 0,01 × 0,01 мм. По управляющим напряжениям /фиг.3/ с усилителя 3 пьезодефлектор 4 производит колебания торца с отражателем относительно первого отражателя пьезодефлектора 8, выполняя горизонтальное сканирование правого изображения. Объектив 11 создает левое изображение в плоскости расположения отражателя пьезодефлектора 13, имеющего те же размеры: ширину 0,01 мм и длину 6 мм, производит колебания торца относительно второго отражателя пьезодефлектора 8, выполняя сканирование по горизонтали - левое изображение. Блок 16 выдает линейно изменяющееся напряжение в виде равнобедренного треугольника /фиг.3/. Период управляющего напряжения равен длительности двух строк. Для растра в 600 отрок при 50 Гц кадров пьезодефлекторы 4 и 13 колеблются синхронно и синфазно с частотой 15 кГц. За период одного колебания выполняется развертка двух строк /слева направо и справа налево, фиг.2/. Частота строк 30 кГц. Развертка строк прогрессивная, без обратных ходов. Пьезодефлектор 8 выполняет кадровую развертку двух кадров: при развертке вниз АЦП 49-51 выдают коды правого кадра, при развертке вверх АЦП 52-54 выдают коды левого кадра. Пьезодефлектор 8 колеблется с частотой 25 Гц, что составляет 50 кадров в секунду. Кадровая развертка без обратных ходов. Ширина отражателя на торце пьезодефлектора 8 0,01 мм, длина каждого отражателя 4 мм /0,01 мм × 400/. С выхода суммирующего усилителя 22 в усилитель 7 поступает линейно изменяющееся и ступенчатое напряжение /фиг.3/, усиливаемое до необходимой величины усилителем 7 [3, с.122]. Суммирующий усилитель 22 выполняет суммирование линейного напряжения с задающего генератора 21 с импульсами 30 кГц частоты строк. Каждый импульс строки перемещает строку в конце ее хода на шаг в одну строку, получаются 600 строк, все активные. Отраженные от первого отражателя пьезодефлектора 8 смешанные цветовые лучи направляются в свои микрообъективы, которые собирают их в свои фотоприемники 28, 29, 30. С фотоприемников аналоговые видеосигналы поступают в предварительные усилители 31, 32, 33. Аналогичные процессы проходят лучи от второго отражателя пьезодефлектора 8, аналоговые видеосигналы поступают соответственно в предварительные усилители 42, 44, 43. С предварительных усилителей 31, 33, 32 видеосигналы поступают на входы АЦП 49, 50, 51, с предварительных усилителей 42, 44, 43 поступают на входы АЦП 52, 53, 54. Поочередная выдача кодов стереопар с АЦП 49-51 и 52-54 выполняется триггером 46 и ключами 47, 48. Импульсы 50 Гц с шестого выхода синтезатора 56 частот поступают через открытый ключ 45 в триггер 46. Ключ 45 выполняет синхронизацию пропуска 50 Гц с началом периода правого кадра стереопары. Сигнал Uот ключа 45 поступает с выхода элемента И 20 в момент прихода в него импульса 25 Гц /начала правого кадра/ и импульса частоты отрок 30 кГц. Ключ 45 остается открытым на все время работы. В период правого кадра импульсы 12 МГц дискретизации с второго выхода блока 56 проходят открытый ключ 47 и поступают на управляющие /тактовые/ входы АЦП 49-51; преобразующие аналоговые видеосигналы RП, GП, ВП правого кадра в 8-разрядные коды. В период левого кадра импульсы 12 МГц с ключа 48 поступают на тактовые входы АЦП 52-54, преобразующие аналоговые видеосигналы левого кадра RЛ, GЛ, ВЛ в 8-разрядные коды. Синтезатор 56 частот выдает с первого выхода импульсы 25 Гц частоты стереопар на второй вход блока 19 кадровой развертки и на управляющий вход /Uo/ счетчика 60 импульсов, с пятого выхода - импульсы 30 кГц частоты строк на первый вход блока 19, на третьи управляющие входы формирователей 57, 58 кодов и на вторые управляющие входы АЦП 62, 63, со второго выхода - импульсы 12 МГц на входы ключей 47, 48, на первые управляющие входы блоков 57, 58 и на первые управляющие входы АЦП 62, 63, с шестого выхода - импульсы 50 Гц частоты кадров на сигнальный вход ключа 45, с четвертого - тактовые импульсы 96 МГц на вторые управляющие входы блоков 57, 58, с третьего выхода 90 кГц на третьи управляющие входы АЦП 62, 63, о седьмого выхода 15 кГц на вход блока 16 строчной развертки, с восьмого выхода - синусоидальные колебания несущей частоты 1440 МГц на вход передатчика 64 радиосигналов. Задающий генератор 55 генерирует синусоидальные колебания со стабильностью 10-7. АЦП 62, 63 преобразуют сигналы звука в 16-разрядные коды, которые в параллельном виде поступают на третий информационный вход формирователя 57 кодов с АЦП 62 и на второй информационный вход формирователя 58 кодов с АЦП 63. Самоходный распределитель 59 импульсов с приходом сигнала UП со второго выхода блока 57 /в момент 400 импульса дискретизации строки, фиг.4/ выдает код из восьми единиц 11111111, являющийся кодом строчного синхроимпульса /ССИ/, на четвертый информационный вход блока 57 и на третий информационный вход блока 58. Самоходный распределитель 61 импульсов с приходом на его вход сигнала пуска Uп с второго разряда счетчика 60 импульсов выдает код из восьми единиц 11111111, являющийся синхроимпульсом стереопары /СИС/, на четвертый информационный вход блока 58. Код СИС является первым кодом первой строки каждого правого кадра, фиг.4. Счетчик 60 импульсов двухразрядный определяет очередность следования в стереопаре первым правого кадра, вторым левого. После обнуления счетчика 60 импульсом Uо 25 Гц на счетный вход поступает с второго выхода блока 57 /с третьего выхода дешифратора 105/ первый импульс конца правого кадра, затем второй импульс конца левого кадра стереопары, и с выхода второго разряда счетчика на вход блока 61 поступает сигнал Uп, по которому блок 61 выдает на четвертый вход блока 58 синхроимпульс стереопары СИС, являющийся первым кодом первой строки правого кадра. АЦП 49-54 идентичны /фиг.5/, имеют один принцип преобразования, заключающийся в развертке луча от светодиода 74 отражателем пьезодефлектора 71 по плоскости входных зрачков фотоприемников линейки 77. Световой импульс преобразуется в электрический сигнал, возбуждающий соответствующую шину шифратора 78, который и выдает код мгновенного значения входного сигнала. Дискретизация преобразования 12 МГц. Источник излучения импульсный светодиод АЛ402А с временем срабатывания 25 нс. Линейка 77 включает 255 фотоприемников для кодирования сигналов 8-разрядным кодом. Фотоприемниками являются лавинные фотодиоды ЛФД с временем срабатывания 10 нс. Шифратор из микросхемы К155ИВ1 с временем срабатывания 20 нс. Время преобразования 30 нс, удовлетворяющее частоте 12 МГц /83 нс/. Шифратор формирует коды с 00000001 по 11111111. Первому кеду фотоприемнику в линейке 77 соответствует код 00000001, второму - код 00000001, третьему - 00000011, 255-му - код 11111111.

Работа формирователей кодов 57, 58, фиг.7, 8.

Временные диаграммы работы блоков 57, 58 на фиг.25. Формирователи 57, 58 кодов преобразуют поступающие параллельные коды в последовательные и заменяют в них представление единиц с импульсов на положительные и отрицательные полусинусоиды моночастоты 96 МГц. Коды в параллельном виде с частотой 12 МГц поступают с АЦП 49, 52 на первый информационный вход блока 57 /фиг.7/, на второй информационный его вход поступают коды с АЦП 50, 53, на третий информационный вход блока 57 поступают коды с АЦП 62, на четвертый вход поступает код сигнала ССИ в последовательном виде с блока 59. Коды поступают на первые входы элементов И блока 86, на вторые входы которых поступают последовательно 8 импульсов с блока 90, пусковой сигнал в который приходит с первого ключа 102. С выходов блока 86 импульсы кода последовательно через элементы ИЛИ 87, 88 открывают на время своей длительности 10,4 нс выходной ключ 89. На сигнальный вход выходного ключа 89 поступают синусоиды моночастоты 96 МГц. Первый выходной ключ 89 в открытом состоянии пропускает одну положительную полусинусоиду на выход. Аналогичный процесс проходит и код, поступающий на первые входы элементов И блока 91, импульсы с которого открывают на время 10,4 нс выходной ключ 94, который в открытом состоянии пропускает одну отрицательную полусинусоиду 96 МГц на выход. Выходы ключей 89, 94 объединены, на выходе блока 57 выходной сигнал представляется полными или неполными синусоидами частоты частоты 96 МГц и со стабильностью колебаний 10-7. Единицы в кодах RП, RЛ представляются положительными полусинусоидами, единицы в кодах GП, GЛ представляются отрицательными полусинусоидами. Нули представляются отсутствием и тех и других. Эти сигналы и модулируют несущую частоту в формирователе однополосного сигнала 66 передатчика 64. Очередность получения сигналов ССИ, кодов отсчетов строки и кодов звука определяется выходными сигналами с дешифратора 105. В исходном состоянии ключ 102 закрыт. Счетчик 104 9-разрядный, ведет счет импульсов 12 МГц, цикл счета 400. При коде 00000001 импульс с первого выхода дешифратора 105 открывает ключ 102, пропускающий импульсы 12 МГц в качестве сигнала Uп в самоходный распределитель 90 и 95, и со второго отсчета строки формируются коды видеосигналов Rп, Gп. Коды видеосигналов формируются с второго по 397 отсчеты строки. При 397 отсчете в счетчике 104 код 110001101 /397/, дешифратор 105 при этом коде выдает сигнал со второго выхода, который закрывает ключ 102 и открывает ключ 103. Импульс Uп с ключа 103 запускает самоходные распределители 100, 101 импульсов, на вторые входы элементов ИЛИ 88, 93 поступают с 1 по 8 и с 9 по 16 импульсы кодов звука. Ключ 103 открыт на время прохода трех кодов звука во время 398, 399, 400 импульсов дискретизации строки /фиг.4/. При поступлении в счетчик 104 последнего /400-го/ импульса строки с третьего выхода дешифратора 105 импульс закрывает ключ 103, он же является вторым выходным сигналом с блока 57, который запускает самоходный распределитель 59, который в момент первого отсчета строки подает на третьи входы элементов ИЛИ 88, 93 код ССИ. Этот код является первым кодом в каждой строке. Далее процессы повторяются. В кодах звука единицы в разрядах с 1 по 8 представляются положительными полусинусоидами, единицы в разрядах с 9 по 16 представляются отрицательными полусинусоидами. На первый информационный вход формирователя 58 кодов /фиг.8/ поступают коды с АЦП 51, 54 /ВП, ВЛ/. С выходов блока 106 импульсы кодов последовательно через элементы ИЛИ 107, 108 открывают на время своей длительности 10,4 нс первый выходной ключ 109, на сигнальный вход которого поступают синусоиды частотой 96 МГц. Ключ 109 в открытом состоянии пропускает одну положительную полусинусоиду. Единицы кодов ВП, ВЛ представляются положительными полусинусоидами. С приходом в дешифратор 122 кода 397 отсчета строки сигнал со второго выхода дешифратора 122 закрывает ключ 119, открывает ключ 120, и с выходов элементов И блоков 111, 114 на второй вход элемента ИЛИ 108 и на первый вход элемента ИЛИ 116 поступают три кода сигнала звука. Сигналы с 1 по 8 разряды кодов поступают последовательно через элементы ИЛИ 112, 108 на управляющий вход первого выходного ключа 109, сигналы разрядов с 9 по 16 поступают через элементы ИЛИ 115, 116 на управляющий вход второго выходного ключа 117. С приходом в счетчик 121 импульса 400 дискретизации строки сигнал с третьего выхода дешифратора 122 закрывает ключ 120. Начинается период следующей строки, в котором с блока 59 первым кодом строки является код ССИ, в первой строке каждого правого кадра первым кодом строки является с блока 61 код СИС. Единицы в коде ССИ представляются положительными полусинусоидами, единицы в коде СИС представляются отрицательными полусинусоидами. С приходом первого импульса дискретизации строки в счетчик 121 с первого выхода дешифратора 122 сигнал открывает первый ключ 119, и со второго по 397 отсчеты строки формируются коды сигналов ВП /BЛ/. Далее процессы повторяются. Спектр амплитудно-модулированного сигнала передатчика 64 /фиг.12/ состоит из несущей 1440 МГц и двух боковых частот. Сама несущая и одна из боковых частот в информационном смысле являются избыточными, поэтому в каждом формирователе 66, 68 однополосного сигнала подавляется несущая частота и отфильтровывается ненужная боковая частота. Формирователь 66 выдает в выходной усилитель 67 верхнюю боковую частоту 1536 МГц, формирователь 68 выдает в выходной усилитель 69 нижнюю боковую частоту, 1344 МГц. Первый канал передатчика 64 излучает верхнюю боковую частоту с информацией кодов RП, GП /RЛ, GЛ/ и при стабильности несущей 10-7 займет полосу в эфире ±154 Гц, или 308 Гц. Второй канал излучает нижнюю боковую частоту с информацией кодов ВПЛ/ и займет в эфире полосу ±134,4 Гц, или 268 Гц.

На приемной стороне принимаются два радиосигнала блоками 124, 143 /фиг.9/, являющиеся селекторами каналов соответствующих диапазонов с электронной настройкой, каждый блок включает входную цепь, усилитель радиочастоты и смеситель [5, c.132]. Полосовой фильтр усилителя радиочастоты перестраивается напряжением смещения с блока 123 управления /выбора каналов/. Радиочастотный сигнал через петлю связи поступает на смеситель, сюда же подается с синтезатора 159 частот /выход 5/ частота, равная несущей частоте передатчика 64, которая необходима для детектирования однополосного сигнала [6, с.146].

Сигнал со смесителя, являющийся выходным сигналом блока 124 /143/, поступает на вход усилителя 125 /144/ радиочастоты, где усиливается до необходимой величины и поступает на вход двухполярного амплитудного детектора 126 /145/. Вторые входы синтезатора 159 частот подключены к второй группе выходов блока 123 управления. При включении канала передачи сигнал с соответствующего выхода блока 123 поступает в блок 159 и определяет выход требуемой несущей частоты на третьи входы блоков 124, 143. Двухполярные амплитудные детекторы 126, 145 выполнены по схеме на фиг.10. Диод Д1 выделяет положительную огибающую модулирующего сигнала /фиг.25/. Диод Д2 из модулирующей выделяет огибающие положительных полусинусоид, диод Д3 из модулирующей выделяет огибающие отрицательных полусинусоид /символы единиц кодов GП и GЛ/. Аналогично и в блоке 145 для сигналов ВП и ВЛ. С первого выхода двухполярного амплитудного детектора 126 продетектированные положительные полусинусоиды частотой 96 МГц поступают на вход формирователя 127 /146/ импульсов, со второго выхода продетектированные отрицательные полусинусоиды поступают на вход второго формирователя 135 /154/ импульсов. Формирователи импульсов выполнены по схеме симметричного триггера с эмиттерной связью [7, с.209], формирующего прямоугольные импульсы из гармонически изменяющихся сигналов. Импульсы имеют одну полярность и длительность, равную длительности импульсов в кодах на передающей стороне. Единицы в кодах теперь представляются наличием импульса, нули их отсутствием. При включении питания приемной стороны все ключи в закрытом состоянии. Порядок работы определяется сигналами управления с канала формирования управляющих сигналов. Задающая роль принадлежит блоку 158 выделения синхроимпульсов ССИ. Условием появления импульса ССИ с блока 158 является одновременный приход на счетные входы блока 158 трех кодов из восьми единиц, с приходом которых блок 158 выдает строчный синхроимпульс ССИ /30 кГц/. Импульсы ССИ поступают на первый вход синтезатора 159 частот, по ним выполняется подстройка частоты в синтезаторе 159 частот под частоту и фазу задающего генератора 55 на передающей стороне. Собственная стабильность частоты синтезатора 159 частот 10-6. Синтезатор 159 выдает: с первого выхода тактовые импульсы 96 МГц, со второго выхода - импульсы дискретизации 90 кГц сигнала звука, с третьего - импульсы дискретизации 12 МГц кодов, с четвертого выхода - импульсы двойной дискретизации 24 МГц кодов, с пятого выхода - синусоидальные колебания несущей частоты, с шестого - импульсы частоты строк 30 кГц, с седьмого выхода - импульсы 50 Гц частоты кадров. Коды видеосигналов с формирователей 127, 135, 146 импульсов в последовательном виде поступают на информационные входы регистров соответственно 128, 136, 147, на первые управляющие входы которых поступают тактовые импульсы 96 МГц. Заполнял восемь разрядов в регистрах, коды приобретают параллельный вид, в котором они дальше и используются. На вторые управляющие входы регистров поступают импульсы 12 МГц, они являются сигналами Uвыд, выдающие коды в соответствующие блоки 129, 137, 148 обработки кодов, которые выполняют удвоение отсчетов в каждой строке с 400 до 800 получением промежуточных /средних/ кодов между каждым прошедшим кодом и следующим за ним. Блоки выполняют сложение предыдущего и последующего кодов и деление кода суммы пополам /на два/. Деление выполняется без временных затрат - отбрасыванием младшего разряда в коде суммы, как это делается при делении десятичного числа на десять. Для этого выполняется соответствующее подключение выходов сумматора 177 /фиг.11/ к входам блока 176 элементов задержек:

выходы сумматора 177012345678Входы блока 17612345678

Разряд 0 означает перенос в старший разряд при сумме кодов.

Удвоение отсчетов в строке сокращает период следования кодов в два раза и составляет 41,5 нс т.е. 24 МГц. Поэтому процесс сложения занимает 41,5 нс: от поступления кодов в сумматор до появления результата на выходе блока 176. Сумматор из микросхем К555ИМ6 [8, с.258] с временем сложения 24 нс, остающееся 17,5 нс /41,5 нс - 24/ приходится на задержку в блоке 176. С приходом первого импульса 12 МГц в триггер 167 /фиг.11/ с его первого выхода сигнал Uвыд 1 одновременно /синхронно/ выдает: из регистра 171 "код 0" /из одних нулей/ на первые входы сумматора 177, из регистра 172 выдает "код 0" на вход регистра 175 и через диоды на вторые входы сумматора 177 /сигналы выдачи и обнуляют разряды регистров/ и открывает на время своей длительности ключи в блоке 168, через которые "код 1" поступает в освободившиеся регистры 170, 171. Сумматор 177 выполняет сложение код 0 + код 0. С приходом второго импульса 12 МГц в триггер 167 код суммы из сумматора выдается в блок 176, при этом соответственно подключению идет деление кода суммы на два и с выхода блока 176 идет на выход код №1 А сигнал Uвыд2 со второго выхода триггера одновременно выдает с регистра 175 "код 0" на выход, который является кодом №2, следующий за кодом №1 через 41,5 нс, из регистра 170 выдается "код 1" в регистр 174 /на хранение 83 нс/ и через диоды в сумматор 177, из регистра 173 выдается в сумматор "код 0", открывает ключи в блоке 169, и "код 2" заполняет разряды регистров 172, 173. Регистры 174, 175 выполняют хранение поступающих в них кодов 83 нс, а так как первая половина времени хранения 41,5 нс приходится на время сложения в сумматоре 177 и задержку в блоке 176, то после второй половины /41,5 нс/ хранения с регистров 174, 175 коды выдаются соответствующими сигналами Uвыд. С приходом третьего импульса в триггер 167 из сумматора 177 выдается код №3 на выход. А сигнал Uвыд3 с первого выхода триггера одновременно выдает: с регистра 174 код №4 "код 1", с регистра 171 "код 1" в сумматор 177, с регистра 172 "код 2" в регистр 175 и через диоды в сумматор, открывает ключи в блоке 168, и "код 3" заполняет регистры 170, 171. Сумматор выполняет сложение "код 1 + код 2". С приходом четвертого импульса в триггер 167 он выдает из сумматора код суммы в блок 176, и с него на выход идет код №5 а сигнал Uвыд4 со второго выхода триггера одновременно выдает: с регистра 175 код №6 "код 2", с регистра 173 "код 2" в сумматор и с регистра 170 "код 3" в регистр 174 и через диоды в сумматор, открывает ключи в блоке 169, и следующий "код 4" заполняет регистры 172, 173. Сумматор выполняет сложение "код 2 + код 3". С приходом 5-го импульса в триггер 167 из сумматора 177 выдается код суммы в блок 176 и с него идет на выход код №7 а сигнал Uвыд5 с первого выхода триггера выдает: из регистра 174 код №8 "код 3" на выход, с регистра 171 "код 3" в сумматор 177, с регистра 172 "код 4" в регистр 175 и через диоды в сумматор, открывает ключи в блоке 168, регистры 170, 171 заполняются кодом "код 5". Сумматор выполняет сложение "код 3 + код 4". С приходом 6-го импульса в триггер он выдает из сумматора код суммы в блок 176, следует деление кода суммы на два, и на выход блока 176 идет код №9 А сигнал Uвыд6 со второго выхода триггера одновременно выдает: из регистра 175 код №10 "код 4", из регистра 170 "код 5" в регистр 174 и через диоды в сумматор, из регистра 173 "код 4" в сумматор, открывает ключи в блоке 169, и регистры 172, 173 заполняются следующим кодом "код 6". Сумматор 177 выполняет сложение "код 4 + код 5". С приходом седьмого импульса 12 МГц в триггер 167 процессы повторяются. Выходы блока 176 элементов задержек и выходы регистров 174, 175 поразрядно объединены и являются выходами блока 129. Коды с блоков 129, 137, 148 с частотой 24 МГц поступают на входы соответственно блоков 130, 138, 149 ключей. Коды с блока 129 поступают в блоке 130 ключей параллельно на входи первого 178 и второго 179 блоков ключей. При правом кадре стереопары сигнал с первого выхода блока 164 открывает ключи в блоке 178 /фиг.13/ и коды правого кадра через открытые ключи блока 178 поступают на информационный вход первого накопителя 132 /140, 151/ кодов кадра. При левом кадре стереопары сигнал со второго выхода блока 164 /фиг.13, 23/ открывает ключи в блоке 179 и коды в параллельном виде поступают на информационный вход второго накопителя 131 кодов кадра. Коды правого кадра поступают: сигнала R в первый накопитель 132 кодов кадра, сигнала G в первый накопитель 140 кодов кадра и сигнала В в первый накопитель 151 кодов кадра. Коды левого кадра поступают: сигнала R во второй накопитель 131 кодов кадра, сигнала G во второй накопитель 139 кодов кадра, сигнала В во второй накопитель 150 кодов кадра.

Работа блоков 180 регистров, фиг.15, 16.

Сигналы разрядов кодов поступают в параллельном виде на третьи входы разрядов регистров 184. Заполнение регистров кодами строки начинается с открытием импульсом 50 Гц первого ключа 181, который пропускает импульсы дискретизации 24 МГц на вход распределителя 183 импульсов. Импульсы с выходов блока 183 последовательно поступают на первые входы разрядов восьми регистров 184. По заполнению регистров 184 с последнего выхода /800/ блока 183 сигнал закрывает ключ 181 и в качестве управляющего выходного сигнала открывает первый ключ 181 во втором блоке 1802, регистры которого заполняются кодами второй строки. За период кадра 20 мс последовательно заполнятся регистры 184 всех блоков 1801-600 в первых накопителях 132, 140, 151 /вторых 131, 139, 150/ кодов кадра. По заполнении регистров в накопителе кодов кадра с последнего блока 180600 регистров управляющий сигнал открывает во всех блоках 180 /вход 4/ вторые ключи 182, которые пропускают один импульс Uвыд /30 кГц/, синхронно выдающий из всех блоков 1801-600 регистров все коды кадра параллельно в свои блоки 134, 142, 153 /133, 141, 152/ формирователей управляющих сигналов и обнуляют разряды регистров 184. Каждый накопитель кодов кадра имеет 3840000 выходов /800×8×600/, которые подключены к стольким же входам в каждом из блоков формирователей управляющих сигналов, каждый из которых имеет по 480000 /800×600/ преобразователей "код - длительность излучения". Выходы блоков 134, 142, 153, которых 1440000 /480000×3/, подключены к стольким же входам правого экрана 155, аналогично выходы блоков 133, 141, 152, которых тоже 1440000, подключены к стольким же входам левого экрана 156. В связи с большим числом соединений лучшим вариантом для надежной работы будет исполнение этих блоков на тыльной стороне стороне своего экрана в едином с ним корпусе и в неразборной конструкции.

Работа системы.

Фотоэлектрический преобразователь 1 формирует аналоговые видеосигналы правого и левого кадров стереопары, которые преобразуются АЦП 49-54 в 8-разрядные коды с дискретизацией 12 МГц. Формирователи 57, 58 кодов преобразуют параллельные коды в последовательные, последними тремя отсчетами в каждой строке являются три кода звука Зв1 и Зв2. Единицы в кодах заменяются на положительные и отрицательные полусинусоиды моночастоты 96 МГц. Информация кодов правого и левого кадров передается верхней 1536 МГц боковой частотой и нижней 1344 МГц боковой частотой одной несущей 1440 МГц. Приемная сторона принимает параллельно два радиосигнала двумя трактами приема и обработки кодов, производит детектирование, выделяет синхроимпульс ССИ и СИС, синтезатор 159 частот воспроизводит соответствующую несущую частоту. Представление единиц в кодах возвращается к импульсам. Коды сигналов R, G, В стереопар направляются по своим каналам. Блоки 129, 137, 148 удваивают число отсчетов в каждой отроке. Воспроизводимый видеорежим 800 отсчетов × 600 строк × 50 Гц. Дискретизация кодов 24 МГц. В накопителях /первых/ кодов кадра 132, 140, 151 сосредотачиваются коды правого кадра, во вторых накопителях кодов кадра 131, 139, 150 сосредотачиваются коды левого кадра. С приходом управляющего сигнала с первого выхода блока 164 коды с первых накопителей 132, 140, 151 выдаются в блоки 134, 142, 153, формирующие по ним управляющие сигналы для запитывания микросветодиодов в экране 155. Аналогичный процесс проходят коды левого кадра. Зритель наблюдает одновременно правым глазом изображение на правом экране 155, левым глазом изображение на левом экране 156. Прием правого и левого изображений идет поочередно через 20 мс. Формирование изображения на экране идет высвечиванием синхронно всех пикселов кадра, что исключает необходимость в строчной и кадровой развертках.

Первый 165 и второй 166 каналы звукового сопровождения воспроизводят стереозвук. Коды звука преобразуются в аналоговые сигналы, усиливаются и воспроизводятся громкоговорителями. Приемную сторону следует выполнять из двух частей. В первую включить тракты приема и обработки кодов в составе блоков 124, 125, 126, 127, 135 /143, 144, 145, 146, 154/, 128, 136, 147, 129, 137, 148, 130, 138, 149, канал формирования управляющих сигналов и каналы звукового сопровождения, во вторую часть включить первые и вторые накопители кодов кадра, блоки формирования управляющих сигналов и СД-экраны 155, 156. Вторая часть соответствующим образом размещается в шлеме 157 зрителя в единой конструкции.

Источники информации

1. Патент №2256298, кл. Н04N 11/24, бюл. 19 от 10.07.05 г., прототип.

2. Шумилин и др. Радиопередающие устройства. М., 1981, с.234-235.

3. Фридлянд И.В, Сошников В.Г. Сиситемы автоматического регулирования в устройствах видеозаписи. М., 1988, c.118, с.122, рис.5.10.

4. "Радио" №9, с.47, 2004 г.

5. Бродский М.А. Телевизоры цветного изображения. Минск, 1988, с.132, рис.4.2.

6. Радиосвязь, вещание и телевидение. Под ред. А.Д.Фортушенко, М., 1981, с.146.

7. Баркан В.Ф, Жданов В.К. Усилительная и импульсная техника. М., 1984, с.209.

8. Цифровые интегральные микросхемы. Минск, 1991, с.258.

Похожие патенты RU2334370C1

название год авторы номер документа
ЦИФРОВАЯ СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ 2005
  • Волков Борис Иванович
RU2292127C1
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ 2006
  • Волков Борис Иванович
RU2310996C1
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ 2006
  • Волков Борис Иванович
RU2326508C1
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ 2005
  • Волков Борис Иванович
RU2298297C1
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ 2006
  • Волков Борис Иванович
RU2316142C1
СИСТЕМА ТЕЛЕВИДЕНИЯ 2007
  • Волков Борис Иванович
RU2339183C1
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ 2006
  • Волков Борис Иванович
RU2334369C1
ПРИКЛАДНАЯ ТЕЛЕВИЗИОННАЯ СИСТЕМА 2005
  • Волков Борис Иванович
RU2304362C2
ЦИФРОВАЯ СИСТЕМА ТЕЛЕВИДЕНИЯ 2003
  • Волков Б.И.
RU2248103C1
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ 2007
  • Волков Борис Иванович
RU2351094C1

Иллюстрации к изобретению RU 2 334 370 C1

Реферат патента 2008 года СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ

Изобретение относится к технике радиосвязи, может быть использовано для телевещания в наземных сетях ТВ и по спутниковым линиям связи. Техническим результатом являются использование в передатчике одной несущей частоты, получение изображения на экране приемной стороны без применения строчной и кадровой разверток и увеличение яркости изображения, достигаемые тем, что в систему стереотелевидения, содержащую передающую и приемную сторону, включающую соответствующее число трактов приема и обработки кодов, в каждый ее канал обработки кодов R, G, В введены последовательно соединенные первый и второй накопители кодов кадра и первый и второй блоки формирования управляющих сигналов, а экраны выполнены плоскопанельными светодиодными экранами. 25 ил.

Формула изобретения RU 2 334 370 C1

Система стереотелевидения, содержащая передающую сторону, включающую фотоэлектрический преобразователь (ФЭП), с первого по шестой аналого-цифровые преобразователи (АЦПУ), входы которых подключены к соответствующим выходам ФЭП, первый и второй АЦП сигнала звука, на информационные входы которых поданы сигналы звукового сопровождения, последовательно соединенные генератор синусоидальных колебаний и синтезатор частот, первый и второй формирователи кодов, первый и второй самоходные распределители импульсов и передатчик радиосигналов, включающий два канала, первый канал содержит последовательно соединенные усилитель несущей частоты, первый формирователь однополосного сигнала, второй вход которого подключен к первому выходу первого формирователя кодов, и выходной усилитель, второй канал включает последовательно соединенные второй формирователь однополосного сигнала, второй вход которого подключен к выходу второго формирователя кодов, и выходной усилитель, первый, второй и третий информационные входы первого формирователя кодов подключены к выходам соответственно первого, второго АЦП и к выходу первого АЦП сигнала звука, вход первого самоходного распределителя импульсов подключен к второму выходу первого формирователя кодов, а выходы его объединены и подключены к четвертому информационному входу первого формирователя кодов, первый, второй и третий информационные входы второго формирователя кодов подключены соответственно к выходам третьего АЦП, к выходу второго АЦП сигнала звука и к выходу первого самоходного распределителя импульсов, выходы второго самоходного распределителя импульсов объединены и подключены к четвертому информационному входу второго формирователя кодов, выходы синтезатора частот подключены: второй - к первым управляющим входам первого и второго формирователей кодов, к первым управляющим входам первого и второго АЦП сигнала звука, третий выход - к третьим управляющим входам первого и второго АЦП сигнала звука, четвертый - к вторым управляющим входам первого и второго формирователей кодов, восьмой - к входу усилителя несущей частоты передатчика радиосигналов, ФЭП содержит первый (правый) объектив, последовательно соединенные первый усилитель и первый пьезодефлектор с отражателем на торце, расположенный в фокальной плоскости первого объектива, первый источник положительного опорного напряжения, выход которого подключен к вторым входам первого усилителя и первого пьезодефлектора, второй источник отрицательного опорного напряжения, выход которого подключен к третьим входам перового усилителя и первого пьезодефлектора, последовательно соединенные второй усилитель и второй пьезодефлектор, свободный торец которого выполнен из двух граней под соответствующим углом друг к другу, каждая грань имеет свой отражатель, первый отражатель второго пьезодефлектора оптически соединен с отражателем первого пьезодефлектора, третий источник положительного опорного напряжения, выход которого подключен к вторым входам второго усилителя и второго пьезодефлектора, четвертый источник отрицательного опорного напряжения, выход которого подключен к третьим входам второго усилителя и второго пьезодефлектора, содержит второй (левый) объектив, расположенный слева от правого объектива на соответствующем расстоянии и оптическая ось которого параллельна оптической оси правого объектива, последовательно соединенные третий усилитель и третий пьезодефлектор с отражателем на торце, расположенный в фокальной плоскости второго объектива и оптически соединенный со вторым отражателем второго пьезодефлектора, пятый источник положительного опорного напряжения, выход которого подключен к вторым входам третьего усилителя и третьего пьезодефлектора, шестой источник отрицательного опорного напряжения, выход которого подключен к третьим входам третьего усилителя и третьего пьезодефлектора, блок строчной развертки, вход которого подключен к седьмому выходу синтезатора частот, а выход подключен параллельно к входам первого и третьего усилителей, блок кадровой развертки, включающий последовательно соединенные элемент И, первый и второй входы которого подключены к соответствующим выходам синтезатора частот, задающий генератор и суммирующий усилитель, второй вход которого подключен к первому входу элемента И, управляющий вход суммирующего усилителя подключен к выходу элемента И, а выход является выходом блока кадровой развертки и подключен к первому входу второго усилителя, ФЭП включает первое и второе дихроичные зеркала, расположенные друг за другом и против первого отражателя второго пьезодефлектора, первый, второй, третий микрообъективы, первый, второй, третий фотоприемники, первый, второй, третий предварительные усилители, входное окно первого фотоприемника оптически соединено через первый микрообъектив и первое дихроичное зеркало с первым отражателем второго пьезодефлектора, входное окно второго фотоприемника, оптически соединено через второй микрообъектив и сквозь оба дихроичных зеркала с первым отражателем второго пьезодефлектора, входное окно третьего фотоприемника через третий микрообъектив, второе дихроичное зеркало и сквозь первое дихроичное зеркало оптически соединено с первым отражателем второго пьезодефлектора, выходы с первого по третий фотоприемников подключены к входам соответственно первого, второго, третьего предварительных усилителей, выходы которых являются первым, вторым, третьим выходами ФЭП, который содержит третье и четвертое дихроичные зеркала, расположенные друг за другом и против второго отражателя второго пьезодефлектора, четвертый, пятый, шестой микрообъективы, четвертый, пятый, шестой фотоприемники, четвертый, пятый, шестой предварительные усилители, входное окно четвертого фотоприемника оптически соединено через четвертый микрообъектив и третье дихроичное зеркало со вторым отражателем второго пьезодефлектора, входное окно пятого фотоприемника оптически соединено через пятый микрообъектив и сквозь оба дихроичных зеркала с вторым отражателем второго пьезодефлектора, входное окно шестого фотоприемника оптически соединено через шестой микрообъектив, четвертое дихроичное зеркало и сквозь третье дихроичное зеркало с вторым отражателем второго пьезодефлектора, выходы четвертого-шестого фотоприемников подключены к входам четвертого-шестого предварительных усилителей, выходы которых являются четвертым, пятым и шестым выходами ФЭП, с первого по шестой АЦП идентичны, каждый включает последовательно соединенные усилитель и пьезодефлектор с отражателем на торце, источник положительного опорного напряжения, выход которого подключен к вторым входам усилителя и пьезодефлектора, источник отрицательного опорного напряжения, выход которого подключен к третьим входам усилителя и пьезодефлектора, излучатель из импульсного светодиода, щелевой диафрагмы и микрообъектива, последовательно соединенные линейка многоэлементного фотоприемника и шифратор, входы линейки многоэлементного фотоприемника оптически соединены через отражатель пьезодефлектора с излучающей стороной светодиода, а выходы шифратора являются выходами АЦП, управляющим входом которого является вход импульсного светодиода, первый формирователь кодов содержит четыре канала, первый канал включает последовательно соединенные первый блок элементов И, первый и второй элементы ИЛИ и первый выходной ключ, и первый самоходный распределитель импульсов, выходы которого подключены к вторым входам блока элементов И, второй канал включает последовательно соединенные второй блок элементов И, третий и четвертый элементы ИЛИ и второй выходной ключ, и второй самоходный распределитель импульсов, выходы которого подключены к вторым входам второго блока элементов И, третий канал включает последовательно соединенные третий блок элементов И и пятый элементы ИЛИ, выход которого подключен к второму входу второго элемента ИЛИ, и включает третий самоходный распределитель импульсов, выходы которого подключены к вторым входам третьего блока элементов И, четвертый канал включает последовательно соединенные четвертый блок элементов И и шестой элемент ИЛИ, и четвертый самоходный распределитель импульсов, выходы которого подключены к вторым входам четвертого блока элементов И, выход шестого элемента ИЛИ подключен к второму входу четвертого элемента ИЛИ, первый формирователь кодов содержит первый и второй ключи, и последовательно соединенные счетчик импульсов и дешифратор, первый выход которого подключен к первому управляющему входу первого ключа, выход которого подключен к входам первого и второго самоходных распределителей импульсов, второй выход дешифратора подключен к второму управляющему входу первого ключа и к первому управляющему входу второго ключа, выход которого подключен к входам третьего и четвертого самоходных распределителей импульсов, третий выход дешифратора является вторым выходом первого формирователя кодов, первым выходом которого являются объединенные выходы первого и второго выходных ключей, информационными входами первого формирователя кодов являются: первым и вторым - первые входы соответственно первого и второго блоков элементов И, третьим - первые входы третьего и четвертого блоков элементов И, четвертым - третий вход второго элемента ИЛИ, управляющими входами являются: первым - объединенные входы первого и второго ключей и счетный вход счетчика импульсов, вторым - объединенные сигнальные входы первого и второго выходных ключей, третьим - управляющий вход счетчика импульсов, второй формирователь кодов содержит три канала, первый канал включает последовательно соединенные первый блок элементов И, первый и второй элементы ИЛИ и первый выходной ключ, и первый самоходный распределитель импульсов, выходы которого подключены к вторым входам первого блока элементов И, второй канал включает последовательно соединенные второй блок элементов И, третий элемент ИЛИ, выход которого подключен к второму входу второго элемента ИЛИ в первом канале, и второй самоходный распределитель импульсов, выходы которого подключены к вторым входам второго блока элементов И, третий канал включает последовательно соединенные третий блок элементов И, четвертый, пятый элементы ИЛИ и второй выходной ключ, и третий самоходный распределитель импульсов, выходы которого подключены к вторым входам третьего блока элементов И, второй формирователь кодов включает первый и второй ключи, и последовательно соединенные счетчик импульсов и дешифратор, первый выход которого подключен к первому управляющему входу первого ключа, выход которого подключен к входу первого самоходного распределителя импульсов, второй выход дешифратора подключен к второму управляющему входу первого ключа и к первому управляющему входу второго ключа, выход которого подключен к входам второго и третьего самоходных распределителей импульсов, информационными входами являются: первым - первые входы первого блока элементов И, вторым - первые входы второго и третьего блоков элементов И, третьим - третий вход второго элемента ИЛИ, выходом являются объединенные выходы первого и второго выходных ключей, управляющими входами являются: первым - объединенные входы первого и второго ключей и счетный вход счетчика импульсов, вторым - объединенные сигнальные входы выходных ключей, третьим - управляющий вход счетчика импульсов, и содержащая приемную сторону, включающую антенну, два тракта приема и обработки кодов, выходы которых подключены к антенне, вторые входы подключены к первой группе выходов блока управления, шлем зрителя, канал формирования управляющих сигналов и два канала звукового сопровождения, первый тракт приема и обработки кодов содержит последовательно соединенные блок приема радиосигнала, первый вход которого подключен к антенне, вторая группа входов подключена к первой группе выходов блока управления, усилитель радиочастоты, двухполярный амплитудный детектор, канал обработки кодов R, включающий последовательно соединенные первый формирователь импульсов, вход которого подключен к первому выходу двухполярного амплитудного детектора, регистр сигнала R и блок обработки кодов, и второй канал обработки кодов G, включающий последовательно соединенные второй формирователь кодов, подключенный к второму выходу двухполярного амплитудного детектора, регистр сигнала G и блок обработки кодов, второй тракт приема и обработки кодов содержит последовательно соединенные блок приема радиосигнала, первый вход которого подключен к антенне, вторая группа входов подключена к первой группе выходов блока управления, усилитель радиочастоты, двухполярный амплитудный детектор и канал обработки кодов В, включающий последовательно соединенные третий формирователь импульсов, вход которого подключен к первому выходу двухполярного амплитудного детектора, регистр сигнала В и блок обработки кодов, второй тракт приема и обработки кодов содержит и четвертый формирователь импульсов, вход которого подключен к второму выходу двухполярного амплитудного детектора, канал формирования управляющих сигналов включает последовательно соединенные блок выделения строчного синхроимпульса (ССИ), синтезатор частот, ключ, счетчик импульсов и дешифратор, второй выход которого подключен к управляющему входу счетчика импульсов и к второму управляющему входу ключа, первый вход блока выделения ССИ подключен к выходу первого формирователя импульсов, третий вход - к выходу третьего формирователя импульсов, выход подключен к первому входу синтезатора частот и к первому управляющему входу ключа, вторая группа входов синтезатора частот подключена к второй группе выходов блока управления, первый и второй информационные входы первого канала звукового сопровождения подключены к выходам соответственно первого и второго формирователей импульсов, первый и второй информационные входы второго канала звукового сопровождения подключены к выходам соответственно третьего и четвертого формирователей импульсов, одноименные первые и вторые управляющие входы каналов звукового сопровождения объединены и подключены соответственно к первому и второму выходам дешифратора, одноименные третьи и четвертые управляющие входы каналов звукового сопровождения объединены и подключены соответственно к первому и второму выходам синтезатора частот, выходы которого подключены: выход тактовой частоты (первый) - к первым управляющим входам регистров сигналов R, G, В, выход частоты дискретизации (третий) - к вторым управляющим входам регистров сигналов R, G, В и к управляющим входам блоков обработки кодов, выход несущей частоты (пятый) - к третьим управляющим входам блоков приема радиосигналов в первом и втором трактах приема и обработки кодов, блоки обработки кодов идентичны, каждый включает триггер, вход которого является управляющим входом блока, с первого по четвертый регистры, пятый и шестой регистры, сумматор и блок элементов задержек, входы которого подключены к соответствующим выходам сумматора, шестнадцать диодов, первый и второй блоки ключей, входы которых поразрядно объединены и являются информационными входами блока обработки кодов, информационные входы первого и второго регистров поразрядно объединены и подключены к выходам первого блока ключей, информационные входы третьего и четвертого регистров поразрядно объединены и подключены к выходам второго блока ключей, выходы первого регистра подключены к входам пятого регистра и через диоды к первым входам сумматора, к которым подключены выходы второго регистра, выходы третьего регистра подключены к входам шестого регистра и через диоды подключены к вторым входам сумматора, к которым подключены и выходы четвертого регистра, управляющие входы первого блока ключей, второго, пятого и третьего регистров объединены и подключены к первому выходу триггера, управляющие входы второго блока ключей, первого, четвертого и шестого регистров объединены и подключены к второму выходу триггера, выходами блока обработки кодов являются поразрядно объединенные выходы пятого, шестого регистров и выходы блока элементов задержек, блок выделения строчного синхроимпульса включает с первого по третий счетчики импульсов, с первого по третий элементы НЕ, первый и второй элементы И и диод, выходы первого и второго счетчиков импульсов подключены к входам первого элемента И, выход которого и выход третьего счетчика импульсов подключены к входам второго элемента И, выход которого является выходом блока, информационными с первого по третий входами блока являются счетные входы счетчиков импульсов, входы с первого по третий элементов НЕ подключены соответственно к счетным входам с первого по третий счетчиков импульсов, выходы элементов НЕ и выход второго элемента И через диод объединены и подключены параллельно к управляющим входам счетчиков импульсов, отличающаяся тем, что на передающей стороне введены последовательно соединенные первый ключ, вход которого подключен к шестому выходу синтезатора частот, а управляющий вход подключен к выходу элемента И в блоке кадровой развертки ФЭП, и триггер, второй и третий ключи, сигнальные входы которых объединены и подключены к второму выходу синтезатора частот, первый управляющий вход второго ключа и второй управлявший вход третьего ключа подключены к первому выходу триггера, второй управляющий вход второго ключа и первый управляющий вход третьего ключа подключены к второму выходу триггера, выход второго ключа подключен параллельно к управляющим (тактовым) входам первого, второго, третьего АЦП, выход третьего ключа подключен параллельно к управляющим (тактовым) входам четвертого, пятого, шестого АЦП, выходы первого и четвертого АЦП, второго и пятого АЦП поразрядно объединены и подключены соответственно к первому и второму информационным входам первого формирователя кодов, выходы третьего и шестого АЦП поразрядно объединены и подключены к первому информационному входу второго формирователя кодов, первый и второй входы блока кадровой развертки ФЭП подключены соответственно к пятому и первому выходам синтезатора частот, к пятому выходу которого подключены вторые управляющие входы первого и второго АЦП сигнала звука, и введен счетчик импульсов, счетный вход которого подключен к второму выходу первого формирователя кодов, выход второго разряда счетчика импульсов подключен к управляющему входу второго самоходного распределителя импульсов, а управляющий вход счетчика импульсов подключен к первому выходу синтезатора частот, в первом формирователе кодов второй управляющий вход второго ключа подключен к третьему выходу дешифратора, третий вход четвертого элемента ИЛИ подключен к третьему входу второго элемента ИЛИ, во втором формирователе кодов второй управляющий вход второго ключа подключен к третьему выходу дешифратора, а четвертым информационным входом второго формирователя кодов является второй вход пятого элемента ИЛИ, на приемной стороне второй вход блока выделения строчного синхроимпульса (ССИ) подключен к выходу второго формирователя импульсов, в каждый из каналов обработки кодов R, G, В введены последовательно соединенные блок ключей, первый накопитель кодов кадра, входы которого подключены к первым выходам в блоке ключей, второй накопитель кодов кадра, входы которого подключены к вторым выходам в блоке ключей, первый блок формирования управляющих сигналов, входы которого подключены к выходам первого накопителя кодов кадра, второй блок формирования управляющих сигналов, входы которого подключены к выходам второго накопителя кодов кадра, на приемной стороне введены правый плоскопанельный светодиодный экран (СД-экран), соответствующие входы которого подключены к соответствующим выходам первых блоков формирования управляющих сигналов в каналах обработки кодов R, G, В, и левый плоскопанельный светодиодный экран, соответствующие входы которого подключены к соответствующим выходам вторых блоков формирования управляющих сигналов в каналах обработки кодов R, G, В, блоки ключей, первые и вторые накопители кодов кадра, первые и вторые блоки формирования управляющих сигналов, правый и левый СД-экраны соответствующим образом расположены в шлеме зрителя, блоки ключей идентичны, каждый включает первый и второй блоки ключей, содержащие по восемь ключей в каждом, информационным входом блока ключей являются поразрядно объединенные с первого по восьмой входы первого и второго блоков ключей, управляющими входами являются: первым - управляющий вход первого блоки ключей, вторым - управляющий вход второго блока ключей, первым выходом являются с первого по восьмой выходы первого блока ключей, вторым - с первого по восьмой выходы второго блока ключей, накопители кодов кадра идентичны, каждый включает блоки регистров по числу строк (600) в кадре, информационным входом являются поразрядно объединенные входы шестисот блоков регистров, управляющими входами являются: первым - первый управляющий вход первого блока регистров вторым - объединенные вторые управляющие входы блоков регистров, третьим - объединенные третьи управляющие входы блоков регистров, каждый управляющий выход предыдущего блока регистров является управляющим входом каждого последующего блока регистров, управляющий выход последнего /600-го/ блока регистров параллельно подключен к четвертым управляющим входам всех блоков регистров, выходами накопителя кодов кадра являются выходы всех блоков регистров, вторые управляющие входы первых и вторых накопителей кодов кадра объединены и подключены к шестому выходу синтезатора частот, к четвертому выходу которого подключены объединенные третьи управляющие входы первых и вторых накопителей кодов кадра, блоки регистров идентичны, каждый включает первый и второй ключи, распределитель импульсов и восемь регистров, информационным входом блока регистров являются поразрядно объединенные третьи входы разрядов восьми регистров, выходами являются параллельные выходы всех разрядов восьми регистров (800×8), управляющими входами являются: первым - первый управляющий вход первого ключа, вторым - сигнальный вход второго ключа, третьим - сигнальный вход первого ключа, четвертым - первый управляющий вход второго ключа, выход первого ключа подключен к входу распределителя импульсов, выходы которого последовательно подключены к первым входам разрядов параллельно восьми регистров, последний выход распределителя импульсов подключен к второму управляющему входу первого ключа и является управляющим выходом блока регистров, выход второго ключа подключен параллельно к вторым входам разрядов восьми регистров и к второму управляющему входу второго ключа, блоки формирования управляющих сигналов идентичны, каждый включает генератор импульсов и по числу разрешения в кадре (800×600) преобразователи "код - длительность излучения", которые идентичны и каждый включает последовательно соединенные первый ключ, вычитающий счетчик импульсов, дешифратор и второй ключ, и источник питания, сигнальный вход второго ключа подключен к выходу своего источника питания, выход первого ключа подключен к счетному входу вычитающего счетчика импульсов, выход дешифратора подключен к вторым управляющим входам первого и второго ключей, информационным входом преобразователя являются с первого по восьмой входы вычитающего счетчика импульсов, а выходом его является выход второго ключа, первые управляющие входы первого и второго ключей всех преобразователей и вход генератора импульсов объединены и являются управляющим входом блока формирования управляющих сигналов, правый и левый плоскопанельные светодиодные экраны (СД-экраны) идентичны, каждый содержит в матрице элементы по числу разрешения кадра (800×600), элемент матрицы включает три светодиодных ячейки (СД-ячейки), каждая из которых включает микросветодиод белого свечения и цветной светофильтр одного из основных цветов R, G, В, расположенный на излучающей стороне микросветодиода, которые выполняются методом микроэлектроной технологии в материале экрана, вход каждого микросветодиода подключен к выходу своего преобразователя "код - длительность излучения" в соответствующем блоке формирования управляющих сигналов, в канал формирования управляющих сигналов введены блок выделения синхроимпульсов стереопар (СИС) и блок кадровых импульсов, первый, второй и третий входы блока выделения СИС подключены: первый - к третьему входу блока выделения строчного синхроимпульса, второй - к выходу четвертого формирователя импульсов во втором тракте приема и обработки кодов, третий - к выходу блока выделения строчного синхроимпульсов, первый вход блока кадровых импульсов подключен к седьмому выходу синтезатора частот, второй вход подключен к выходу блоку выделения СИС, блок выделения синхроимпульсов стереопар включает первый и второй счетчики импульсов, счетные входы которых являются соответственно первым и вторым информационными входами блока выделения СИС, первый и второй элементы НЕ, входы которых подключены к счетным входам соответственно первого и второго счетчиков импульсов, первый и второй элементы И, входы первого элемента И подключены к выходам первого и второго счетчиков импульсов, выход первого элемента И и третий информационный вход блока выделения СИС подключены к входам второго элемента И, выход которого является выходом блока выделения СИС, выход элементов НЕ и выход второго элемента И через диод объединены и подключены параллельно к управляющим входам счетчиков импульсов, блок кадровых импульсов включает последовательно соединенные ключ и триггер, информационным входом блока является сигнальный вход ключа, подключенный к седьмому выходу синтезатора частот, управляющим входом является управляющий вход ключа, подключенный к выходу блока выделения СИС, выходами являются: первым - первый выход триггера, подключенный параллельно к первым управляющим входам блоков ключей, к первым управляющим входам первых накопителей кодов кадра и к управляющим входам первых блоков формирования управляющих сигналов, вторым - второй выход триггера, подключенный параллельно к вторым управляющим входам первого, второго и третьего блоков ключей, к первым управляющим входам вторых накопителей кодов кадра и к управляющим входам вторых блоков формирования управляющих сигналов.

Документы, цитированные в отчете о поиске Патент 2008 года RU2334370C1

ЦИФРОВАЯ СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ 2003
  • Волков Б.И.
RU2246801C1
ЦИФРОВАЯ СИСТЕМА ТЕЛЕВИДЕНИЯ ВЫСОКОЙ ЧЕТКОСТИ 2000
  • Волков Б.И.
RU2194370C2
Дорожная спиртовая кухня 1918
  • Кузнецов В.Я.
SU98A1
WO 2006014469 А2, 09.02.2006
УСТРОЙСТВО ПЕРЕДАЧИ И ПРИЕМА СТЕРЕОЦВЕТНОГО ТЕЛЕВИЗИОННОГО СИГНАЛА 1990
  • Дмитриев А.Я.
  • Плотников В.А.
RU2037977C1
JP 2001186545 А, 06.07.2001.

RU 2 334 370 C1

Авторы

Волков Борис Иванович

Даты

2008-09-20Публикация

2007-03-23Подача